arm verilog hdl ip core
標簽: verilog core arm hdl
上傳時間: 2014-01-14
上傳用戶:wang0123456789
fpga 8051單片機IP核。This is version 1.3 of the MC8051 IP core
標簽: 8051 version fpga This
上傳時間: 2015-06-12
上傳用戶:waitingfy
MC8051 IP Core Synthesizeable VHDL Microcontroller IP-Core
標簽: Microcontroller Synthesizeable IP-Core 8051
上傳用戶:zycidjl
用walsh算法實現(xiàn)的符號數(shù)乘法器,asic流片時,可以不用公司的付費乘法器的ip core.
標簽: walsh asic core 乘法器
上傳時間: 2015-06-22
上傳用戶:liuchee
Wishbone dma ip core
標簽: Wishbone core dma ip
上傳時間: 2014-01-05
上傳用戶:磊子226
用VHDL硬件描述語言開發(fā)的miniUART接口IP Core,用戶可以將其嵌入到自己的FPGA模塊中。
標簽: miniUART VHDL Core FPGA
上傳時間: 2015-07-22
上傳用戶:稀世之寶039
%直接型到并聯(lián)型的轉換 % %[C,B,A]=dir2par(b,a) %C為當b的長度大于a時的多項式部分 %B為包含各bk的K乘2維實系數(shù)矩陣 %A為包含各ak的K乘3維實系數(shù)矩陣 %b為直接型分子多項式系數(shù) %a為直接型分母多項式系數(shù) %
標簽: dir par 系數(shù) 矩陣
上傳時間: 2014-01-20
上傳用戶:lizhen9880
直接型到級聯(lián)型的形式轉換 % [b0,B,A]=dir2cas(b,a) %b 為直接型的分子多項式系數(shù) %a 為直接型的分母多項式系數(shù) %b0為增益系數(shù) %B 為包含各bk的K乘3維實系數(shù)矩陣 %A 為包含各ak的K乘3維實系數(shù)矩陣 %
標簽: 系數(shù) dir cas 多項式
上傳時間: 2013-12-30
上傳用戶:agent
dds的IP CORE,你可以根據(jù)你自己的需求定制它的數(shù)據(jù)寬度.
標簽: CORE dds 定制 數(shù)據(jù)
上傳時間: 2015-08-09
上傳用戶:lindor
PWM/TIMER/COUNTER VHDL IP core
標簽: COUNTER TIMER VHDL core
上傳時間: 2015-08-11
上傳用戶:啊颯颯大師的
蟲蟲下載站版權所有 京ICP備2021023401號-1