亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

SPARTAN-6

SPARTAN-6FPGA為Xilinx的低成本、低功耗FPGA。第六代Spartan系列基于低功耗45nm、9金屬銅層、雙柵極氧化層工藝技術,以及高級功耗管理技術。
  • Xilinx-Spartan6 FPGA實現MultiBoot

    通過Xilinx SPARTAN-6 FPGA 的Multiboot特性,允許用戶一次將多個配置文件下載入Flash中,根據不同時刻的需求,在不掉電重啟的情況下,從中選擇一個來重配置FPGA,實現不同功能,提高器件利用率,增加系統安全性,降低系統成本。

    標簽: Xilinx-Spartan MultiBoot FPGA

    上傳時間: 2013-11-04

    上傳用戶:z1191176801

  • WP370 -采用智能時鐘門控技術降低動態開關功耗

        賽靈思推出業界首款自動化精細粒度時鐘門控解決方案,該解決方案可將 Virtex®-6 和 Spartan®-6 FPGA 設計方案的動態功耗降低高達 30%。賽靈思智能時鐘門控優化可自動應用于整個設計,既無需在設計流程中添加更多新的工具或步驟,又不會改變現有邏輯或時鐘,從而避免設計修改。此外,在大多數情況下,該解決方案都能保留時序結果。

    標簽: 370 WP 智能時鐘 動態

    上傳時間: 2013-11-16

    上傳用戶:eastimage

  • 一種片上系統復位電路的設計

    設計了一種片上系統(SoC)復位電路。該電路能對外部輸入信號進行同步化處理以抑制亞穩態,采用多級D觸發器進行濾波提升抗干擾能力,并且控制產生系統所需的復位時序以滿足軟硬件協同設計需求。同時,完成了可測性設計(DFT)。基于Xilinx SPARTAN-6 FPGA進行了驗證。結果表明該電路可以抑制90 ?滋s以下的外部干擾信號,并能正確產生系統所需的復位信號。

    標簽: 片上系統 復位電路

    上傳時間: 2014-12-29

    上傳用戶:guojin_0704

  • Nexys3板卡培訓資料

      本資料是關于Nexys3板卡的培訓資料。Nexys 開發板是基于最新技術SPARTAN-6 FPGA的數字系統開發平臺。它擁有48M字節的外部存儲器(包括2個非易失性的相變存儲器),以及豐富的I/O器件和接口,可以適用于各式各樣的數字系統。 板上自帶AdeptTM高速USB2接口可以為開發板提供電源,也可以燒錄程序到FPGA,用戶數據的傳輸速率可以達到38M字節/秒。   Nexys3開發板可以通過添加一些低成本的外設Pmods (可以多達30幾個)和Vmods (最新型外設)來實現額外的功能,例如A/D和D/A轉換器,線路板,電機驅動裝置,和實現裝置等等。另外,Nexys3完全兼容所有的賽靈思工具,包括免費的WebPackTM,ChipscopeTM,EDKTM(嵌入式處理器設計套件),以及其他工具。 圖 Nexys3板卡介紹

    標簽: Nexys3 板卡 培訓資料

    上傳時間: 2013-10-24

    上傳用戶:caiqinlin

  • 賽靈思Artix-7 FPGA 數據手冊:直流及開關特性

      本文是關于賽靈思Artix-7 FPGA 數據手冊:直流及開關特性的詳細介紹。   文章中也討論了以下問題:   1.全新 Artix-7 FPGA 系列有哪些主要功能和特性?   Artix-7 系列提供了業界最低功耗、最低成本的 FPGA,采用了小型封裝,配合Virtex 架構增強技術,能滿足小型化產品的批量市場需求,這也正是此前 Spartan 系列 FPGA 所針對的市場領域。與 SPARTAN-6 FPGA 相比,Artix-7 器件的邏輯密度從 20K 到 355K 不等,不但使速度提升 30%,功耗減半,尺寸減小 50%,而且價格也降了 35%。   2.Artix-7 FPGA 系列支持哪些類型的應用和終端市場?   Artix-7 FPGA 系列面向各種低成本、小型化以及低功耗的應用,包括如便攜式超聲波醫療設備、軍用通信系統、高端專業/消費類相機的 DSLR 鏡頭模塊,以及航空視頻分配系統等。

    標簽: Artix FPGA 賽靈思 數據手冊

    上傳時間: 2013-11-12

    上傳用戶:songyue1991

  • Xilinx-Spartan6 FPGA實現MultiBoot

    通過Xilinx SPARTAN-6 FPGA 的Multiboot特性,允許用戶一次將多個配置文件下載入Flash中,根據不同時刻的需求,在不掉電重啟的情況下,從中選擇一個來重配置FPGA,實現不同功能,提高器件利用率,增加系統安全性,降低系統成本。

    標簽: Xilinx-Spartan MultiBoot FPGA

    上傳時間: 2013-10-26

    上傳用戶:wpwpwlxwlx

  • WP370 -采用智能時鐘門控技術降低動態開關功耗

        賽靈思推出業界首款自動化精細粒度時鐘門控解決方案,該解決方案可將 Virtex®-6 和 Spartan®-6 FPGA 設計方案的動態功耗降低高達 30%。賽靈思智能時鐘門控優化可自動應用于整個設計,既無需在設計流程中添加更多新的工具或步驟,又不會改變現有邏輯或時鐘,從而避免設計修改。此外,在大多數情況下,該解決方案都能保留時序結果。

    標簽: 370 WP 智能時鐘 動態

    上傳時間: 2015-01-02

    上傳用戶:wutong

  • 賽靈思電機控制開發套件簡介(英文版)

      The power of programmability gives industrial automation designers a highly efficient, cost-effective alternative to traditional motor control units (MCUs)。 The parallel-processing power, fast computational speeds, and connectivity versatility of Xilinx® FPGAs can accelerate the implementation of advanced motor control algorithms such as Field Oriented Control (FOC)。   Additionally, Xilinx devices lower costs with greater on-chip integration of system components and shorten latencies with high-performance digital signal processing (DSP) that can tackle compute-intensive functions such as PID Controller, Clark/Park transforms, and Space Vector PWM.   The Xilinx Spartan®-6 FPGA Motor Control Development Kit gives designers an ideal starting point for evaluating time-saving, proven, motor-control reference designs. The kit also shortens the process of developing custom control capabilities, with integrated peripheral functions (Ethernet, PowerLink, and PCI® Express), a motor-control FPGA mezzanine card (FMC) with built-in Texas Instruments motor drivers and high-precision Delta-Sigma modulators, and prototyping support for evaluating alternative front-end circuitry.

    標簽: 賽靈思 電機控制 開發套件 英文

    上傳時間: 2013-10-28

    上傳用戶:wujijunshi

  • SPARTAN-6用戶手冊

    XILINX的sp6實用手冊,自己看吧,挺不錯的!!!!!

    標簽: Spartan 用戶手冊

    上傳時間: 2020-12-03

    上傳用戶:

  • Xilinx Spartan 6的DDR3原理圖+用戶手冊

    板子采用4層PCB,層疊情況:Top -> GND -> Power -> Bottom板子芯片情況:(1) FPGA: Xilinx Spartan6系列的XC6SLX16-FTG256(2) DDR3: Micron的MT41J128M16,2Gbit存儲容量(2) 電源:采用2片Onsemi的NCP1529分別為FPGA Core 1.2V和DDR3 1.5V提供電源FPGA的1.2V VDDCore電壓,1.5V的DDR3供電電壓,VREF的0.75V電壓都OK。往FPGA內部下載點燈程序OK,往SPI FLASH固化程序也OK。下一步,DDR3 的MCB實現

    標簽: ddr3

    上傳時間: 2022-06-13

    上傳用戶:ttalli

主站蜘蛛池模板: 威宁| 安平县| 寻甸| 长沙县| 青田县| 宣化县| 阿荣旗| 萍乡市| 霍州市| 礼泉县| 寻乌县| 太谷县| 安平县| 乐平市| 阳曲县| 类乌齐县| 东兰县| 碌曲县| 寿光市| 石楼县| 会理县| 根河市| 周口市| 静乐县| 铁岭县| 巫溪县| 沁水县| 类乌齐县| 临桂县| 奉节县| 闽清县| 郴州市| 合作市| 沈丘县| 烟台市| 金湖县| 溧水县| 青阳县| 泗洪县| 黎平县| 尼玛县|