性價比超高的U盤讀寫模塊-PB375A PB375A是一個傻瓜化、簡單化的U盤讀寫解決方案。您無需了解繁瑣USB HOST底層協議和FAT文件系統,只需要將您的系統mcu與模塊通過SPI或者UART通信,操作幾個簡單命令,便可完成讀寫創建刪除文件等等功能,讓您的系統非常簡單快速的增加U盤讀寫功能。該解決方案是目前國內性價比最高的解決方案。可以根據您的需求提供芯片或者模塊,為您不斷壓縮成本,占領市場先機。 基本不需要占用單片機系統的存儲空間,最少只需要幾個字節的RAM 和幾百字節的代碼。 價格 :相比51MCU+SL811/CH375方案有著極其強的價格優勢 功能:新建、刪除、讀寫數據,打開關閉文件 檢測U盤是否存在,滿足單片機及嵌入式系統讀寫操作U盤的要求。 技術特征 # ● 用于嵌入式系統/單片機讀寫U 盤、閃盤、閃存盤、USB 移動硬盤、USB 讀卡器等。 ● 支持符合USB 相關規范基于Bulk-Only 傳輸協議的各種U 盤/閃存盤/外置硬盤。 ● 支持文件系統FAT12 和FAT16 及FAT32 ● 文件操作功能:新建、刪除、讀寫數據,打開關閉文件等。 ● SPI接口,支持3.3V電平 ● 單芯片解決方案,該模塊只需要一個主控芯片外加少量的電容電阻便可,相對于51MCU+SL811/CH375的模塊,無論模塊尺寸還是成本都有著極大的優勢。 ● 模塊尺寸:31mm*36mm ● 該模塊可根據要求進行定制 # 豐富的例程代碼幫助您更好的開發 # 更多詳情請查看資料或與我們聯系
上傳時間: 2013-04-24
上傳用戶:安首宏A
智能繡花機是當代最先進的繡花機械,廣泛應用于刺繡行業,國產繡花機著重于中低端產品的開發,而隨著電子、計算機技術的快速發展,用戶對高性能繡花機的需求日益增大。本文在詳細分析智能繡花機工作原理的基礎上,結合智能繡花機的功能需求與當前嵌入式領域的最新技術,設計了一種基于ARM和DSP為處理器的控制系統解決方案,主要研究工作和成果如下: (1)制定了系統總體方案和具體實驗方案,設計了信息處理和機電控制分離的結構。 (2)研制了基于S3C2410X為核心的主控制模塊,設計了用于外圍擴展的FLASH、SDRAM、USB數據存儲、以太網通信、UART接口、LCD觸摸屏顯示器等硬件電路。 (3)研制了基于TMS320LF2407A為核心的機電控制模塊,設計了繡框電機和主軸電機等硬件控制模塊。 (4)設計了基于CY7C027的雙口RAM通信模塊,實現ARM和DSP之間的高速數據通信。 (5)采用虛擬機技術建立了ARM的Linux交叉編譯環境和DSP的CCS共存的系統開發環境,節約了使用資源。 (6)研究了DST繡花花樣文件存儲格式以及解碼方法,采用MiniGUI編程實現了一個友好的圖形用戶界面,簡要介紹SVPWM技術的DSP實現。
上傳時間: 2013-06-24
上傳用戶:xg262122
嵌入式系統廣泛應用于各種智能控制器中,目前國外高端繡花機控制器主要采用高性能嵌入式微處理器,而國內繡花機控制器仍以單片機為主,存在繡花色澤單調,數據處理能力欠佳,缺乏圖形控制界面等不足。本文在分析了繡花機的結構和功能的基礎上,研制了基于Linux-2.6的嵌入式繡花機控制器,論文的主要工作和成果如下: (1)設計并實現了基于嵌入式微處理器的繡花機控制器開發平臺,建立宿主機開發環境,制作了針對Linux-2.6的交叉編譯器,實現了宿主機和目標機之間的數據傳輸,設計了基于雙口RAM的雙處理器通信接口。 (2)深入研究了嵌入式系統的引導裝載程序vivi、Linux-2.6內核和根文件系統,成功移植了基于S3C2410硬件平臺的vivi、嵌入式Linux-2.6操作系統和cramfs根文件系統,系統運行穩定可靠。 (3)對Linux-2.6內核設備驅動程序進行了分析和研究,在設備驅動程序開發原理的基礎上,設計了基于Linux-2.6內核的IIC鍵盤驅動程序和雙處理器通信接口驅動程序。 (4)深入分析了三種主流繡花機花樣文件存儲格式和解碼方法,采用MiniGUI圖形系統,設計實現了繡花機控制器的圖形控制界面。
上傳時間: 2013-07-01
上傳用戶:jackgao
發電機是電力系統的關鍵設備,如何有效監測發電機的工作狀態一直是電力部門研究的重要課題之一。發電機可以正常工作,其中絕緣體部分起著不可或缺的作用,以前的發電機絕緣體監測系統都存在著一些不足,比如精度低,適用范圍窄等。基于此原因,本文介紹了FJR裝置,它可以用來監測發電機絕緣體是否出現過熱或老化的情況,為發電機的安全運行提供了保障。該裝置具有很高的靈敏度,可適合于空冷、水冷等不同發電機。整個檢測系統分為氣路和電路兩部分,氣路部分負責將發電機絕緣體的狀況轉化成電流信號,而電路部分負責對這些電流信號進行處理。文中將FJR系統的氣路部分等效為一個黑盒子,而重點介紹其電路部分。電路部分主要的功能是采集從氣路傳送過來的兩路電流信號,并進行計算和分析,決定是否報警,同時將采集到的數據和分析的結果定性地顯示給工作人員。 本文第一章介紹了課題的研究背景,并在此基礎上提出了課題的必要性和研究方向;第二章從整體入手,對監測系統的功能進行了分析,明確了要實現的功能和目標,并提出了使用ARM做上位機,負責系統控制和界面顯示,DSP做下位機負責信號的采集和計算;后面幾章則分別介紹了系統的各個模塊;第三章主要介紹嵌入式系統及其軟件開發,包括系統的設計以及各個功能的實現,比如串口通信、CF卡存儲等等,從本章中可以了解到系統的界面顯示內容和鍵盤操作步驟;第四章介紹了負責信號采集和計算的DSP系統,并且詳細介紹了實現各項功能時所用到的外部設備,包括RTC時鐘,AD采樣芯片等;本章接下來闡述了DSP和ARM兩個模塊如何通過雙口RAM實現通信以及通信幀的格式;第五章介紹了系統中的一些硬件電路,包括模擬放大器等,使得讀者可以更全面地了解本系統,同時在本章作者還總結了一些電路板設計的心得和體會。論文最后一章對本文所做的工作進行了總結,指出了需要改進之處,也指明了以后進一步研究的任務和方向。
上傳時間: 2013-04-24
上傳用戶:Pzj
現代信息技術的迅猛發展,使得圖像處理方面的研究與應用,尤其是實時圖像處理引起了更廣泛的關注。近年來,隨著嵌入式和DSP技術的不斷發展,數字信號處理領域的理論研究成果被逐漸應用到實際系統中,從而推動了新理論的產生和應用,對圖像處理等領域的技術發展起到了十分重要的作用。可見,研究如何將ARM和DSP雙處理器結構應用于實時圖像處理系統的新方法有著非常重要的理論價值和應用價值。本文主要研究內容如下: 1.分析了實時圖像處理領域的最新發展,得出了以ARM和DSP分別作為實時圖像處理系統核心的優勢和劣勢,結合本課題實時性,高效性和便攜性的特點,設計一個以ARM+DSP雙處理器為核心的通用實時圖像處理系統,并通過增加或裁剪可以廣泛應用于圖像處理和圖像識別領域。 2.掌紋識別技術是繼指紋識別和虹膜識別后人體生物特征識別領域中最新的研究方向,正處在不斷的研究和探索階段。在論文中,介紹了以ARM+DSP雙處理器為核心的通用實時圖像處理系統和掌紋識別技術相融合的實例,構成最基本的脫機掌紋識別系統,給出了系統的組成和運行的基本流程,實現最基本的識別功能,降低成本,提升實時掌紋識別系統的性能。 3.具體設計中,在對兩種系統組成方案經過比較后,選擇了基于TI公司的TMS320VC5470雙核處理器為核心,根據TMS320VC5470芯片的特點,對系統平臺的硬件原理進行設計,擴充了進行研究所需的片外RAM,ROM(Flash),人機接口電路,外圍接口電路,仿真接口JTAG等。隨后根據原理圖所需器件,選擇相對應的封裝形式,設計8層印刷電路板,對BGA封裝形式芯片的扇出方式,布線規則以及高速數字電路與高速PCB設計中涉及的信號完整性問題予以重點研究,較好解決了高密度BGA封裝集成電路的布線及其電磁兼容性問題。除此之外,在軟件設計方面,討論了針對TMS320VC5470系統脫離主機開發環境成為獨立系統時雙核Bootload的實現、雙核間通訊及程序固化到FLASH中的方法。 本文所做的創新工作是將ARM和DSP有效的相結合,使他們在實時圖像處理系統中發揮各自的優勢,克服自身的劣勢,提升了實時圖像處理系統的性能,縮小了體積,節約了成本;并基于上述研究成果,將該ARM+DSP實時圖像處理系統和最新的掌紋識別的原理相結合,構成了手持式掌紋識別系統,對于實時掌紋識別技術的研究有著非常重要意義。
上傳時間: 2013-07-31
上傳用戶:muyehuli
隨著人們對于數字視頻和數字圖像的需求越來越大,數字電視廣播和手機電視迅速發展起來,但是人們對于數字圖像質量的要求也越來越高。對于觀眾來講,畫面的質量幾乎是最為重要的,然而由于信道傳輸特性不理想和加性噪聲的影響,不可避免地會產生誤碼,導致圖像質量的下降,甚至無法正常收看。因此,為了保障圖像質量就需要采用糾錯編碼(又稱信道編碼)的方式來實現通信。在數字視頻廣播系統(DVB)中,無論是衛星傳輸,電纜傳輸還是地面傳輸都采用了信道編碼。 本文首先深入研究DVB標準中的信道編碼部分的關鍵技術;然后依照DVB-T標準技術要求,設計并硬件實現了數字視頻傳輸的信道編解碼系統。在該系統中,編解碼器與信源端的接口利用了MPEG-2的視頻傳輸接口同步并行接口(SPI),這種接口的應用讓系統具有很強的通用性;與信道端接口采用了G.703接口,具有G.703接口功能和特性的數據通信設備可以直接與數字通信設備連接,這使得應用時對于信道的選擇具有較大的靈活性。 在深入理解RS編解碼算法,卷積交織/解交織原理,卷積編碼/VITERBI譯碼算法原理的基礎上,本文給出了解碼部分的設計方案,并利用Xilinx公司的SpartanⅢ系列XC3S2000芯片完成方案的硬件實現。在RS解碼過程中引入了流水線機制,從而很大程度上提高了解碼效率。解交織器部分采用了RAM分區循環法,利用對RAM讀寫地址的控制實現解卷積交織,這種方法控制電路簡單,實現速度比較快,代價小。VITERBI譯碼器采用截尾譯碼,在幾乎不影響譯碼準確度的基礎上大大提高了解碼效率。
上傳時間: 2013-07-16
上傳用戶:372825274
音頻管理組件(Audio Management Unit,AMU)是先進客艙娛樂與服務系統(Advanced Cabin Entertainment Service System,ACESS)的組成部分,應用于飛機上音頻資源的管理與控制。飛機運營對航空機載電子系統準確性、復雜性和安全性的高要求,使得其維修維護工作極大地依賴于自動測試設備(Automatic Testing Equipment,ATE)。本課題來源于實際工程項目, FPGA技術具備多種優點,將其與民航測試設備結合研制一個用于檢測AMU故障的自動測試系統,該系統將對AMU自動完成部件維修手冊(Comvonent Maintenance Manual,CMM)所規定的全部功能、性能方面的綜合測試。 本文首先概述音頻管理組件、自動測試系統及其在民航領域的應用,并闡述了課題的背景、研究目標和相關技術要求;文章對可編程邏輯器件CPLD/FPGA的結構原理、硬件描述語言VHDL的特點以及MAXL+plusⅡ軟件的設計流程進行了說明,重點闡述了基于FPGA的DDS信號發生器以及數據采集卡的設計實現、并著重闡述了ARINC429總線的傳輸規范,和基于FPGA的ARINC429總線接口的設計與實現。在ARINC429接口設計中采用自頂向下,多層次系統設計的方法,用VHDL語言進行描述。在發送器中利用了FPGA內部的分布式RAM創建異步FIFO,節約了FPGA的內部資源和提高了數據傳輸速度;在接收器中采用了提高抗干擾性的優化設計。測試結果表明基于FPGA的設計實現ARINC429總線數據通信的要求,使用方便,可靠性好,能夠克服HS-3282芯片中的數據格式固定,使用不夠靈活方便,價格昂貴的缺點。
上傳時間: 2013-08-06
上傳用戶:gzming
本文設計的井下網絡分站作為“煤礦安全自動檢測、監控及管理系統”的一個重要的組成部分,以ARM微控制器為核心,以操作系統μC/OS-Ⅱ為操作平臺,采用TCP/IP協議棧實現了分站的網絡通信功能,很好的解決了當前煤礦企業安全監控系統通信協議不一致的問題。 在硬件方面,嚴格按照《煤礦安全監控系統通用技術要求》完成了監控分站的總體硬件設計,并通過驅動網卡芯片RTL8019AS實現了以太網連接。選用PHILIPS的32位ARM芯片LPC2214作為分站的控制芯片,它帶有16KB的靜態RAM和256KB的高速FLASH,包含8路10位A/D,還有多個串行接口,可使用的GPIO高達76個(使用了外部存儲器),很好了滿足了分站外接傳感器的多樣化要求。在人機對話方面,系統擴展了128×64的液晶和1×4的鍵盤。在通信方面,采用TCP/IP協議與地面主機進行通信,將各種參數傳送到地面主機進行復雜的運算處理。 在軟件方面,介紹了嵌入式操作系統μC/OS-Ⅱ的移植過程,并在此基礎上分析了TCP/IP協議棧的實現;制定了統一的數據交換格式;通信過程中采用了標準的TCP/IP協議;詳細介紹了幾個主要程序模塊的編程思路,如LCD顯示、外部輸入頻率信號的計數及數據存儲,并給出了在實際編程過程中遇到的問題及解決方法。 本監控分站根據《本質安全型“i”》標準將外部接入設備和分站作了電氣隔離,該分站具有2路A/D數據采集;6路光電隔離數字量輸入;2路光電隔離數字量輸出對外部設備進行遠程管理和控制;人機接口提供人機交互界面,提供按鍵操作和數據顯示;RS485通信接口負責與外界設備進行通信;網絡通信接口負責為各種監測監控系統提供兼容的接入接口;非易失性鐵電存儲器作為數據存儲區以保證掉電后存儲數據不丟失。
上傳時間: 2013-04-24
上傳用戶:13160677563
本文結合工程需要詳細論述了一種數字相位計的實現方法,該方法是基于FPGA(現場可編程門陣列)芯片運用FFT(快速傅立葉變換)算法完成的。首先,從相位測量的原理出發,分析了傳統相位計的缺點,給出了一種高可靠性的相位檢測實用算法,其算法核心是對采集信號進行FFT變換,通過頻譜分析,實現對參考信號和測量信號初相位的檢測,并同時闡述了FPGA在實現數字相位計核心FFT算法中的優勢。在優化的硬件結構中,利用多個乘法器并行運算的方式加快了蝶形運算單元的運算速度;內置雙端口RAM、旋轉因子ROM使數據存儲的速度得到提高;采用了流水線的工作方式使數據的存儲、運算在時間上達到匹配。整個設計采用VHDL(超高速硬件描述語言)語言作為系統內部硬件結構的描述手段,在Altera的QuartusⅡ軟件支持下完成。仿真結果表明,基于FPGA實現的FFT算法無論在速度和精度上都滿足了相位測量的需要,其運算64點數據僅需27.5us,最大誤差在1%之內。
上傳時間: 2013-05-16
上傳用戶:lgs12321
雙基地合成孔徑雷達(簡稱雙基地SAR或Bistatic SAR)是一種新的成像雷達,也是當今SAR技術的一個發展方向,在軍用及民用領域都具有良好的應用前景,近年來成為研究的熱點。本文則側重于研究雙基地SAR的距離一多普勒(R-D)成像算法的實現。 在雙基地SAR系統及成像算法的研究方面,推導了雙基地SAR的系統分辨特性及雷達方程,分析了主要系統參數之間的約束關系。針對正側視機載雙基地SAR系統,本文對距離一多普勒算法進行了推廣。最后得到點目標的仿真結果。 在成像算法的FPGA實現上,在System Generator環境下對算法進行定點仿真。完成距離一多普勒成像算法的硬件實現,其中包括了FFT快速傅立葉變換、硬件乘法器、:Rocket I/O接口設計、DCM數字時鐘管理等主要部分。針對硬件實現的特點,對算法的部分運算進行了簡化。 為了對算法實現進行驗證,設計開發了該算法的硬件測試平臺。主要基于ML310評估板上XC2VP30芯片中嵌入的Power PC 405,完成其硬件部分的設計,主要包括了Aurora協議接口、RS-232串行接口、DDR RAM接口以及其它如中斷、時鐘等部分。
上傳時間: 2013-07-26
上傳用戶:是王洪文