亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

R語(yǔ)言

  • FPGA進(jìn)行脈沖控制的多個(gè)源代碼實(shí)例

    pulse_sequence.vhd 并行脈沖控制器\r\nlight.vhd.vhd 交通脈沖控制器\r\ndivision1.vhd 電壓脈沖控制器中的分頻\r\nad.vhd 電壓脈沖控制器中的A/D控制\r\ncode.vhd 電壓脈沖控制器中的脈沖運(yùn)算模塊\r\nvoltage2.bdf 電壓脈沖控制系統(tǒng)

    標(biāo)簽: FPGA 脈沖控制 源代碼

    上傳時(shí)間: 2013-08-15

    上傳用戶(hù):Zxcvbnm

  • 基于ARM 內(nèi)核的ATMEL AT91FR4081 微控制器以JTAG的ISP方式配置XILINXFPGA的實(shí)現(xiàn)過(guò)程

    基于ARM 微控制器配置FPGA 的實(shí)現(xiàn)\r\n摘 要:介紹了基于ARM 內(nèi)核的ATMEL AT91FR4081 微控制器以J TAG 的ISP 方式配置XILINX\r\nXC2S150PQ208 FPGA 的實(shí)現(xiàn)過(guò)程。這是一種靈活和經(jīng)濟(jì)的FPGA 的配置方法。介紹了ISP 和J TAG 的原\r\n理、系統(tǒng)實(shí)現(xiàn)的流程、硬件電路設(shè)計(jì)、J TAG 驅(qū)動(dòng)算法的實(shí)現(xiàn)和配置時(shí)間的測(cè)試結(jié)果。

    標(biāo)簽: XILINXFPGA ATMEL 4081 JTAG

    上傳時(shí)間: 2013-08-15

    上傳用戶(hù):gououo

  • FPGA和單片機(jī)串行通信接口的實(shí)現(xiàn)

    杜曉斌和陳興文-FPGA和單片機(jī)串行通信接口的實(shí)現(xiàn)一文提出了FPGA與單片機(jī)實(shí)現(xiàn)數(shù)據(jù)串行通信的解決方案。在通信過(guò)程中完全遵守RS232 協(xié)議,給出了發(fā)送模塊的vhdl源代碼。\r\n

    標(biāo)簽: FPGA 單片機(jī)串行 通信接口

    上傳時(shí)間: 2013-08-15

    上傳用戶(hù):cylnpy

  • 東南大學(xué)Verilog講義

    東南大學(xué)Verilog講義.rar\\\\r\\\\n高級(jí)FPGA教學(xué)實(shí)驗(yàn)指導(dǎo)書(shū)-邏輯設(shè)計(jì)部分.pdf\\\\r\\\\n...

    標(biāo)簽: Verilog 東南大學(xué) 講義

    上傳時(shí)間: 2013-08-15

    上傳用戶(hù):黃華強(qiáng)

  • FPGA開(kāi)發(fā)板上寫(xiě)的Verilog代碼 功能是從電腦端發(fā)送一個(gè)字節(jié)

    FPGA開(kāi)發(fā)板上寫(xiě)的Verilog代碼:\r\n功能是從電腦端發(fā)送一個(gè)字節(jié),然后把它接收回來(lái)。\r\n

    標(biāo)簽: Verilog FPGA 開(kāi)發(fā)板 代碼

    上傳時(shí)間: 2013-08-15

    上傳用戶(hù):copu

  • FPGA設(shè)計(jì)分頻器的多個(gè)源代碼實(shí)例

    fredivn.vhd 偶數(shù)分頻\r\nfredivn1.vhd 奇數(shù)分頻\r\nfrediv16.vhd 16分頻\r\nPULSE.vhd 數(shù)控分頻器

    標(biāo)簽: FPGA 分頻器 源代碼

    上傳時(shí)間: 2013-08-15

    上傳用戶(hù):lizhen9880

  • FPGA顯示時(shí)、分、秒源代碼

    可以顯示時(shí)、分、秒,可以設(shè)置時(shí)間,精度要求0.001s ,允許電壓: 3.3V\r\n

    標(biāo)簽: FPGA 源代碼

    上傳時(shí)間: 2013-08-15

    上傳用戶(hù):xhz1993

  • FPGA和MCU的并口通信 及MCU和E2PROM(FM25H20)SPI通信

    FPGA 和MCU的并口通信 及MCU和E2PROM(FM25H20)SPI通信   \r\n 功能:FPGA對(duì)MCU的寫(xiě)(FPGA發(fā)給MCU的地址是寫(xiě)進(jìn)E2PROM的地址 ,E2PROM中的數(shù)據(jù)是      FPGA發(fā)送的數(shù)據(jù)。)\r\n    FPGA對(duì)MCU的讀(FPGA讀取它發(fā)給MCU在E2PROM中存取的數(shù)據(jù))\r\n    程序和圖見(jiàn)附件   懇請(qǐng)高手指導(dǎo)  小弟急啊!

    標(biāo)簽: MCU E2PROM FPGA 25H

    上傳時(shí)間: 2013-08-15

    上傳用戶(hù):h886166

  • altera 颶風(fēng)二代開(kāi)發(fā)板的原理圖

    altera 颶風(fēng)二代開(kāi)發(fā)板的原理圖,pdf格式\r\n

    標(biāo)簽: altera 開(kāi)發(fā)板 原理圖

    上傳時(shí)間: 2013-08-15

    上傳用戶(hù):qimingxing130

  • 等精度頻率測(cè)量原理

    主要介紹了等精度頻率測(cè)量原理,該原理具有在整個(gè)測(cè)試頻段內(nèi)保持高精度頻率\r\n測(cè)量的優(yōu)點(diǎn) 同時(shí)在該原理基礎(chǔ)上,采用了Verilog HDL語(yǔ)言設(shè)計(jì)了高速的等精度測(cè)頻\r\n模塊,并且利用EDA開(kāi)發(fā)平臺(tái)QUARTUS11 3 .0對(duì)CPLD芯片進(jìn)行寫(xiě)人,實(shí)現(xiàn)了計(jì)數(shù)等\r\n主要邏輯功能 還使用C語(yǔ)言設(shè)計(jì)了該等精度頻率計(jì)的主控程序以提高測(cè)量精度。本設(shè)\r\n計(jì)實(shí)現(xiàn)了對(duì)頻率變化范圍較大的信號(hào)進(jìn)行頻率測(cè)量,能夠滿(mǎn)足高速度、高精度的測(cè)頻要\r\n求。

    標(biāo)簽: 等精度 測(cè)量原理 頻率

    上傳時(shí)間: 2013-08-16

    上傳用戶(hù):chenbhdt

主站蜘蛛池模板: 司法| 饶平县| 息烽县| 德阳市| 海安县| 临洮县| 临泽县| 天等县| 剑河县| 平顺县| 百色市| 商丘市| 环江| 临汾市| 阿图什市| 汤阴县| 府谷县| 宜宾市| 蒙阴县| 平遥县| 普格县| 班玛县| 休宁县| 枞阳县| 乐亭县| 吉安县| 古交市| 高淳县| 中江县| 彝良县| 陆丰市| 高淳县| 堆龙德庆县| 盐池县| 泗阳县| 安龙县| 从化市| 沅江市| 呼玛县| 沙湾县| 新泰市|