亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

QJ003系類低成本語(yǔ)音模塊接線圖

  • 低成本電子提花機(jī)控制器設(shè)計(jì)

    本文設(shè)計(jì)的電子提花機(jī)控制器,從紡織發(fā)展方 向出發(fā),針對(duì)中小型紡織企業(yè)的需求,改進(jìn)了傳統(tǒng) 提花機(jī)控制器的一些問題。從實(shí)際運(yùn)行效果來看, 控制器運(yùn)行穩(wěn)定可靠。差分信號(hào)驅(qū)動(dòng)以及反饋校驗(yàn) 使系統(tǒng)具有很強(qiáng)的抗電磁干擾性,誤碼率很低。電 磁驅(qū)動(dòng)電壓低,降低了電源功率,提高了系統(tǒng)的穩(wěn)r 定性。采用光纖通信進(jìn)行信號(hào)傳輸與驅(qū)動(dòng)方案,提 高傳輸距離和可靠性,為電子提花機(jī)的升級(jí)打下了 良好的基礎(chǔ)。設(shè)計(jì)中芯片選取低功耗節(jié)能型芯片, 降低整機(jī)功耗,節(jié)約成本。使用U盤作為花型文件 的存儲(chǔ)介質(zhì),大大提高了花型設(shè)計(jì)的速度,降低了 設(shè)計(jì)成本。配合以雙路復(fù)合式電磁選針器和單動(dòng)式 提針機(jī)構(gòu),整機(jī)造價(jià)可降低60%以上¨J。總的來 說,該控制器成本低廉,性能良好,維護(hù)方便,為 中小型紡織企業(yè)節(jié)省成本,提高效益,值得推廣。

    標(biāo)簽: FPGA SOPC 電子提花機(jī)

    上傳時(shí)間: 2015-05-05

    上傳用戶:yezi123

  • 采用低分辨率位置傳感器的正弦波永磁同步電機(jī)控制系統(tǒng).rar

    近年來,隨著永磁材料的發(fā)展,永磁同步電機(jī)應(yīng)用日益廣泛。永磁同步電機(jī)根據(jù)反電動(dòng)勢(shì)和電流波形的不同,可分為梯形波永磁同步電機(jī)(無刷直流電機(jī))和正弦波永磁同步電機(jī)(永磁同步電機(jī))。正弦波永磁同步電機(jī)為實(shí)現(xiàn)其正弦波驅(qū)動(dòng)控制需要連續(xù)的轉(zhuǎn)子位置信號(hào),通常采用機(jī)械位置傳感器(旋轉(zhuǎn)變壓器、光電編碼器等),機(jī)械位置傳感器雖可以提供高精度的轉(zhuǎn)子位置信息,但其體積大,價(jià)格高,增加了轉(zhuǎn)子的慣量,且性能易受環(huán)境因素的影響,限制了永磁同步電機(jī)的應(yīng)用場(chǎng)合。近年來受到廣泛的關(guān)注的無位置傳感器技術(shù),是通過檢測(cè)反電動(dòng)勢(shì)(電壓)或電流等過零點(diǎn)獲取轉(zhuǎn)子的位置信號(hào),此技術(shù)雖取消了機(jī)械位置傳感器,但存在控制復(fù)雜,位置檢測(cè)精度不高,運(yùn)行轉(zhuǎn)速范圍受到限制等問題。為解決上述問題,本文研究采用低成本的低分辨率位置傳感器取代機(jī)械位置傳感器,通過位置估算法得到高分辨率的轉(zhuǎn)子位置信號(hào),以實(shí)現(xiàn)永磁同步電機(jī)的正弦波驅(qū)動(dòng)控制問題。 首先,本文分析了傳統(tǒng)的采用位置區(qū)間的平均速度和采用平均速度并引用平均加速度實(shí)現(xiàn)位置估算法的原理,針對(duì)其不足提出了一種改進(jìn)的方法,該法通過對(duì)位置區(qū)間初始速度的估算,可以顯著提高速度、位置的估算精度。本文建立上述三種位置估算法的Matlab仿真模型,并對(duì)其進(jìn)行了仿真研究,仿真結(jié)果表明:改進(jìn)位置估算方法即使在加減速等動(dòng)態(tài)性能過程中也能保持較小的位置誤差,性能明顯優(yōu)于傳統(tǒng)的方法。 其次,完成了以TI公司的數(shù)子信號(hào)處理器(DSP)TMS320LF2407A為主控芯片,以IR公司IR2110為驅(qū)動(dòng)芯片采用低分辨率位置傳感器的正弦波永磁同步電機(jī)控制系統(tǒng)的硬件電路的設(shè)計(jì)和調(diào)試工作。探討了正弦波永磁同步電機(jī)在采用無電流傳感器的電流開環(huán)控制時(shí)的控制策略問題。在此情況下電壓相位角φ對(duì)電機(jī)運(yùn)行性能有重要的影響,為得到最佳的φ=f(ω)曲線,需根據(jù)負(fù)載特性進(jìn)行優(yōu)化。 最后,完成了基于TMS320LF2407A采用低分辨率位置傳感器的正弦波永磁同步電機(jī)的軟件設(shè)計(jì),文中詳細(xì)討論了位置估算程序和實(shí)現(xiàn)SVPWM程序的設(shè)計(jì)和調(diào)試,并對(duì)其進(jìn)行了實(shí)驗(yàn)驗(yàn)證。

    標(biāo)簽: 分辨率 位置傳感器 正弦波

    上傳時(shí)間: 2013-07-23

    上傳用戶:shwjl

  • 基于FPGA的多功能電子測(cè)量系統(tǒng)的研究與實(shí)現(xiàn).rar

    隨著計(jì)算機(jī)和微電子技術(shù)的飛速發(fā)展,基于數(shù)字信號(hào)處理的示波器、信號(hào)發(fā)生器、邏輯分析儀和頻譜分析儀等測(cè)量?jī)x器已經(jīng)應(yīng)用到各個(gè)領(lǐng)域并且發(fā)揮著重要作用,但這些儀器昂貴的價(jià)格阻礙了它們的普遍使用。 本文針對(duì)電子測(cè)量?jī)x器技術(shù)發(fā)展和普及的情況,結(jié)合用FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理的優(yōu)勢(shì),研究一種基于FPGA的輔助性獨(dú)立電予測(cè)量?jī)x器的軟件系統(tǒng)。這種儀器可以作為數(shù)模混合電路測(cè)試和驗(yàn)證的工具,用來觀察模擬信號(hào)波形、數(shù)字信號(hào)時(shí)序波形、模擬信號(hào)的幅度頻譜,也可以用來產(chǎn)生DDS信號(hào)。在硬件選擇上,使用具有Altera公司CycloneⅡ器件的平臺(tái)來實(shí)現(xiàn)單片DSP系統(tǒng),這種芯片成本低廉、工作速度快、技術(shù)兼容性好;在軟件設(shè)計(jì)上,采用基于FPGA的可編程數(shù)字邏輯設(shè)計(jì)方法,這種方法具有開發(fā)難度小、功能擴(kuò)展簡(jiǎn)單等優(yōu)點(diǎn)。設(shè)計(jì)中采用的關(guān)鍵技術(shù)包括:基于FPGA和IP Core的Verilog HDL設(shè)計(jì)、數(shù)據(jù)采集、數(shù)據(jù)存儲(chǔ)、數(shù)據(jù)處理以及數(shù)據(jù)波形的實(shí)時(shí)顯示。對(duì)這些技術(shù)的研究探討不僅有理論研究?jī)r(jià)值,在科學(xué)實(shí)驗(yàn)和產(chǎn)品設(shè)計(jì)中同樣具有重要的實(shí)用價(jià)值。系統(tǒng)的設(shè)計(jì)以低資源、高性能為目標(biāo),設(shè)計(jì)中采用了科學(xué)的模塊劃分、設(shè)計(jì)與集成的方法,在保持原四種信號(hào)處理功能不變的前提下,盡量多的節(jié)約各種FPGA資源,為實(shí)現(xiàn)低成本的輔助電子測(cè)量?jī)x器提供了可能。

    標(biāo)簽: FPGA 多功能電子 測(cè)量系統(tǒng)

    上傳時(shí)間: 2013-06-05

    上傳用戶:love_stanford

  • 基于FPGA的分布式采集系統(tǒng)時(shí)鐘同步控制技術(shù)研究與實(shí)現(xiàn).rar

    隨著電子技術(shù)的快速發(fā)展,各種電子設(shè)備對(duì)時(shí)間精度的要求日益提升。在衛(wèi)星發(fā)射、導(dǎo)航、導(dǎo)彈控制、潛艇定位、各種觀測(cè)、通信等方面,時(shí)鐘同步技術(shù)都發(fā)揮著極其重要的作用,得到了廣泛的推廣。對(duì)于分布式采集系統(tǒng)來說,中心主站需要對(duì)來自于不同采集設(shè)備的采集數(shù)據(jù)進(jìn)行匯總和分析,得到各個(gè)采集點(diǎn)對(duì)同一事件的采集時(shí)間差異,通過對(duì)該時(shí)間差異的分析,最終做出對(duì)事件的準(zhǔn)確判斷。如果分布式采集系統(tǒng)中的各個(gè)采集設(shè)備不具有統(tǒng)一的時(shí)鐘基準(zhǔn),那么得到的各個(gè)采集時(shí)間差異就不能反映出實(shí)際情況,中心主站也無法準(zhǔn)確地對(duì)事件進(jìn)行分析和判斷,甚至得出錯(cuò)誤的結(jié)論。因此,時(shí)鐘同步是分布式采集系統(tǒng)正常運(yùn)作的必要前提。 目前國(guó)內(nèi)外時(shí)鐘同步領(lǐng)域常用的技術(shù)有GPS授時(shí)技術(shù),鎖相環(huán)技術(shù)和IRIG-B 碼等。GPS授時(shí)技術(shù)雖然精度高,抗干擾性強(qiáng),但是由于需要專用的GPS接收機(jī),若單純使用GPS 授時(shí)技術(shù)做時(shí)鐘同步,就需要在每個(gè)采集點(diǎn)安裝接收機(jī),成本較高。鎖相環(huán)是一種讓輸出信號(hào)在頻率和相位上與輸入?yún)⒖夹盘?hào)同步的技術(shù),輸出信號(hào)的時(shí)鐘準(zhǔn)確度和穩(wěn)定性直接依賴于輸入?yún)⒖夹盘?hào)。IRIG-B 碼是一種信息量大,適合傳輸?shù)臅r(shí)間碼,但是由于其時(shí)間精度低,不適合應(yīng)用于高精度時(shí)鐘同步的系統(tǒng)。基于上述分析,本文結(jié)合這三種常用技術(shù),提出了一種基于FPGA的分布式采集系統(tǒng)時(shí)鐘同步控制技術(shù)。該技術(shù)既保留了GPS 授時(shí)的高精確度和高穩(wěn)定性,又具備IRIG-B時(shí)間碼易傳輸和低成本的特性,為分布式采集系統(tǒng)中的時(shí)鐘同步提供了一種新的解決方案。 本文中的設(shè)計(jì)采用了Ublox公司的精確授時(shí)GPS芯片LEA-5T,通過對(duì)GPS芯片串行時(shí)間信息解碼,獲得準(zhǔn)確的UTC時(shí)間,并實(shí)現(xiàn)了分布式采集系統(tǒng)中各個(gè)采集設(shè)備的精確時(shí)間打碼。為了能夠使整個(gè)分布式采集系統(tǒng)具有統(tǒng)一的高精度數(shù)據(jù)采集時(shí)鐘,本論文采用了數(shù)模混合的鎖相環(huán)技術(shù),將GPS 接收芯片輸出的高精度秒信號(hào)作為參考基準(zhǔn),生成了與秒信號(hào)高精度同步的100MHZ 高頻時(shí)鐘。本文在FPGA 中完成了IRIG-B 碼的編碼部分,將B 碼的準(zhǔn)時(shí)標(biāo)志與GPS 秒信號(hào)同步,提高了IRIG-B 碼的時(shí)間精度。在分布式采集系統(tǒng)中,IRIG-B時(shí)間碼能直接通過串口或光纖將各個(gè)采集點(diǎn)時(shí)間與UTC時(shí)間統(tǒng)一,節(jié)約了各點(diǎn)布設(shè)GPS 接收機(jī)的高昂成本。最后,通過PC104總線對(duì)時(shí)鐘同步控制卡進(jìn)行了數(shù)據(jù)讀取和測(cè)試,通過實(shí)驗(yàn)結(jié)果的分析,提出了改進(jìn)方案。實(shí)驗(yàn)表明,改進(jìn)后的時(shí)鐘同步控制方案具有很高的時(shí)鐘同步精度,對(duì)時(shí)鐘同步技術(shù)有著重大的推進(jìn)意義!

    標(biāo)簽: FPGA 分布式 采集

    上傳時(shí)間: 2013-08-05

    上傳用戶:lz4v4

  • 電力電子元器件選用低成本方案

    市場(chǎng)驅(qū)動(dòng)力:電力電子器件用戶不斷要求降低元器件成本,以提高其產(chǎn)品的競(jìng)爭(zhēng)力。降低成本有多種途徑,但只有靠技術(shù)才是降低成本、提高產(chǎn)品可靠性的最有效手段。

    標(biāo)簽: 電力電子 元器件 方案

    上傳時(shí)間: 2013-04-24

    上傳用戶:2728460838

  • 基于AT89C2051單片機(jī)的RF卡門禁系統(tǒng)設(shè)計(jì)

    本文以f1禁系統(tǒng)的可靠性和低成本為立足點(diǎn),提出了一種基于AT89C2051單片機(jī)的RF卡門禁系統(tǒng)設(shè) 系計(jì)方法。首先簡(jiǎn)單介紹了組成這個(gè)系統(tǒng)的非接觸式IC卡,然后詳細(xì)描述了其軟硬件設(shè)計(jì)的過程。在實(shí)際的應(yīng)用

    標(biāo)簽: C2051 2051 89C AT

    上傳時(shí)間: 2013-06-13

    上傳用戶:lansedeyuntkn

  • 基于FPGA的甚短距離高速并行光傳輸系統(tǒng)研究

    甚短距離傳輸(VSR)是一種用于短距離(約300 m~600m)內(nèi)進(jìn)行數(shù)據(jù)傳輸?shù)墓鈧鬏敿夹g(shù).它主要應(yīng)用于網(wǎng)絡(luò)中的交換機(jī)、核心路由器(CR)、光交叉連接設(shè)備(OXC)、分插復(fù)用器(ADM)和波分復(fù)用(WDM)終端等不同層次設(shè)備之間的互連,具有構(gòu)建方便、性能穩(wěn)定和成本低等優(yōu)點(diǎn),是光通信技術(shù)發(fā)展的一個(gè)全新領(lǐng)域,逐漸成為國(guó)際通用的標(biāo)準(zhǔn)技術(shù),成為全光網(wǎng)的一個(gè)重要組成部分. 本文深入研究了VSR并行光傳輸系統(tǒng),完成了VSR技術(shù)的核心部分--轉(zhuǎn)換器子系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn),使用現(xiàn)場(chǎng)可編程陣列FPGA(Field Programmable GateArray)來完成轉(zhuǎn)換器電路的設(shè)計(jì)和功能實(shí)現(xiàn).深入研究現(xiàn)有VSR4-1.0和VSR4-3.0兩種并行傳輸標(biāo)準(zhǔn),在其技術(shù)原理的基礎(chǔ)上,提出新的VSR并行方案,提高了多模光纖帶的信道利用率,充分利用系統(tǒng)總吞吐量大的優(yōu)勢(shì),為將來向更高速率升級(jí)提供了依據(jù).根據(jù)萬(wàn)兆以太網(wǎng)的技術(shù)特點(diǎn)和傳輸要求,提出并設(shè)計(jì)了用VSR技術(shù)實(shí)現(xiàn)局域和廣域萬(wàn)兆以太網(wǎng)在較短距離上的高速互連的系統(tǒng)方案,成功地將VSR技術(shù)移植到萬(wàn)兆以太網(wǎng)上,實(shí)現(xiàn)低成本、構(gòu)建方便和性能穩(wěn)定的高速短距離傳輸. 本文所有的設(shè)計(jì)均在Altera Stratix GX系列FPGA的EP1SGX25F1020C7上實(shí)現(xiàn),采用Altera的Quartus Ⅱ開發(fā)工具和 Verilog HDL硬件描述語(yǔ)言完成了VSR4-1.0轉(zhuǎn)換器集成電路和萬(wàn)兆以太網(wǎng)的SERDES的設(shè)計(jì)和仿真,并給出了各模塊的電路結(jié)構(gòu)和仿真結(jié)果.仿真的結(jié)果表明,所有的設(shè)計(jì)均能正確的實(shí)現(xiàn)各自的功能,完全能夠滿足10Gb/s高速并行傳輸系統(tǒng)的要求.

    標(biāo)簽: FPGA 短距離 光傳輸 高速并行

    上傳時(shí)間: 2013-07-14

    上傳用戶:han0097

  • 無線485 無線232 無線PLC

    我公司根據(jù)市場(chǎng)實(shí)際需求研制生產(chǎn)的DTD433工業(yè)級(jí)無線數(shù)傳模組提供高穩(wěn)定、高可靠、低成本的數(shù)據(jù)傳輸,它提供了透明的RS232/RS485接口,具有安裝維護(hù)方便、繞射能力強(qiáng)、組網(wǎng)結(jié)構(gòu)靈活、大范圍覆蓋等特點(diǎn),適合于點(diǎn)多而分散、地理環(huán)境復(fù)雜等應(yīng)用場(chǎng)合。它的工業(yè)級(jí)電路設(shè)計(jì)及精美外殼方便其能夠應(yīng)用于電力高壓等惡劣的工業(yè)環(huán)境,穩(wěn)定可靠地服務(wù)于環(huán)境要求十分苛刻的軍工、地震、水利、工業(yè)等現(xiàn)場(chǎng)。工作在ISM 頻段,用戶無需申請(qǐng)頻率牌照即可使用。DTD433系列無線數(shù)傳模組廣泛應(yīng)用于無線數(shù)傳領(lǐng)域,典型應(yīng)用包括遙控、遙感、遙測(cè)系統(tǒng)中的數(shù)據(jù)采集、檢測(cè)、報(bào)警、過程控制等環(huán)節(jié)。

    標(biāo)簽: 無線 485 232 PLC

    上傳時(shí)間: 2013-05-26

    上傳用戶:安首宏A

  • 基于ARM與ARM Linux的汽車行駛記錄儀的分析與設(shè)計(jì)

    汽車行駛記錄儀(文中也簡(jiǎn)稱為記錄儀),亦稱“汽車黑匣子”,是安裝在車輛上,對(duì)車輛行駛速度、時(shí)間、里程以及有關(guān)車輛行駛的其它狀態(tài)信息進(jìn)行監(jiān)控、記錄、存儲(chǔ)并可通過接口實(shí)現(xiàn)數(shù)據(jù)輸出的數(shù)字式電子記錄裝置。為分析和判斷汽車駕駛狀態(tài)和處理交通事故提供了可靠準(zhǔn)確的科學(xué)依據(jù)。本課題的來源是國(guó)家信息產(chǎn)業(yè)部下達(dá)的電子發(fā)展基金項(xiàng)目,與同類產(chǎn)品相比,增加了音/視頻功能,目前已通過信產(chǎn)部驗(yàn)收。 本文主要分析和設(shè)計(jì)了一種具有低成本高擴(kuò)展性的基于ARM與ARMLinux的汽車行駛記錄儀方案,該系統(tǒng)作為信產(chǎn)部項(xiàng)目中的主控模塊實(shí)現(xiàn)了記錄儀的標(biāo)準(zhǔn)功能。硬件方面分析了汽車行駛記錄儀的標(biāo)準(zhǔn)功能對(duì)應(yīng)ARM片內(nèi)外圍電路與外部器件的設(shè)計(jì)。軟件方面分析了基于YAFFS文件系統(tǒng)與Linux 2.6的軟件平臺(tái)在嵌入式應(yīng)用方面的高可用性,主要描述YAFFS的特點(diǎn)與基本原理,Linux中線程的實(shí)現(xiàn)機(jī)制與Linux Kernel 2.6在響應(yīng)時(shí)間上的改進(jìn)。并給出了該記錄儀基于Liinux的多線程結(jié)構(gòu)應(yīng)用程序的設(shè)計(jì)要點(diǎn)、流程圖和主要的數(shù)據(jù)結(jié)構(gòu)。 作為擴(kuò)展,為記錄儀增加了采集和處理音/視頻信號(hào)的DSP模塊。DSP采用TI公司的專用于數(shù)字媒體應(yīng)用的高性能DSP DM642。DSP模塊同時(shí)采集3路視頻并進(jìn)行壓縮,壓縮算法可以采用MPEG-2、MPEG-4、H.263、H.264等。論述了實(shí)現(xiàn)音/視頻功能的基本原理、DSP模塊的存儲(chǔ)器結(jié)構(gòu)、ARM與DSP的通信及一些實(shí)用性的考慮。

    標(biāo)簽: ARM Linux 汽車行駛記錄儀

    上傳時(shí)間: 2013-07-02

    上傳用戶:W51631

  • FPGA用于160Gbs高速光纖通信系統(tǒng)中PMD補(bǔ)償?shù)难芯?/a>

    偏振模色散(PMD)是限制光通信系統(tǒng)向高速率和大容量擴(kuò)展的主要障礙,尤其是160Gb/s光傳輸系統(tǒng)中,由PMD引起的脈沖畸變現(xiàn)象更加嚴(yán)重。為了克服PMD帶來的危害,國(guó)內(nèi)外已經(jīng)開始了對(duì)PMD補(bǔ)償?shù)难芯俊5悄壳暗难a(bǔ)償系統(tǒng)復(fù)雜、成本高且補(bǔ)償效果不理想,因此采用前向糾錯(cuò)(FEC)和偏振擾偏器配合抑制PMD的方法,可以實(shí)現(xiàn)低成本的PMD補(bǔ)償。 在實(shí)驗(yàn)中將擾偏器連入光時(shí)分復(fù)用系統(tǒng),通過觀察其工作前后的脈沖波形,發(fā)現(xiàn)擾偏器的應(yīng)用改善了系統(tǒng)的性能。隨著系統(tǒng)速率的提高,對(duì)擾偏器速率的要求也隨之提高,目前市場(chǎng)上擾偏器的速率無法滿足160Gb/s光傳輸系統(tǒng)要求。通過對(duì)偏振擾偏器原理的分析,決定采用高速控制電路驅(qū)動(dòng)偏振控制器的方法來實(shí)現(xiàn)高速擾偏器的設(shè)計(jì)。擾偏器采用鈮酸鋰偏振控制器,其響應(yīng)時(shí)間小于100ns,是目前偏振控制器能夠達(dá)到的最高速率,但是將其用于160Gb/s高速光通信系統(tǒng)擾偏時(shí),這個(gè)速率仍然偏低,因此,提出采用多段鈮酸鋰晶體并行擾偏的方法,彌補(bǔ)鈮酸鋰偏振控制器速率低的問題。通過對(duì)幾種處理器的分析和比較,選擇DSP+FPGA作為控制端,DSP芯片用于產(chǎn)生隨機(jī)數(shù)據(jù),F(xiàn)PGA芯片具有豐富的I/O引腳,工作頻率高,可以實(shí)現(xiàn)大量數(shù)據(jù)的快速并行輸出。這樣的方案可以充分發(fā)揮DSP和FPGA各自的優(yōu)勢(shì)。另外對(duì)數(shù)模轉(zhuǎn)換芯片也要求響應(yīng)速度快,本論文以FPGA為核心,完成了FPGA與其它芯片的接口電路設(shè)計(jì)。在QuartusⅡ集成環(huán)境中進(jìn)行FPGA的開發(fā),使用VHDL語(yǔ)言和原理圖輸入法進(jìn)行電路設(shè)計(jì)。 本文設(shè)計(jì)的偏振擾偏器在高速控制電路的驅(qū)動(dòng)下,可以實(shí)現(xiàn)大量的數(shù)據(jù)處理,采用多段鈮酸鋰晶體并行工作的方法,可以提高偏振擾偏器的速率。利用本方案制作的擾偏器具有高擾偏速率,適合應(yīng)用于160Gb/s光通信系統(tǒng)中進(jìn)行PMD補(bǔ)償。

    標(biāo)簽: FPGA 160 Gbs PMD

    上傳時(shí)間: 2013-04-24

    上傳用戶:suxuan110425

主站蜘蛛池模板: 西盟| 诏安县| 砚山县| 惠州市| 泌阳县| 台湾省| 循化| 永靖县| 威宁| 云梦县| 石家庄市| 澄江县| 南宁市| 阜新市| 扶绥县| 南和县| 宜黄县| 枣庄市| 集贤县| 洮南市| 龙井市| 绩溪县| 光泽县| 梨树县| 高青县| 多伦县| 清原| 诏安县| 吴忠市| 金溪县| 连城县| 冀州市| 永修县| 远安县| 旬邑县| 哈巴河县| 塔城市| 白沙| 大渡口区| 永德县| 沭阳县|