亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

ProgRAMmable

ProgRAMmable,英語單詞,主要用作形容詞,作形容詞時譯為“[計]可編程的;可設計的”。[1]
  • The W78E58B is an 8-bit microcontroller which has an in-system ProgRAMmable Flash EPROM for firmwa

    The W78E58B is an 8-bit microcontroller which has an in-system ProgRAMmable Flash EPROM for firmware updating. The instruction set of the W78E58B is fully compatible with the standard 8052. The W78E58B contains a 32K bytes of main ROM and a 4K bytes of auxiliary ROM which allows the contents of the 32KB main ROM to be updated by the loader program located at the 4KB auxiliary ROM 512 bytes of on-chip RAM four 8-bit bi-directional and bit-addressable I/O ports an additional 4- bit port P4 three 16-bit timer/counters a serial port. These peripherals are supported by a eight sources two-level interrupt capability. To facilitate programming and verification, the ROM inside the W78E58B allows the program memory to be programmed and read electronically. Once the code is confirmed, the user can protect the code for security

    標簽: microcontroller ProgRAMmable in-system W78E58B

    上傳時間: 2017-04-27

    上傳用戶:yiwen213

  • GPIO (General Purpose Input and Output ports) with microprocessor ProgRAMmable tri-state bus interfa

    GPIO (General Purpose Input and Output ports) with microprocessor ProgRAMmable tri-state bus interface

    標簽: microprocessor ProgRAMmable tri-state General

    上傳時間: 2017-06-13

    上傳用戶:hxy200501

  • A ProgRAMmable digital signal processor (PDSP) is a special-purpose microprocessor with specialized

    A ProgRAMmable digital signal processor (PDSP) is a special-purpose microprocessor with specialized architecture and instruction set for implementing DSP algorithms. Typical architectural features include multiple memory partitions (onchip, off-chip, data memory, program memory, etc.), multiple (generally pipelined) arithmetic and logic units (ALUs), nonuniform register sets, and extensive hardware numeric support [1,2]. Single-chip PDSPs have become increasingly popular for real-time DSP applications [3,4].

    標簽: special-purpose microprocessor ProgRAMmable specialized

    上傳時間: 2017-08-13

    上傳用戶:腳趾頭

  • ds18b20 ProgRAMmable digital thermometer initialization write read functions also converting temper

    ds18b20 ProgRAMmable digital thermometer initialization write read functions also converting temperature

    標簽: initialization ProgRAMmable thermometer converting

    上傳時間: 2014-08-15

    上傳用戶:fredguo

  • ds18b20 digitsl 1-wire thermometer with ProgRAMmable resolution code for initialization write and re

    ds18b20 digitsl 1-wire thermometer with ProgRAMmable resolution code for initialization write and read and convert temperature functions

    標簽: initialization ProgRAMmable thermometer resolution

    上傳時間: 2017-08-29

    上傳用戶:225588

  • 儀器接口平臺SCPI解析模塊設計.rar

    隨著計算機技術的迅猛發展,受其影響的儀器行業也發生了巨大的變革,即儀器的手動操作使用改為計算機控制自動測試。隨著自動測試技術和程控儀器的發展,除了要求物理硬件接口標準化外,也要求軟件控制標準化。 硬件方面,從20世紀50代自動測試概念建立起,經過初期專用接口、半專用接口到20世紀80年代中期才普及推廣開放式標準接口總線,如RS232串行通信接口總線、GPIB通用接口總線、PXI計算機外圍儀器系統總線、VXI塊式儀器系統總線等。 軟件方面,1987年6月頒布的IEEE488.2(程控儀器消息交換協議)標準首先解決了數據結構方面的問題,但仍將大量的器件語義留給設計者自由定義。1990年4月,國際上九家儀器公司在IEEE488.2基礎上提出了SCPI(Standard Commands for ProgRAMmable Instruments程控儀器標準命令),才使程控儀器器件數據和命令得到標準化。SCPI的總目標是縮短自動測試系統程序開發時間,保護儀器制造者和使用者雙方的硬、軟件投資,為儀器控制和數據利用提供廣泛兼容的編碼環境。 儀器接收到SCPI消息后進行響應:接收字符串消息、詞法分析、語法分析、中間代碼生成、優化和目標代碼生成,語法分析模塊的性能直接影響到程控執行效率。為了進一步簡化儀器內語法分析模塊、提高程控執行效率,本課題提出了在接口電路中加入解析模塊的思想,可將控制器發送到儀器的SCPI消息即復雜的ASCII碼字符串轉變為簡單的二進制代碼。采用此解析模塊將大大簡化儀器設計者的軟件工作,既能實現儀器語言標準化又能提高儀器對遠程 控制的響應速度,這在研究實驗室內的自制儀器時將是很有用的。 儀器接口有很多種,本課題主要討論了RS232和GPIB兩種接口。本設計中儀器接口板是獨立于儀器的,與儀器單獨使用微處理器,若要與儀器連接實現通信只需在兩微處理器之間進行通信即可,這樣做的目的是:一方面可以不影響儀器的設計和操作,一方面可以實現接口板的通用性和儀器的可換性。針對于RS232接口為一簡單接口,我先將工作重心放在軟件設計上,主要考慮怎樣把復雜的ASCII碼字符串解析為簡單的二進制代碼。針對于GPIB接口,軟件設計的主要部分已完成,再把工作重心放在硬件設計上,采用性價比更高的CPID實現GPIB接口芯片NAT9914。為了觀察解析結果還加入了LCD顯示。本設計在開發通用的、低價的儀器接口板方面做了一個有益的嘗試,為進一步的自動測試系統研究打下了基礎。 關鍵詞:儀器;SCPI;RS232接口;GPIB接口;CPLD

    標簽: SCPI 儀器接口 模塊設計

    上傳時間: 2013-04-24

    上傳用戶:Andy123456

  • 基于軟PLC的嵌入式系統的研究與實現.rar

    本文介紹了基于軟PLC(ProgRAMmable Logic Controller,可編程控制器)的嵌入式技術起源和背景,綜述了基于軟PLC的嵌入式系統的關鍵技術和優點,最后介紹了其設計和實現的方法。 基于軟PLC的嵌入式系統的研究與實現分為開發系統和運行系統(又稱為虛擬機系統)。本文概述了開發系統,其運行于PC機的操作系統如Windows或者Linux等,為用戶提供一個大眾化的編程環境,它包含編輯器、編譯器、連接器、調試器和通信接口幾個部分。編輯界面友好,可以讓用戶方便的使用LD、ST和FBD三種語言編寫程序,編譯器和連接器將源程序文件編譯和連接成虛擬機系統可執行的目標代碼文件;分析了開發系統,其中詳細描述了編譯模塊的編制過程,實現了將指令表語言轉換為運行系統能夠識別的C/C++指令的功能;詳細地研究了梯形圖轉換為指令表語言,以及由指令表語言向梯形圖語言的算法和數據結構。調試器借助于虛擬機運行系統提供的服務可完成對應用程序的調試糾錯;討論了uCLinux操作系統和編譯調試技術,以及采用ModBus/TCP工業通信協議的通信接口用于開發系統和運行系統之間的通信。 另一方面,本文分析了虛擬機運行系統,它運行于安裝了uCLinux的ARM7平臺上,包括運行內核模塊、系統管理模塊和通信接口模塊。由于uCLinux沒有MMU和本身對實時性沒有什么要求,而針對基于軟PLC的嵌入式系統的研究與實現要求,本文在對其進行了uCLinux小型化研究的同時探討了雙內核實時性方案,解決了uCLinux實時性不足的問題。運行內核模塊調度和執行應用程序并管理時鐘。系統管理模塊管理系統狀態和內存。通信模塊用于開發系統及I/O設備通信。在此基礎上,對基于軟PLC的嵌入式系統的進行了設計與實現,并通過試驗將編譯的目標代碼傳遞到基于軟PLC的嵌入式運行系統中,實現了控制功能,驗證了生成目標代碼的正確性和開發系統的可行性,實現了編輯界面友好,系統開放,性價比較高的軟PLC嵌入式系統,達到了預期的目標,具有一定理論和應用價值。

    標簽: PLC 嵌入式系統

    上傳時間: 2013-04-24

    上傳用戶:jiiszha

  • 基于FPGA的浮點運算器設計.rar

    隨著電子工業應用領域需求的增長,要實現復雜程度較高的數字電子系統,對數據處理能力提出越來越高的要求。定點運算已經很難滿足高性能數字系統的需要,而浮點數相對于定點數,具有表述范圍寬,有效精度高等優點,在航空航天、遙感、機器人技術以及涉及指數運算和信號處理等領域有著廣泛的應用。對浮點運算的要求主要體現在兩個方面:一是速度,即如何快速有效的完成浮點運算;二是精度,即浮點運算能夠提供多少位的有效數字。 計算機性價比的提高以及可編程邏輯器件的出現,對傳統的數字電子系統設計方法進行了變革。FPGA(Field ProgRAMmable Gate Array,現場可編程門陣列)讓設計師通過設計芯片來實現電子系統的功能,將傳統的固件選用及電路板設計工作放在芯片設計中進行。FPGA可以完成極其復雜的時序與組合邏輯電路功能,適用于高速、高密度,如運算器、數字濾波器、二維卷積器等具有復雜算法的邏輯單元和信號處理單元的邏輯設計領域。 鑒于FPGA技術的特點和浮點運算的廣泛應用,本文基于FPGA將浮點運算結合實際應用設計一個觸摸式浮點計算器,主要目的是通過VHDL語言編程來實現浮點數的加減、乘除和開方等基本運算功能。 (1)給出系統的整體框架設計和各模塊的實現,包括芯片的選擇、各模塊之間的時序以及控制、每個運算模塊詳細的工作原理和算法設計流程; (2)通過VHDL語言編程來實現浮點數的加減、乘除和開方等基本運算功能; (3)在Xilinx ISE環境下,對系統的主要模塊進行開發設計及功能仿真,驗證了基于FPGA的浮點運算。

    標簽: FPGA 浮點運算器

    上傳時間: 2013-04-24

    上傳用戶:咔樂塢

  • IIR數字濾波器優化設計及FPGA仿真驗證.rar

    IIR數字濾波器是沖激響應為無限長的一類數字濾波器,是電子、通信及信號處理領域的重要研究內容,國內外學者對IIR數字濾波器的優化設計進行了大量研究。其中,進化算法優化設計IIR數字濾波器雖然取得了一定的效果,但是其也有自身的一些不足;另外,基于粒子群算法以及人工魚群算法的IIR數字濾波器優化設計也取得了較好的效果。但這些方法都是將多目標優化問題轉化為單目標優化問題,這種方法是將每個目標賦一個權值,然后將這些賦了權值的目標相加,把相加的結果作為目標函數,在此基礎上尋找目標函數的最小值,這樣做造成的問題是可能將其中的任何一種滿足目標函數值最小的情況作為最優解,但實際上得到的不一定是最優解。也就是說,單目標的方法難以區分哪一種情況為最優解,這樣的尋優模型從理論上來說是難以得到最優解的。另外,在將多目標轉化為單目標時,各個目標的權值難以確定,而且最終只能得到唯一解。針對這些問題,本文在研究傳統遺傳算法、進化規劃算法以及量子遺傳算法的IIR數字濾波器優化設計的基礎上,將重點研究IIR數字濾波器的粒子進化規劃優化、遺傳多目標優化以及量子多目標優化。另外,由于在通信系統中IIR數字濾波器有廣泛應用,并且大量采用FPGA實現,多目標優化方法得到的濾波器性能也值得驗證,因此,對多目標優化方法得到的IIR數字濾波器系數進行FPGA仿真驗證有重要的現實意義。 @@ 論文的主要工作及研究成果具體如下: @@ 1.分析IIR數字濾波器的數學模型及其優化設計的參數;針對低通IIR數字濾波器,采用遺傳算法及量子遺傳算法對其進行優化設計,并給出相應的仿真結果及分析。 @@ 2.針對使用進化規劃算法優化設計IIR數字濾波器時容易陷入局部極值的問題,研究粒子進化規劃算法,并將其應用于IIR數字濾波器的優化設計,該算法將粒子群優化算法與進化規劃算法相結合,繼承了粒子群算法局部搜索能力強和進化規劃算法遺傳父代優良基因能力強的優點。將這種新的粒子進化規劃算法應用于IIR低通、高通、帶通、帶阻數字濾波器的優化設計,顯示了較好的效果。 @@ 3.優化設計IIR數字濾波器時,通常將多目標轉化為單目標的優化問題,這種方法雖然設計簡單,但是在將多目標轉化為單目標時,各個目標的權值難以確定,而且最終只能得到唯一解,不能提供更多的有效解給決策者。針對常 用基于單目標優化算法的不足,在分析IIR數字濾波器優化模型和待優化參數的基礎上,本文研究遺傳算法的IIR數字濾波器多目標優化設計方法,該方法將多個目標值直接映射到適應度函數中,通過比較函數值的占優關系來搜索問題的有效解集,使用這種方法可以求得一組有效解,并且將多目標轉化為單目標的優化方法得到的唯一解也能被包括在這一組有效解中。@@ 4.將量子遺傳算法應用于IIR數字濾波器多目標優化設計,研究量子遺傳算法的IIR數字濾波器多目標優化設計方法,并將優化結果與傳統遺傳算法的多目標優化方法進行了比較。仿真結果表明,在對同一種濾波器進行優化設計時,使用該方法得到的結果通帶波動更小,過渡帶更窄,阻帶衰減也更大。 @@ 5.針對IIR數字濾波器的硬件實現問題,在對IIR數字濾波器的結構特征進行分析的基礎上,分別采用遺傳多目標優化方法量子多目標方法優化設計IIR數字濾波器的系數,然后針對兩組系數進行了FPGA( Field-ProgRAMmable GateArray,現場可編程門陣列)仿真驗證,并對兩種結果進行了對比分析。 @@關鍵詞:IIR數字濾波器;優化設計

    標簽: FPGA IIR 數字濾波器

    上傳時間: 2013-06-09

    上傳用戶:熊少鋒

  • FPGA中多標準可編程IO端口的設計.rar

    現場可編程門陣列(FPGA,Field ProgRAMmable Gate Array)是可編程邏輯器件的一種,它的出現是隨著微電子技術的發展,設計與制造集成電路的任務已不完全由半導體廠商來獨立承擔。系統設計師們更愿意自己設計專用集成電路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的設計周期盡可能短,最好是在實驗室里就能設計出合適的ASIC芯片,并且立即投入實際應用之中。現在,FPGA已廣泛地運用于通信領域、消費類電子和車用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號引入FPGA內部進行邏輯功能的實現并把結果輸出給外部電路,并且根據需要可以進行配置來支持多種不同的接口標準。FPGA允許使用者通過不同編程來配置實現各種邏輯功能,在IO端口中它可以通過選擇配置方式來兼容不同信號標準的I/O緩沖器電路。總體而言,可選的I/O資源的特性包括:IO標準的選擇、輸出驅動能力的編程控制、擺率選擇、輸入延遲和維持時間控制等。 本文是關于FPGA中多標準兼容可編程輸入輸出電路(Input/Output Block)的設計和實現,該課題是成都華微電子系統有限公司FPGA大項目中的一子項,目的為在更新的工藝水平上設計出能夠兼容單端標準的I/O電路模塊;同時針對以前設計的I/O模塊不支持雙端標準的缺點,要求新的電路模塊中擴展出雙端標準的部分。文中以低壓雙端差分標準(LVDS)為代表構建雙端標準收發轉換電路,與單端標準比較,LVDS具有很多優點: (1)LVDS傳輸的信號擺幅小,從而功耗低,一般差分線上電流不超過4mA,負載阻抗為100Ω。這一特征使它適合做并行數據傳輸。 (2)LVDS信號擺幅小,從而使得該結構可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號電壓可以從0V到2.4V變化,單端信號擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內變化,也就是說LVDS允許收發兩端地電勢有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開發軟件ISE,設計完成了可以用于Virtex系列各低端型號FPGA的IOB結構,它有靈活的可配置性和出色的適應能力,能支持大量的I/O標準,其中包括單端標準,也包括雙端標準如LVDS等。它具有適應性的優點、可選的特性和考慮到被文件描述的硬件結構特征,這些特點可以改進和簡化系統級的設計,為最終的產品設計和生產打下基礎。設計中對包括20種IO標準在內的各電器參數按照用戶手冊描述進行仿真驗證,性能參數已達到預期標準。

    標簽: FPGA 標準 可編程

    上傳時間: 2013-05-15

    上傳用戶:shawvi

主站蜘蛛池模板: 禹城市| 西和县| 南和县| 长阳| 正阳县| 麻阳| 长白| 昆山市| 宁乡县| 赫章县| 德格县| 出国| 东辽县| 东源县| 柳江县| 柯坪县| 和龙市| 宿迁市| 沙雅县| 策勒县| 张家川| 长宁区| 滁州市| 鹰潭市| 西峡县| 大渡口区| 道真| 伊宁县| 北川| 健康| 高要市| 江达县| 余庆县| 海门市| 平陆县| 沅陵县| 张家口市| 五寨县| 石屏县| 新密市| 定兴县|