AVR ATmega48 SPI最簡單測試碼! 透過spi_data[x]陣列寫入想要傳送的資料, 而x則是控制傳送第x筆數(shù),而接腳輸出則在PortB的預(yù)設(shè)接腳內(nèi),只要修改spi_data就可以透過示波器看到SPI的信號了!
標(biāo)簽: spi_data ATmega AVR SPI
上傳時(shí)間: 2014-06-09
上傳用戶:jcljkh
Verilog HDL的程式,上網(wǎng)找到SPI程式, vspi.v這程式相當(dāng)好用可用來接收與傳送SPI,並且寫了一個(gè)傳輸信號測試,spidatasent.v這程式就是傳送的資料,分別為00 66... 01 77...... 02 55這樣的資料,並透過MAX+PULS II軟體進(jìn)行模擬,而最外層的程式是test_createspi.v!
上傳時(shí)間: 2017-03-06
上傳用戶:onewq
給出了通信原理課程的相關(guān)實(shí)驗(yàn)程序源碼,包括DSB、ASK,抽樣及其濾波、信噪比分析及眼圖。
標(biāo)簽: 通信原理 實(shí)驗(yàn) 程序源碼
上傳時(shí)間: 2014-08-14
上傳用戶:yulg
Cadence詳細(xì)教程,對于新手學(xué)習(xí)有很好的輔助作用,這也是筆者工作中使用的軟件,教程講解很詳細(xì),小白必備!謝謝大家支持!
標(biāo)簽: Cadence 高速電路板設(shè)計(jì)
上傳時(shí)間: 2022-04-01
上傳用戶:
IC封裝前仿和后仿的PI/SI/EMC分析直流壓降-仿真直流壓降,電流密度分布,功率密度分布,電阻網(wǎng)絡(luò)2.電源完整性-分析電源分配系統(tǒng)的性能,評估不同的疊層,電容容值選擇和放置方法,最佳性價(jià)比優(yōu)化去耦電容3.信號完整性一分析信號回流路徑的不連續(xù)性,分析串?dāng)_和SSN/SS0,分析信號延遲,畸變,抖動和眼圖4.電磁兼容一分析電磁干擾和輻射寬帶模型抽取-提取電源分配網(wǎng)絡(luò)的精確寬帶模型,信號和電源/地模型
標(biāo)簽: sip
上傳時(shí)間: 2022-04-03
上傳用戶:qdxqdxqdxqdx
安裝塌所1、通凰良好少溫策及灰座之塌所。2、雜腐蝕性、引火性氛髓、油急、切削液、切前粉、戴粉等聚境。3、雜振勤的場所。4、雜水氟及踢光直射的場所。1、本距勤器探用自然封流冷御方式正隨安裝方向局垂直站立方式2、在配電箱中需考感溫升情況未連有效散熟及冷御效果需保留足豹的空固以取得充分的空氟。3、如想要使控制箱內(nèi)溫度連到一致需增加凰扇等散熱毅倩。4、組裝睛廊注意避免贊孔屑及其他翼物掉落距勤器內(nèi)。5、安裝睛請硫資以M5螺練固定。6、附近有振勤源時(shí)請使用振勤吸收器防振橡腥來作腐噩勤器的防振支撐。7、勤器附近有大型磁性陰嗣、熔接樓等雄部干援源睛,容易使距勤器受外界干攝造成誤勤作,此時(shí)需加裝雄部濾波器。但雍訊濾波器舍增加波漏電流,因此需在愿勤器的輸入端裝上經(jīng)緣羹愿器(Transformer)。*配象材料依照使用電象規(guī)格]使用。*配象的喪度:指令輸入象3公尺以內(nèi)。編碼器輸入綜20公尺以內(nèi)。配象時(shí)請以最短距薄速接。*硫賞依照操單接象圈配象,未使用到的信貌請勿接出。*局連輸出端(端子U、V、W)要正硫的速接。否則伺服焉速勤作舍不正常。*隔雄綜必須速接在FG端子上。*接地請以使用第3砸接地(接地電阻值腐100Ω以下),而且必須罩黏接地。若希望易速輿械之周腐紀(jì)緣狀懲畸,請將連接地。*伺服距勤器的輸出端不要加裝電容器,或遇(突波)吸收器及雅訊濾波器。*裝在控制輸出信號的DC繼電器,其遏(突波)吸收用的二梗溜的方向要速接正硫,否則食造成故障,因而雜法輸出信猶,也可能影馨緊急停止的保渡迎路不座生作用。*腐了防止雍部造成的錯(cuò)溪勤作,請?zhí)较铝械耐茫赫堅(jiān)陔娫瓷霞尤虢?jīng)緣雯愿器及雅亂濾波器等裝置。請將勤力緣(雷源象、焉連緣等的蘊(yùn)雷回路)奧信蔬緣相距30公分以上來配練,不要放置在同一配緣管內(nèi)。
標(biāo)簽: tsda
上傳時(shí)間: 2022-05-28
上傳用戶:zhanglei193
PSS/E功能特點(diǎn)·輸入數(shù)據(jù)方式及與其他程序數(shù)據(jù)文件共享的方便性·程序模型庫包括發(fā)電機(jī)模型、勵(lì)磁系統(tǒng)模型、調(diào)速器模型、HVDC模型、FACTS模型、負(fù)荷模型等的完整性·分析計(jì)算功能的多樣性·用戶自定義計(jì)算順序與用戶自定義計(jì)算功能·用戶自定義模型功能和程序接口功能·計(jì)算方法的透明性與文檔的完整性·國際交流的方便性基本功能介紹>潮流計(jì)算(Load Flow)>動態(tài)仿真(Dynamic Simulation)>批處理功能>計(jì)算和仿真結(jié)果輸出>潮流計(jì)算模塊(psslf4)>動態(tài)仿真模塊(pssds4)>仿真結(jié)果輸出模塊(pssplt)DOS模式啟動>數(shù)據(jù)文件建立>潮流計(jì)算啟動和數(shù)據(jù)導(dǎo)入>數(shù)據(jù)查詢和修改》數(shù)據(jù)檢查>潮流計(jì)算>結(jié)果輸出和數(shù)據(jù)保存◆PSS/E的可視化和圖形化◆潮流結(jié)果文件的處理(動態(tài)仿真準(zhǔn)備)
標(biāo)簽: psse
上傳時(shí)間: 2022-07-01
上傳用戶:
Expedition PCB采用了業(yè)界最新進(jìn)和強(qiáng)大的Autoactive技術(shù),用于復(fù)雜PCB物理設(shè)計(jì)、分析和加工一整套環(huán)境的工具,它將交互設(shè)計(jì)和自動布線有機(jī)地整合到一個(gè)設(shè)計(jì)環(huán)境中。...
標(biāo)簽: 單片機(jī) 精品課 教程 實(shí)驗(yàn)指導(dǎo)
上傳時(shí)間: 2013-04-15
上傳用戶:eeworm
高速PCB電源完整性設(shè)計(jì)與分析高速PCB電源完整性設(shè)計(jì)與分析
上傳時(shí)間: 2022-02-09
上傳用戶:shjgzh
討論了高速PCB 設(shè)計(jì)中涉及的定時(shí)、反射、串?dāng)_、振鈴等信號完整性( SI)問題,結(jié)合CA2DENCE公司提供的高速PCB設(shè)計(jì)工具Specctraquest和Sigxp,對一采樣率為125MHz的AD /DAC印制板進(jìn)行了仿真和分析,根據(jù)布線前和布線后的仿真結(jié)果設(shè)置適當(dāng)?shù)募s束條件來控制高速PCB的布局布線,從各個(gè)環(huán)節(jié)上保證高速電路的信號完整性。
上傳時(shí)間: 2013-11-06
上傳用戶:zhang97080564
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1