電梯群控系統(tǒng)是一種控制三臺或以上電梯的控制系統(tǒng),旨在提高對電梯乘客的服務質量并減少成本,如:電梯的功耗。目前大多數(shù)的電梯群控系統(tǒng)采用的是“大廳呼叫指派”的方法來指派電梯去響應乘客的呼梯。在這種方法中,電梯群控系統(tǒng)將根據(jù)目前建筑內(nèi)的客流量來選擇最合適的電梯。在充分研究了當前普遍應用的電梯群控算法后,本文提出了一種基于模糊算法的電梯群控算法,該算法可根據(jù)不同的客流量模式對整個建筑中的電梯群進行派梯策略的調整,并在此基礎上,加入了經(jīng)驗調整參數(shù),使該算法增加了記憶調整功能。 本文在Matlab上對改進的算法進行了相關建模驗證。驗證結果表明,相比只是應用類似模糊算法的電梯群控算法,本算法對于客流量模式相對穩(wěn)定的大型寫字樓等對群控系統(tǒng)要求比較嚴格的樓宇更為適用,即擁有更好的應用前景。 本文還對所提出的算法在工程上采用FPGA進行應用做了一定的研究。在用C程序建立該算法的基礎上采用了在Xilinx VirtexII Pro開發(fā)板上運行MicroBlaze軟IP核的方法對該算法進行了調試并運行成功。得到的運行結果與用Matlab驗證的結果一致。證明了該算法在工程上的可應用性。
標簽: FPGA 電梯群控系統(tǒng) 分
上傳時間: 2013-07-02
上傳用戶:壞壞的華仔
ChipScope Pro具有傳統(tǒng)邏輯分析儀的功能,是針對Xilinx Virtex Pro等系列FPGA的在線片內(nèi)信號分析工具,主要功能是通過JTAG口,實時、在線、方便地觀察到FPGA內(nèi)部的信號,給調試、故障定位提供極大的方便。ChipScope Pro的基本原理是利用FPGA中未使用的BlockRam,根據(jù)用戶設定的觸發(fā)條件將信號實時的保存到這些BlockRam中,然后通過JTAG口傳送到計算機,最后在計算機屏幕上顯示出時序波形。
上傳時間: 2013-05-22
上傳用戶:wangrijun
本文研究的視頻處理系統(tǒng)是上海市科委技術攻關基金項目“計算機視覺及其芯片化實現(xiàn)”的一部分,主要完成計算機視覺系統(tǒng)的一些基本工作,即視頻圖像的采集、預處理和顯示等。 視頻圖像采集和預處理系統(tǒng)以Xilinx公司Virtex-ⅡPro系列的FPGA為核心控制器件,結合視頻模數(shù)轉換芯片和VGA顯示器,完成視頻圖像的實時采集、預處理和顯示。采集和顯示部分作為同外界交流信息的渠道,是構成計算機視覺系統(tǒng)必不可少的一部分;圖像預處理則是計算機視覺系統(tǒng)進行高層處理的基礎,優(yōu)秀的預處理算法能有效改善圖像質量,提高系統(tǒng)分析判斷的準確性。 本文在介紹基于FPGA的視頻采集、預處理系統(tǒng)整體架構的基礎上,圍繞以下四個方面展開了工作: 1.研究并給出了兩種基于FPGA的設計方案用于實現(xiàn)YCrCb色度空間到RGB色度空間的轉換; 2.針對采集的視頻圖像,根據(jù)VGA顯示的要求,給出了一種實現(xiàn)圖像去隔行的方案; 3.分析了一系列圖像濾波的預處理算法,如均值濾波、中值濾波和自適應濾波等,在比較和總結各算法特點的基礎上,提出了一種新的適用于處理混合噪聲的濾波算法:混合自適應濾波法; 4.根據(jù)算法特點設計了多種采用FPGA實現(xiàn)的圖像濾波算法,并對硬件算法進行RTL級的功能仿真和驗證,還給出了各種濾波算法的實驗結果,在此基礎上對各種算法的效果進行直觀的比較。 文中,預處理算法的實現(xiàn)充分利用了FPGA的片內(nèi)資源,體現(xiàn)了FPGA在圖像處理方面的特點及優(yōu)勢。同時,視頻采集和顯示的控制模塊也由同一FPGA芯片實現(xiàn),從而簡化了系統(tǒng)整體結構。視頻采集和預處理系統(tǒng)在FPGA上的成功實現(xiàn)為“計算機視覺及其芯片化實現(xiàn)”奠定了必要的基礎、提供了一定理論依據(jù)。
上傳時間: 2013-04-24
上傳用戶:我好難過
隨著電子技術的快速發(fā)展,計算機的性能得到了極大的提高,使得利用計算機實現(xiàn)人類的視覺功能成為目前計算機領域中最熱門的課題之一。基于視頻的目標檢測與跟蹤技術是計算機視覺領域中最主要的研究方向之一,它是智能監(jiān)控、人機交互、移動機器人視覺導航、工業(yè)機器人手眼系統(tǒng)等應用的基礎和關鍵技術。在科學研究和工程應用上都有十分誘人的前景。 論文提出了以FPGA為核心的思想,設計出一套應用于背景靜止視頻序列的動態(tài)目標檢測與跟蹤系統(tǒng)。通過位置固定的攝像頭監(jiān)控某一區(qū)域,分析攝像頭采集到的動態(tài)視頻序列,計算出目標的運動參數(shù)。與傳統(tǒng)的基于PC機的視頻動態(tài)目標跟蹤系統(tǒng)相比,適應了目標跟蹤系統(tǒng)對圖像處理速度的實時性與數(shù)據(jù)帶寬越來越高的要求,同時成本較低、設計更靈活,而且硬件重構性好、處理速度快、系統(tǒng)易于升級。 論文的主要工作包括:構建目運動標跟蹤系統(tǒng)軟件平臺和硬件平臺。應用MATLAB對目標檢測算法進行仿真分析比較。采用Synplifty Pro、ModelSim和TimingDesigner等各種EDA軟件工具對系統(tǒng)中各個層次的模塊進行時序設計、代碼編寫、仿真驗證等。最后使用QuartusⅡ將整個系統(tǒng)工程文件綜合、布局布線。在察看時序報告無誤后,將系統(tǒng)配置文件下載至FPGA開發(fā)板中。 實現(xiàn)結果表明:所設計的系統(tǒng)能很好地工作在FPGA中,實現(xiàn)了設計要求,為視覺智能監(jiān)控打下基礎。
標簽: FPGA 目標跟蹤 系統(tǒng)設計
上傳時間: 2013-08-05
上傳用戶:亮劍2210
希望對大家有幫助。。。。。。。。。。。。。。。。。。。。。
上傳時間: 2013-07-29
上傳用戶:lh25584
·電路設計與制版--Protel 99高級應用 特色及評論本書適合于具有一定Protel 99使用基礎的設計人員閱讀。書中所介紹的典型技巧和各種輔助設計工具的使用方法,有助于讀者迅速提高Protel 99的應用水平。 本書針對《電路設計與制版——Protel 99入門與提高》一書的讀者在實際工作中所提出的疑難問題進行了歸納和整理,并結合實例講述了相應的解決技巧,因此,本書對《電路設計與制版--Pro
上傳時間: 2013-08-01
上傳用戶:清風徐來吧
FPGA設計全流程:Modelsim>>Synplify.Pro>>ISE\\r\\n第一章 Modelsim編譯Xilinx庫\\r\\n第二章 調用Xilinx CORE-Generator\\r\\n第三章 使用Synplify.Pro綜合HDL和內(nèi)核\\r\\n第四章 綜合后的項目執(zhí)行\(zhòng)\r\\n第五章 不同類型結構的仿真
上傳時間: 2013-08-20
上傳用戶:cuibaigao
Proteus
上傳時間: 2013-10-23
上傳用戶:leesuper
PRO\E4.0安裝方法 第一步:修改環(huán)境變量. 我的電腦----屬性---高級---環(huán)境變量---新建---變量名:lang 值:chs (注:下載好的PRO/E有CD1 CD2 CD3 crack4.0) 第二步、許可證生成 在D盤新建一個文件夾PROE,再在PROE里面新建文件夾,命名為proewildfire,將安裝文件里面的CRACK4.0文件夾復制到PROE里面,用記事本打開CRACK里面的PTC-LIC-4.0文件,你就找下HOSTID:00-11-D8-BB-5B-62,將00-11-D8-BB-5B-62復制起來,然后點擊CD1- sutep(如果沒有反應,找到CD1-dsrc--i486-nt----obj---PTCSETUP安裝),安裝界面會出現(xiàn)你的主機ID,把記事本里面的ID全部替換為你的主機ID(方法:編輯---替換,然后按要求選擇填選,全部替換),保存(記得存在哪。等等有用)。
上傳時間: 2013-12-31
上傳用戶:whymatalab2
以某高速實時頻譜儀為應用背景,論述了5 Gsps采樣率的高速數(shù)據(jù)采集系統(tǒng)的構成和設計要點,著重分析了采集系統(tǒng)的關鍵部分高速ADC(analog to digital,模數(shù)轉換器)的設計、系統(tǒng)采樣時鐘設計、模數(shù)混合信號完整性設計、電磁兼容性設計和基于總線和接口標準(PCI Express)的數(shù)據(jù)傳輸和處理軟件設計。在實現(xiàn)了系統(tǒng)硬件的基礎上,采用Xilinx公司ISE軟件的在線邏輯分析儀(ChipScope Pro)測試了ADC和采樣時鐘的性能,實測表明整體指標達到設計要求。給出上位機對采集數(shù)據(jù)進行處理的結果,表明系統(tǒng)實現(xiàn)了數(shù)據(jù)的實時采集存儲功能。
標簽: Gsps 高速數(shù)據(jù) 采集系統(tǒng)
上傳時間: 2014-11-26
上傳用戶:黃蛋的蛋黃