亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

MC8051IP核的FPGA實(shí)現(xiàn)

  • 基于FPGA技術(shù)的偏振模色散自適應(yīng)補(bǔ)償技術(shù)設(shè)計(jì)與仿真

    我國(guó)的骨干通信網(wǎng)上的傳輸速率已經(jīng)向40 GB/s甚至是160 GB/s發(fā)展,傳輸線路以光纖作為主要的傳輸通道。與光纖相關(guān)的損耗和單模光纖的主要色散,即偏振模色散,不僅僅限制了光信號(hào)在通信過(guò)程中的傳輸距離,還很大程度上影響其通信容量。其中,偏振模色散對(duì)單模光纖高速和長(zhǎng)距離通信的影響尤為突出。因此應(yīng)現(xiàn)代光纖通信技術(shù)網(wǎng)的高速發(fā)展的需要,把當(dāng)前流行的FPGA技術(shù)應(yīng)用到單模光纖的偏振模色散的自適應(yīng)補(bǔ)償技術(shù)中,用硬件描述語(yǔ)言來(lái)實(shí)現(xiàn),可以大大提高光纖的偏振模色散自適應(yīng)補(bǔ)償對(duì)實(shí)時(shí)性和穩(wěn)定性的要求。

    標(biāo)簽: FPGA 偏振模 仿真 補(bǔ)償技術(shù)

    上傳時(shí)間: 2013-11-15

    上傳用戶:zhaiye

  • 通過(guò)FPGA提高工業(yè)應(yīng)用靈活性的5種方法

      可編程邏輯器件(PLD)是嵌入式工業(yè)設(shè)計(jì)的關(guān)鍵元器件。在工業(yè)設(shè)計(jì)中,PLD已經(jīng)從提供簡(jiǎn)單的膠合邏輯發(fā)展到使用FPGA作為協(xié)處理器。該技術(shù)在通信、電機(jī)控制、I/O模塊以及圖像處理等應(yīng)用中支持 I/O 擴(kuò)展,替代基本的微控制器 (MCU) 或者數(shù)字信號(hào)處理器 (DSP)。   隨著系統(tǒng)復(fù)雜度的提高,F(xiàn)PGA還能夠集成整個(gè)芯片系統(tǒng)(SoC),與分立的 MCU、DSP、ASSP,以及 ASIC解決方案相比,大幅度降低了成本。不論是用作協(xié)處理器還是SoC,Altera FPGA在您的工業(yè)應(yīng)用中都具有以下優(yōu)點(diǎn):   1. 設(shè)計(jì)集成——使用FPGA作為協(xié)處理器或者SoC,在一個(gè)器件平臺(tái)上集成 IP和軟件堆棧,從而降低成本。   2. 可重新編程能力——在一個(gè)公共開(kāi)發(fā)平臺(tái)的一片 FPGA中,使工業(yè)設(shè)計(jì)能夠適應(yīng)協(xié)議、IP以及新硬件功能的發(fā)展變化。   3. 性能調(diào)整——通過(guò)FPGA中的嵌入式處理器、定制指令和IP模塊,增強(qiáng)性能,滿足系統(tǒng)要求。   4. 過(guò)時(shí)保護(hù)——較長(zhǎng)的 FPGA 產(chǎn)品生命周期,通過(guò) FPGA 新系列的器件移植,延長(zhǎng)工業(yè)產(chǎn)品的生命周期,保護(hù)硬件不會(huì)過(guò)時(shí)。   5. 熟悉的工具——使用熟悉的、功能強(qiáng)大的集成工具,簡(jiǎn)化設(shè)計(jì)和軟件開(kāi)發(fā)、IP集成以及調(diào)試。

    標(biāo)簽: FPGA 工業(yè)應(yīng)用

    上傳時(shí)間: 2014-12-28

    上傳用戶:rnsfing

  • 基于FPGA的DDR2 SDRAM存儲(chǔ)器用戶接口設(shè)計(jì)

    使用功能強(qiáng)大的FPGA來(lái)實(shí)現(xiàn)一種DDR2 SDRAM存儲(chǔ)器的用戶接口。該用戶接口是基于XILINX公司出產(chǎn)的DDR2 SDRAM的存儲(chǔ)控制器,由于該公司出產(chǎn)的這種存儲(chǔ)控制器具有很高的效率,使用也很廣泛,可知本設(shè)計(jì)具有很大的使用前景。本設(shè)計(jì)通過(guò)采用多路高速率數(shù)據(jù)讀寫(xiě)操作仿真驗(yàn)證,可知其完全可以滿足時(shí)序要求,由綜合結(jié)果可知其使用邏輯資源很少,運(yùn)行速率很高,基本可以滿足所有設(shè)計(jì)需要。

    標(biāo)簽: SDRAM FPGA DDR2 存儲(chǔ)器

    上傳時(shí)間: 2013-11-07

    上傳用戶:GavinNeko

  • 對(duì)Altera 28nm FPGA浮點(diǎn)DSP設(shè)計(jì)流程和性能的獨(dú)立分析

      電子發(fā)燒友網(wǎng)核心提示:Altera公司昨日宣布,在業(yè)界率先在28 nm FPGA器件上成功測(cè)試了復(fù)數(shù)高性能浮點(diǎn)數(shù)字信號(hào)處理(DSP)設(shè)計(jì)。獨(dú)立技術(shù)分析公司Berkeley設(shè)計(jì)技術(shù)有限公司(BDTI)驗(yàn)證了能夠在 Altera Stratix V和Arria V 28 nm FPGA開(kāi)發(fā)套件上簡(jiǎn)單方便的高效實(shí)現(xiàn)Altera浮點(diǎn)DSP設(shè)計(jì)流程,同時(shí)驗(yàn)證了要求較高的浮點(diǎn)DSP應(yīng)用的性能。本文是BDTI完整的FPGA浮點(diǎn)DSP分析報(bào)告。    Altera的浮點(diǎn)DSP設(shè)計(jì)流程經(jīng)過(guò)規(guī)劃,能夠快速適應(yīng)可參數(shù)賦值接口的設(shè)計(jì)更改,其工作環(huán)境包括來(lái)自MathWorks的MATLAB和 Simulink,以及Altera的DSP Builder高級(jí)模塊庫(kù),支持FPGA設(shè)計(jì)人員比傳統(tǒng)HDL設(shè)計(jì)更迅速的實(shí)現(xiàn)并驗(yàn)證復(fù)數(shù)浮點(diǎn)算法。這一設(shè)計(jì)流程非常適合設(shè)計(jì)人員在應(yīng)用中采用高性能 DSP,這些應(yīng)用包括,雷達(dá)、無(wú)線基站、工業(yè)自動(dòng)化、儀表和醫(yī)療圖像等。

    標(biāo)簽: Altera FPGA DSP 28

    上傳時(shí)間: 2014-12-28

    上傳用戶:18888888888

  • 清華大學(xué)Altera FPGA工程師成長(zhǎng)手冊(cè)(光盤(pán)視頻)

       《Altera FPGA工程師成長(zhǎng)手冊(cè)》以altera公司的fpga為例,由淺入深,全面、系統(tǒng)地詳細(xì)講述了基于可編程邏輯技術(shù)的設(shè)計(jì)方法。《Altera FPGA工程師成長(zhǎng)手冊(cè)》講解時(shí)穿插了大量典型實(shí)例,便于讀者理解和演練。另外,為了幫助讀者更好地學(xué)習(xí),《Altera FPGA工程師成長(zhǎng)手冊(cè)》提供了配套語(yǔ)音教學(xué)視頻,這些視頻和《Altera FPGA工程師成長(zhǎng)手冊(cè)》源代碼一起收錄于《Altera FPGA工程師成長(zhǎng)手冊(cè)》配書(shū)光盤(pán)中。   《Altera FPGA工程師成長(zhǎng)手冊(cè)》涉及面廣,從基本的軟件使用到一般電路設(shè)計(jì),再到nios ⅱ軟核處理器的設(shè)計(jì),幾乎涉及fpga開(kāi)發(fā)設(shè)計(jì)的所有知識(shí)。具體內(nèi)容包括:eda開(kāi)發(fā)概述、altera quartus ii開(kāi)發(fā)流程、altera quartus ii開(kāi)發(fā)向?qū)Аhdl語(yǔ)言、基本邏輯電路設(shè)計(jì)、宏模塊、lpm函數(shù)應(yīng)用、基于fpga的dsp開(kāi)發(fā)設(shè)計(jì)、sopc系統(tǒng)構(gòu)架、soc系統(tǒng)硬件開(kāi)發(fā)、sopc系統(tǒng)軟件開(kāi)發(fā)、nios ii常用外設(shè)、logiclock優(yōu)化技術(shù)等。

    標(biāo)簽: Altera FPGA 清華大學(xué) 工程師

    上傳時(shí)間: 2013-10-29

    上傳用戶:思索的小白

  • Altera FPGA的選型及開(kāi)發(fā)

            本資料是關(guān)于Altera FPGA的選型及開(kāi)發(fā),內(nèi)容大綱是:Altera的 FPGA體系結(jié)構(gòu)簡(jiǎn)介;Altera的 FPGA選型策略;嵌入式邏輯分析工具SignalTAPII的使用;基于CPLD的FPGA配制方法。

    標(biāo)簽: Altera FPGA 選型

    上傳時(shí)間: 2014-12-28

    上傳用戶:hebanlian

  • MATLAB在FPGA中的應(yīng)用電子書(shū)

    MATLAB及其在FPGA中的應(yīng)用(第2版)本書(shū)緊密結(jié)合作者在MATIAB和FPGA應(yīng)用領(lǐng)域中的實(shí)際經(jīng)驗(yàn),講述了MATIAB的基本使用方法及其在FPGA設(shè)計(jì)中的應(yīng)用。書(shū)中略去對(duì)MATIAB和FPGA的一般性介紹,以大量設(shè)計(jì)實(shí)例為切入點(diǎn),將MATIAB強(qiáng)大的數(shù)值計(jì)算和算法仿真功能與當(dāng)今電子設(shè)計(jì)領(lǐng)域快速發(fā)展的FPGA設(shè)計(jì)技術(shù)相結(jié)合,重點(diǎn)講述了FPGA設(shè)計(jì)中的MATLAB聯(lián)合仿真問(wèn)題,最后以三個(gè)大型設(shè)計(jì)實(shí)例結(jié)束全書(shū)的討論。 目錄

    標(biāo)簽: MATLAB FPGA 中的應(yīng)用 電子書(shū)

    上傳時(shí)間: 2013-11-15

    上傳用戶:雨出驚人love

  • 基于FPGA的全新數(shù)字化PCM中頻解調(diào)器設(shè)計(jì)

    為了對(duì)中頻PCM信號(hào)進(jìn)行直接解調(diào),提出一種全新的數(shù)字化PCM中頻解調(diào)器的設(shè)計(jì)方法。在實(shí)現(xiàn)過(guò)程中,采用大規(guī)模的FPGA芯片對(duì)位幀同步器進(jìn)行了融合,便于設(shè)備的集成化和小型化。這種新型的中頻解調(diào)器比傳統(tǒng)的基帶解調(diào)器具有硬件成本低和誤碼率低等優(yōu)點(diǎn)。

    標(biāo)簽: FPGA PCM 數(shù)字化 中頻

    上傳時(shí)間: 2013-12-17

    上傳用戶:ddddddos

  • LMS自適應(yīng)濾波器的FPGA實(shí)現(xiàn)

    LMS自適應(yīng)濾波器是一種廣泛使用的數(shù)字信號(hào)處理算法,對(duì)其實(shí)現(xiàn)有多種方法.通過(guò)研究其特性的基礎(chǔ)上,提出了在FPGA 中使用軟處理的嵌入式實(shí)現(xiàn)方案,文中對(duì)實(shí)現(xiàn)方式的優(yōu)缺點(diǎn)進(jìn)行了分析,并給出了硬件實(shí)現(xiàn)中的有線字長(zhǎng)效應(yīng)進(jìn)行了詳細(xì)的分析.

    標(biāo)簽: FPGA LMS 自適應(yīng)濾波器

    上傳時(shí)間: 2014-01-21

    上傳用戶:gokk

  • WWP248 - 移植到Virtex-5 FPGA的指南

      由于Virtex-5 器件的基礎(chǔ)架構(gòu)與以往的FPGA 器件不同,因此,要為特定設(shè)計(jì)選擇合適的Virtex-5 器件并非易事。大多數(shù)情況下,設(shè)計(jì)應(yīng)采用類似的陣列大小(器件數(shù)量)并且比以前的目標(biāo)器件至少低一個(gè)速度級(jí)別(如從中速級(jí)別到慢速級(jí)別)。但是,這種建議對(duì)于有些情況卻并不適用。本節(jié)將介紹一些會(huì)影響Virtex-5 FPGA 器件選擇標(biāo)準(zhǔn)的設(shè)計(jì)風(fēng)格和特征。

    標(biāo)簽: Virtex FPGA WWP 248

    上傳時(shí)間: 2013-10-18

    上傳用戶:yuyizhixia

主站蜘蛛池模板: 和政县| 淮南市| 兴国县| 罗定市| 航空| 襄城县| 大厂| 溧阳市| 武汉市| 金坛市| 镇宁| 乌什县| 罗田县| 新绛县| 凉城县| 宝鸡市| 盈江县| 壤塘县| 竹北市| 鸡西市| 宿迁市| 城步| 晋城| 克什克腾旗| 渝中区| 桦南县| 密山市| 武强县| 河西区| 怀安县| 托克托县| 新源县| 冕宁县| 古浪县| 邛崃市| 鄂尔多斯市| 台前县| 常熟市| 阿拉善左旗| 永安市| 青川县|