DSP28377的例程,包括單核和雙核的例程,頭文件,CMD文件等配置文件等等
上傳時間: 2022-06-23
上傳用戶:
USB2.0 IP核,ASIC,FPGA可用,Verilog HDL源代碼
標(biāo)簽: usb asic fpga verilog hdl
上傳時間: 2022-06-25
上傳用戶:qingfengchizhu
LDPC碼的FPGA實(shí)現(xiàn) LDPC碼的FPGA實(shí)現(xiàn)
上傳時間: 2022-06-27
上傳用戶:
文檔為基于ARM核的嵌入式開發(fā)與開發(fā)環(huán)境介紹總結(jié)文檔,是一份不錯的參考資料,感興趣的可以下載看看,,,,,,,,,,,,,
標(biāo)簽: arm
上傳時間: 2022-06-29
上傳用戶:
文檔為基于ARM核的嵌入式CPU內(nèi)AHB接口的實(shí)現(xiàn)總結(jié)文檔,是一份不錯的參考資料,感興趣的可以下載看看,,,,,,,,,,,,,
標(biāo)簽: arm
上傳時間: 2022-06-29
上傳用戶:
用CPLD實(shí)現(xiàn)安全可靠的FPGA加密設(shè)計
上傳時間: 2022-07-20
上傳用戶:
本課題給出了一種基于高速PCI總線、以FPGA為核心處理器和控制器的高分辨率實(shí)時圖像處理系統(tǒng),該系統(tǒng)可實(shí)現(xiàn)對高分辨率高幀率圖像(1024*768@60HZ)的實(shí)時采集、處理以及輸出。本文首先給出了高分辨率實(shí)時圖像處理系統(tǒng)的系統(tǒng)方案,然后介紹了高分辨率實(shí)時圖像處理卡的詳細(xì)設(shè)計方案。本文的重點(diǎn)在于介紹高分辨率實(shí)時圖像處理系統(tǒng)的FPGA控制邏輯設(shè)計,主要研究了該數(shù)字圖像處理系統(tǒng)中影響系統(tǒng)實(shí)時處理速度的數(shù)據(jù)流控制技術(shù),如PCI接口控制、FPGA與外部RAM的高速讀寫控制、圖像的采集預(yù)處理,圖像的輸出控制等,本文還介紹了高分辨率實(shí)時圖像處理卡的上位機(jī)應(yīng)用程序設(shè)計與實(shí)現(xiàn),本文的最后介紹了系統(tǒng)的調(diào)試及應(yīng)用。驗(yàn)證結(jié)果表明,本文所設(shè)計的接口模塊可以很好地應(yīng)用在高分辨率實(shí)時圖像處理系統(tǒng)中,采用這些接口模塊,系統(tǒng)能有效完成上述的圖像數(shù)據(jù)流控制功能。
上傳時間: 2022-07-27
上傳用戶:
【fibonacci運(yùn)算 用Dev-C++編譯】 學(xué)習(xí),把學(xué)習(xí)到的東西以C語言的方式實(shí)現(xiàn)。
上傳時間: 2016-09-19
上傳用戶:royzhangsz
本課題是在課題組已實(shí)現(xiàn)的高速串行通信平臺的基礎(chǔ)上,進(jìn)一步引伸,設(shè)計開源的PCI軟核通信模塊替代Xilinx公司提供的LogiCORE PCI核,力求在從模式下,做到占用資源更少,傳輸速度更快,也為以后實(shí)現(xiàn)更完整的功能提供平臺。 本文以此為背景,基于FPGA平臺,搭建以開源的PCI軟核為核心的串行通信接口平臺,使其成為PCI總線與用戶邏輯之間的橋梁,使用戶邏輯避開與復(fù)雜的PCI總線協(xié)議。本課題采用Spartan-II FPGA芯片XC2S200-6FG456C系統(tǒng)開發(fā)板作為串行通信接口的硬件實(shí)驗(yàn)平臺,實(shí)現(xiàn)了支持配置讀/寫交易、單數(shù)據(jù)段讀/寫、突發(fā)模式讀/寫、命令/地址譯碼功能和數(shù)據(jù)傳送錯誤檢測與處理功能的PCI軟核。 本文主要闡述了以PCI軟核為核心的串行通信平臺的實(shí)現(xiàn),首先介紹了PCI軟核的編程語言、軟件工具和硬件實(shí)驗(yàn)平臺Spartan-II FPGA芯片XC2S200-6FG456C系統(tǒng)開發(fā)板。然后,介紹了PCI總線命令、PCI軟核所支持的功能、PCI軟核兩側(cè)信號的定義、PCI軟核配置模塊以及探討了PCI軟核的狀態(tài)機(jī)接收、發(fā)送數(shù)據(jù)等過程,分析了PCI軟核的數(shù)據(jù)收發(fā)功能仿真,主要包括配置讀/寫交易、單數(shù)據(jù)段模式讀/寫和突發(fā)模式讀/寫的仿真圖形,并闡述了管腳約束的操作流程。最后介紹PCI軟核模塊的WDM驅(qū)動,內(nèi)容包括驅(qū)動程序簡介、驅(qū)動程序的開發(fā)、中斷處理、驅(qū)動程序與應(yīng)用程序之間的通信以及應(yīng)用程序操作。最后,對PCI軟核的各種性能進(jìn)行了比較分析。整個模塊設(shè)計緊湊,完成在實(shí)驗(yàn)平臺上的數(shù)據(jù)發(fā)送。 設(shè)計選用硬件描述語言VerilogHDL,在開發(fā)工具Xilinx ISE7.1中完成整個系統(tǒng)的設(shè)計、綜合、布局布線,利用Modelsim進(jìn)行功能及時序仿真,使用DriverWorks為PCI軟核編寫WinXP下的驅(qū)動程序,用VC++6.0編寫相應(yīng)的測試應(yīng)用程序。之后,將FPGA設(shè)計下載到Spanan-II FPGA芯片XC2S200-6FG456C系統(tǒng)開發(fā)板中運(yùn)行。 文章最后指出工作中的不足之處和需要進(jìn)一步完善的地方。
上傳時間: 2013-04-24
上傳用戶:sc965382896
當(dāng)前,片上系統(tǒng)(SOC)已成為系統(tǒng)實(shí)現(xiàn)的主流技術(shù)。流片風(fēng)險與費(fèi)用增加、上市時間壓力加大、產(chǎn)品功能愈加復(fù)雜等因素使得SOC產(chǎn)業(yè)逐漸劃分為IP提供者、SOC設(shè)計服務(wù)者和芯片集成者三個層次。SOC設(shè)計已走向基于IP集成的平臺設(shè)計階段,經(jīng)過嚴(yán)格驗(yàn)證質(zhì)量可靠的IP核成為SOC產(chǎn)業(yè)中的重要一環(huán)。 GPIB控制器芯片是組建自動測試系統(tǒng)的核心,在測試領(lǐng)域應(yīng)用廣泛。本人通過查閱大量的技術(shù)資料,分析了集成電路在國內(nèi)外發(fā)展的最新動態(tài),提出了基于FPGA的自主知識產(chǎn)權(quán)的GPIB控制器IP核的設(shè)計和實(shí)現(xiàn)。 本文首先討論了基于FPGA的GPIB控制器的背景意義,接著對FPGA開發(fā)所具備的基本知識作了簡要介紹。文中對GPIB總線進(jìn)行了簡單的描述,根據(jù)芯片設(shè)計的主要思想,重點(diǎn)在于論述怎樣用FPGA來實(shí)現(xiàn)IEEE-488.2協(xié)議,并詳細(xì)闡述了GPIB控制器的十種接口功能及其狀態(tài)機(jī)的IP核實(shí)現(xiàn)。同時,對數(shù)據(jù)通路也進(jìn)行了較為細(xì)致的說明。在設(shè)計的時候采用基于模塊化設(shè)計思想,用VerilogHDL語言完成各模塊功能描述,通過Synplifv軟件的綜合,用Modelsim對設(shè)計進(jìn)行了前、后仿真。最后利用生成的模塊符號采取類似畫電路圖的方法完成整個系統(tǒng)芯片的lP軟核設(shè)計,并用EDA工具下載到了FPGA上。 為了更好地驗(yàn)證設(shè)計思想,借助EDA工具對GPIB控制器的工作狀態(tài)進(jìn)行了軟件仿真,給出仿真結(jié)果,仿真波形驗(yàn)證了GPIB控制器的工作符合預(yù)想。最后,本文對基于FPGA的GPIB控制器的IP核設(shè)計過程進(jìn)行了總結(jié),展望了當(dāng)前GPIB控制器設(shè)計的發(fā)展趨勢,指出了開展進(jìn)一步研究需要做的工作。
上傳時間: 2013-06-12
上傳用戶:mqien
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1