該文檔為CAN總線接口的FPGA設(shè)計(jì)與實(shí)現(xiàn)講解文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
標(biāo)簽: can總線 接口 fpga
上傳時(shí)間: 2022-04-14
上傳用戶:ttalli
該文檔為典型的FPGA設(shè)計(jì)開發(fā)流程總結(jié)文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
標(biāo)簽: fpga
上傳時(shí)間: 2022-04-22
上傳用戶:
verilog實(shí)現(xiàn)的FPGA三態(tài)以太網(wǎng)鏈路層通信代碼.
標(biāo)簽: verilog fpga 以太網(wǎng) 通信
上傳時(shí)間: 2022-04-24
關(guān)于參加競(jìng)賽的FPGA雙目測(cè)距的源碼,包含上位機(jī)源碼,適合感興趣的學(xué)習(xí)者學(xué)習(xí),可以提高自己的能力,大家可以多交流哈
標(biāo)簽: fpga 上位機(jī)
上傳時(shí)間: 2022-05-20
上傳用戶:qingfengchizhu
基于Altera的FPGA設(shè)計(jì)的硬件除法器,適合感興趣的學(xué)習(xí)者學(xué)習(xí),可以提高自己的能力,大家可以多交流哈
標(biāo)簽: fpga 硬件除法器
數(shù)字濾波器的FPGA實(shí)現(xiàn),verilogHDL,適合感興趣的學(xué)習(xí)者學(xué)習(xí),可以提高自己的能力,大家可以多交流哈
標(biāo)簽: 數(shù)字濾波器 fpga veriloghdl
上傳時(shí)間: 2022-05-21
關(guān)于sd卡讀寫的FPGA實(shí)驗(yàn),非常適合感興趣的學(xué)習(xí)者學(xué)習(xí),可以提高自己的能力,大家可以多交流哈
標(biāo)簽: sd卡 fpga
上傳時(shí)間: 2022-05-23
上傳用戶:shjgzh
貓叔的FPGA時(shí)序約束教程
標(biāo)簽: fpga 時(shí)序約束
上傳時(shí)間: 2022-06-13
FPGA正在掀起一場(chǎng)數(shù)字信號(hào)處理的變革。本書旨在講解前端數(shù)字信號(hào)處理算法的高效實(shí)現(xiàn)。首先概述了當(dāng)前的FPGA技術(shù)、器件以及用于設(shè)計(jì)最先進(jìn)DSP系統(tǒng)的工具。第1章的案例研究是40多個(gè)設(shè)計(jì)示例的基礎(chǔ)。隨后幾章闡述了計(jì)算機(jī)算法的概念、理論、FIR和IIR濾波器的實(shí)現(xiàn)、多抽樣率數(shù)字信號(hào)系統(tǒng)、DFT和FFT算法、未來很可能實(shí)現(xiàn)的高級(jí)算法以及自適應(yīng)濾波器等。每一章都包含練習(xí)。附錄中給出了Verilog源代碼和術(shù)語。◆ 超過10個(gè)使用VHDL和Verilog設(shè)計(jì)的新的系統(tǒng)級(jí)案例研究◆ 新增一章專門介紹圖像和視頻處理◆ 更新后的Altera Quartus和全新的ModelSim仿真工具◆ Xilinx Atlys板卡和ISIM仿真支持◆ 有符號(hào)定點(diǎn)數(shù)和浮點(diǎn)數(shù)IEEE庫(kù)示例◆ 概述并行全通IIR濾波器設(shè)計(jì)◆ CA和PCA系統(tǒng)級(jí)設(shè)計(jì)◆ MP3和ADPCM的語音和音頻編碼"本版新增了總計(jì)150多頁內(nèi)容,包括11個(gè)全新的系統(tǒng)設(shè)計(jì)理念,其中一些有超過100個(gè)嵌入式乘法器的需求
標(biāo)簽: 數(shù)字信號(hào)處理 fpga
摘要:目前商端手機(jī)攝像頭均為MIPI接口,該接口信號(hào)不能直接通過FPGA或DSP采集。但隨著儀器設(shè)備的小型化趨勢(shì)和手機(jī)攝像頭性能的不斷提高,使得在某些軍事.工業(yè)設(shè)備上使用手機(jī)攝像頭成為重要的方案之一。為了讓手機(jī)攝像頭在上述領(lǐng)域使用,本文設(shè)計(jì)了一種可以接收并處理MIPI信號(hào)的通用MIP-PHY,選擇適合的FPGA.設(shè)計(jì)電氣匹配和管腳約束來采集專用電平的信號(hào);再根據(jù)信號(hào)協(xié)議,將混疊了各種信息的MIPI信號(hào)進(jìn)行處理,外離出行、場(chǎng)同步信號(hào),進(jìn)行時(shí)序整合;根據(jù)整合后的信息將圖像信號(hào)解碼成通用的LVCMOS信號(hào)并進(jìn)行成像實(shí)驗(yàn)。在幀頻為22 fps、像素分辨率3 264×2 448時(shí)成像質(zhì)量高、無畸變、長(zhǎng)時(shí)間連續(xù)成像無丟幀現(xiàn)象,證明了該設(shè)計(jì)的可靠性和穩(wěn)定性。同時(shí)程序可移植性強(qiáng)、輸出為并行信號(hào),滿足開發(fā)人員的使用要求,已應(yīng)用到某些具體項(xiàng)目中。關(guān)鍵詞:手機(jī)攝像頭;MIPI-PHY:FPGA
標(biāo)簽: 手機(jī)攝像頭 fpga
上傳時(shí)間: 2022-06-19
上傳用戶:jiabin
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1