亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

LU分解法、列

  • 單片機讀寫usb、sd卡技術參考資料

    單片機讀寫usb、sd卡技術參考資料!!! 經典奉送賺分來的

    標簽: usb 單片機 讀寫 技術參考

    上傳時間: 2013-04-24

    上傳用戶:竺羽翎2222

  • AES加、解密算法的FPGA優化設計

    2000年10月2日,美國國家標準與技術研究所宣布采用Rijndael算法作為高級加密標準,并于2002年5月26日正式生效,AES算法將在今后很長一段時間內,在信息安全中扮演重要角色。因此,對AES算法實現的研究就成為了國內外的熱點,會在信息安全領域得到廣泛的應用。用FPGA實現AES算法具有快速、靈活、開發周期短等優點。 本論文就是針對AES加、解密算法在同一片FPGA中的優化實現問題,在深入分析了AES算法的整體結構、基本變換以及加、解密流程的基礎上,對AES算法的加、解密系統的FPGA優化設計進行了研究。主要內容為: 1.確定了實現方案以及關鍵技術,在比較了常用的結構后,采用了適合高速并行實現AES加、解密算法的結構——內外混合的流水線結構,并給出了總體的設計框圖。由于流水線結構不適用于反饋模式,為了達到較高的運算速度,該系統使用的是電碼本模式(ECB)的工作方式; 2.對各個子模塊的設計分別予以詳細分析,結合算法本身和FPGA的特點,采用查表法優化處理了字節代換運算,列混合運算和密鑰擴展運算。同時,考慮到應用環境的不同,本設計支持數據分組為128比特,密鑰長度為128比特、192比特以及256比特三種模式下的AES算法加、解密過程。完成了AES加、解密算法在同一片FPGA中實現的這個系統的優化設計; 3.利用QLJARTUSII開發工具進行代碼的編寫工作和綜合編譯工作,在 MODELSIM中進行仿真并給出仿真結果,給出了各個模塊和整個設計的仿真測試結果; 4.和其他類似的設計做了橫向對比,得出結論:本設計在保證了速度的基礎上實現了資源和速度的均衡,在性能上具有較大的優勢。

    標簽: FPGA AES 解密 算法

    上傳時間: 2013-05-25

    上傳用戶:wcl168881111111

  • WCDMA系統功率控制與發射分集算法FPGA實現研究

    該文為WCDMA系統功率控制環路與閉環發射分集算法FPGA實現研究.主要內容包括功率控制算法與閉環發射分集算法的分析與討論,在分析討論的基礎上進行了FPGA實現方案的設計以及系統的實現.另外在文中還介紹了可編程器件方面的常識、FPGA的設計流程以及同步電路設計方面的有關技術.

    標簽: WCDMA FPGA 功率控制

    上傳時間: 2013-05-18

    上傳用戶:shinnsiaolin

  • 基于FPGA的多路碼分復用通信系統實現

    第三代移動通信系統及技術是目前通信領域的研究熱點。本系統采用了第三代移動通信系統的部分關鍵技術,采用直接序列擴頻方式實現多路寬帶信號的碼分復用傳輸。在系統設計中,我們綜合考慮了系統性能要求,功能實現復雜度與系統資源利用率,選擇了并行導頻體制、串行滑動相關捕獲方式、延遲鎖相環跟蹤機制、導頻信道估計方案和相干解擴方式,并在Quartus軟件平臺上采用VHDL語言,在FPGA芯片CycloneEP1C12Q240C8上完成了系統設計。通過對硬件測試板的測試表明文中介紹的方案和設計方法是可行和有效的。并在測試的基礎上對系統提出了改進意見。

    標簽: FPGA 多路 通信系統

    上傳時間: 2013-06-27

    上傳用戶:fzy309228829

  • 短波差分跳頻通信系統的研究

    差分跳頻(DFH)是集跳頻圖案、信息調制與解調于一體,是一個全面基于數字信號處理的全新概念的通信系統,其技術體制和原理與常規跳頻完全不同,較好地解決了數據速率和跟蹤干擾等問題,代表了當前短波通信的一個重要發展方向。美國Sanders公司推出了名為CHESS的新型短波跳頻通信系統,并獲得了成功,但我國對該體制和技術的研究還處于初始階段,目前還不太成熟,離實際應用還有一段距離。 本文主要基于FPGA芯片的基礎上對差分跳頻進行了研究,用FPGA來實現數字信號處理可以很好地解決并行性和速度問題,而且其靈活的可配置特性,使得FPGA構成的DSP系統非常易于修改、測試及硬件升級。而且設計中盡量采用軟件無線電體系結構,減少模擬環節,把數字化處理盡量靠近天線,從而建立一個通用、標準、模塊化的硬件平臺,用軟件編程來實現差分跳頻的各種功能,從基于硬件的設計方法中解放出來。 本文首先介紹了課題背景及研究的意義,闡述了目前差分跳頻中頻率合成跟頻率識別的實現方案。在頻率合成中,著重對DDS的相位截斷誤差及幅度量化誤差進行仿真,找出基于FPGA實現的最佳參數及改善方法。在頻率識別中,基于Xilinx公司提供FFT IP核,接收端中的位同步,頻率識別均在FFT的理論上進行設計。最后根據設計方案制作基于FPGA的電路板。 設計中跳頻圖案、直接數字頻率合成器、頻率識別、位同步、跳頻圖案恢復、線性調頻z變換等模塊均采用Verilog和VHDL兩種通用硬件描述語言進行設計,以便能夠在所有廠家的FPGA芯片中移植。

    標簽: 短波差分 跳頻通信

    上傳時間: 2013-07-22

    上傳用戶:yezhihao

  • 電子設計大賽:波形合成與分解(包含所有電路圖講解、程序代碼)(853594759)

    全國大學生電子設計(課題:波形的合成與分解) 1 任務 設計制作一個具有產生多個不同頻率的正弦信號,并將這些信號再合成為近似方波和三角波功能的電路。系統示意圖如圖1所示: 2要求 2.1 方波振蕩器的信號經分頻與濾波處理,同時產生頻率為1kHz和3kHz與5kHz的正弦波信號,這三種信號應具有確定的相位關系;產生的信號波形無明顯失真;幅度峰峰值分別為6V與2V和1.2V; 2.2制作一個由移相器和加法器構成的信號合成電路,將產生的1kHz和3kHz正弦波信號,作為基波和3次諧波,合成一個近似方波,波形幅度為5V,合成波形的形狀如圖2所示。 圖2 利用基波和3次諧波合成的近似方波 2.3 再用5kHz的正弦信號作為5次諧波,參與信號合成,使合成的波形更接近于方波,波形幅度為5V; 2.4根據三角波諧波的組成關系,設計一個新的信號合成電路,將產生的1kHz、3kHz、5kHz各個正弦信號,合成一個近似的三角波形,波形幅度為5V; 2.5合成波形的幅度與直流電平能數字設置和數控步進可調,步進值為0.5V和0.05V; 2.6設計制作一個能對各個正弦信號的幅度進行測量和數字顯示的電路,測量誤差不大于?5%; 2要求 2.1 方波振蕩器的信號經分頻與濾波處理,同時產生頻率為1kHz和3kHz與5kHz的正弦波信號,這三種信號應具有確定的相位關系;產生的信號波形無明顯失真;幅度峰峰值分別為6V與2V和1.2V; 2.2制作一個由移相器和加法器構成的信號合成電路,將產生的1kHz和3kHz正弦波信號,作為基波和3次諧波,合成一個近似方波,波形幅度為5V,合成波形的形狀如圖2所示。 圖2 利用基波和3次諧波合成的近似方波 2.3 再用5kHz的正弦信號作為5次諧波,參與信號合成,使合成的波形更接近于方波,波形幅度為5V; 2.4根據三角波諧波的組成關系,設計一個新的信號合成電路,將產生的1kHz、3kHz、5kHz各個正弦信號,合成一個近似的三角波形,波形幅度為5V; 2.5合成波形的幅度與直流電平能數字設置和數控步進可調,步進值為0.5V和0.05V; 2.6設計制作一個能對各個正弦信號的幅度進行測量和數字顯示的電路,測量誤差不大于?5%; 2要求 2.1 方波振蕩器的信號經分頻與濾波處理,同時產生頻率為1kHz和3kHz與5kHz的正弦波信號,這三種信號應具有確定的相位關系;產生的信號波形無明顯失真;幅度峰峰值分別為6V與2V和1.2V; 2.2制作一個由移相器和加法器構成的信號合成電路,將產生的1kHz和3kHz正弦波信號,作為基波和3次諧波,合成一個近似方波,波形幅度為5V,合成波形的形狀如圖2所示。 圖2 利用基波和3次諧波合成的近似方波 2.3 再用5kHz的正弦信號作為5次諧波,參與信號合成,使合成的波形更接近于方波,波形幅度為5V; 2.4根據三角波諧波的組成關系,設計一個新的信號合成電路,將產生的1kHz、3kHz、5kHz各個正弦信號,合成一個近似的三角波形,波形幅度為5V; 2.5合成波形的幅度與直流電平能數字設置和數控步進可調,步進值為0.5V和0.05V; 2.6設計制作一個能對各個正弦信號的幅度進行測量和數字顯示的電路,測量誤差不大于?5%; 2要求 2.1 方波振蕩器的信號經分頻與濾波處理,同時產生頻率為1kHz和3kHz與5kHz的正弦波信號,這三種信號應具有確定的相位關系;產生的信號波形無明顯失真;幅度峰峰值分別為6V與2V和1.2V; 2.2制作一個由移相器和加法器構成的信號合成電路,將產生的1kHz和3kHz正弦波信號,作為基波和3次諧波,合成一個近似方波,波形幅度為5V,合成波形的形狀如圖2所示。 圖2 利用基波和3次諧波合成的近似方波 2.3 再用5kHz的正弦信號作為5次諧波,參與信號合成,使合成的波形更接近于方波,波形幅度為5V; 2.4根據三角波諧波的組成關系,設計一個新的信號合成電路,將產生的1kHz、3kHz、5kHz各個正弦信號,合成一個近似的三角波形,波形幅度為5V; 2.5合成波形的幅度與直流電平能數字設置和數控步進可調,步進值為0.5V和0.05V; 2.6設計制作一個能對各個正弦信號的幅度進行測量和數字顯示的電路,測量誤差不大于?5%; 一起學習交流 QQ:853594759

    標簽: 853594759 電子設計大賽 波形合成 分解

    上傳時間: 2013-10-11

    上傳用戶:chongchong1234

  • MT-003 了解SINAD、ENOB、SNR、THD、THD + N、SFDR,不在噪底中迷失

    用于定量表示ADC動態性能的常用指標有六個,分別是:SINAD(信納比)、ENOB(有效位 數)、SNR(信噪比)、THD(總諧波失真)、THD + N(總諧波失真加噪聲)和SFDR(無雜散動態 范圍)

    標簽: THD SINAD ENOB SFDR

    上傳時間: 2014-01-22

    上傳用戶:魚哥哥你好

  • 16位10 MSPS ADC AD7626的單端轉差分高速驅動電路

    圖1所示電路可將高頻單端輸入信號轉換為平衡差分信號,用于驅動16位10 MSPS PulSAR® ADC AD7626。該電路采用低功耗差分放大器ADA4932-1來驅動ADC,最大限度提升AD7626的高頻輸入信號音性能。此器件組合的真正優勢在于低功耗、高性能

    標簽: MSPS 7626 ADC AD

    上傳時間: 2013-10-21

    上傳用戶:佳期如夢

  • 基于HVS的空域分塊數字水印技術

     數字水印作為一種防護技術,在數字產品的保護認證方面越發顯得重要,成為當前計算機領域研究的熱點問題之一。提出了一種在空域采用分塊重復嵌入水印信息和HVS相結合的水印技術。實驗結果說明,分塊技術在空域的使用提高了水印的嵌入強度和降低計算復雜度,該算法在抵抗旋轉、裁剪、縮放方面等有較強能力;水印算法與HVS技術的有效性相結合,數字水印具有很好的掩蔽性。

    標簽: HVS 分塊 數字水印技術

    上傳時間: 2013-10-23

    上傳用戶:qwerasdf

  • 基于幀間差分與模板匹配相結合的運動目標檢測

    基于圖形處理器單元(GPU)提出了一種幀間差分與模板匹配相結合的運動目標檢測算法。在CUDA-SIFT(基于統一計算設備架構的尺度不變特征變換)算法提取圖像匹配特征點的基礎上,優化隨機采樣一致性算法(RANSAC)剔除圖像中由于目標運動部分產生的誤匹配點,運用背景補償的方法將靜態背景下的幀間差分目標檢測算法應用于動態情況,實現了動態背景下的運動目標檢測,通過提取目標特征與后續多幀圖像進行特征匹配的方法最終實現自動目標檢測。實驗表明該方法對運動目標較小、有噪聲、有部分遮擋的圖像序列具有良好的目標檢測效果。

    標簽: 幀間差分 模板匹配 運動目標檢測

    上傳時間: 2013-10-09

    上傳用戶:ifree2016

主站蜘蛛池模板: 随州市| 柯坪县| 蒙自县| 枞阳县| 太康县| 屏南县| 长治市| 鹿邑县| 郧西县| 庆城县| 区。| 昭平县| 金平| 乌海市| 福建省| 阿鲁科尔沁旗| 资源县| 龙陵县| 英山县| 托克托县| 武宣县| 孟村| 康马县| 遵化市| 碌曲县| 年辖:市辖区| 台中市| 炉霍县| 上高县| 湘阴县| 奈曼旗| 河间市| 廉江市| 舒兰市| 北流市| 临武县| 汕尾市| 金山区| 江陵县| 吴川市| 广丰县|