亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

IP組播技術

  • PCI橋接IP Core的VeriIog HDL實現

    PCI總線是目前最為流行的一種局部性總線 通過對PCI總線一些典型功能的分析以及時序的闡述,利用VetilogHDL設計了一個將非PCI功能設備轉接到PC1總線上的IP Core 同時,通過在ModeISim SE PLUS 6.0 上運行測試程序模塊,得到了理想的仿真數據波形,從軟件上證明了功能的實現。

    標簽: VeriIog Core PCI HDL

    上傳時間: 2014-12-30

    上傳用戶:himbly

  • ZigBee2007系統-多跳組播

    ZigBee2007系統-多跳組播

    標簽: ZigBee 2007 多跳組播

    上傳時間: 2013-11-13

    上傳用戶:a67818601

  • 小型廣播系統播控端單片機軟件設計

    為了在小型音樂廣播系統中實現對10路發射信號傳輸頻點的控制和對音樂類型數據的接收及存儲,提出了一種基于ATmega16單片機和BH1415F調頻芯片的播控端軟件設計方案并給出了調試仿真方法。該方案中采用ATmega16單片機從I2C主設備接收音樂類型數據、頻點控制數據,并且將頻點控制數據處理后,轉發給BH1415調頻芯片,實現頻點控制;將音樂類型數據存儲起來,供語音錄放模塊控制播放順序用。調試仿真和實際應用結果表明,本方案可正確控制調制頻點,高效接收和存儲音樂類型數據。

    標簽: 廣播系統 單片機 軟件設計

    上傳時間: 2013-10-17

    上傳用戶:1037540470

  • 基于SOPC技術的異步串行通信IP核的設計

    介紹了SoPC(System on a Programmable Chip)系統的概念和特點,給出了基于PLB總線的異步串行通信(UART)IP核的硬件設計和實現。通過將設計好的UART IP核集成到SoPC系統中加以驗證,證明了所設計的UART IP核可以正常工作。該設計方案為其他基于SoPC系統IP核的開發提供了一定的參考。

    標簽: SOPC IP核 異步串行通信

    上傳時間: 2013-11-12

    上傳用戶:894448095

  • 基于8051+Proteus仿真的按鍵選播電子音樂

    單片機C語言程序設計實訓-基于8051+Proteus仿真:按鍵選播電子音樂 按鍵選播電子音樂.DSN 按鍵選播電子音樂.PWI Last Loaded 按鍵選播電子音樂.DBK

    標簽: Proteus 8051 按鍵選播 仿真

    上傳時間: 2014-03-17

    上傳用戶:dave520l

  • 如何仿真IP核(建立modelsim仿真庫完整解析)

      IP核生成文件:(Xilinx/Altera 同)   IP核生成器生成 ip 后有兩個文件對我們比較有用,假設生成了一個 asyn_fifo 的核,則asyn_fifo.veo 給出了例化該核方式(或者在 Edit-》Language Template-》COREGEN 中找到verilog/VHDL 的例化方式)。asyn_fifo.v 是該核的行為模型,主要調用了 xilinx 行為模型庫的模塊,仿真時該文件也要加入工程。(在 ISE中點中該核,在對應的 processes 窗口中運行“ View Verilog Functional Model ”即可查看該 .v 文件)。如下圖所示。

    標簽: modelsim 仿真 IP核 仿真庫

    上傳時間: 2013-10-20

    上傳用戶:lingfei

  • 7.4 基于IP CORE的BLOCK RAM設計修改稿

    7.4 基于IP CORE的BLOCK RAM設計修改稿。

    標簽: BLOCK CORE 7.4 RAM

    上傳時間: 2013-11-07

    上傳用戶:sammi

  • 定制簡單LED的IP核的設計源代碼

    定制簡單LED的IP核的設計源代碼

    標簽: LED 定制 IP核 源代碼

    上傳時間: 2013-10-19

    上傳用戶:gyq

  • 自學ZedBoard:使用IP通過ARM PS訪問FPGA(源代碼)

      這一節的目的是使用XPS為ARM PS 處理系統 添加額外的IP。從IP Catalog 標簽添加GPIO,并與ZedBoard板子上的8個LED燈相連。當系統建立完后,產生bitstream,并對外設進行測試。本資料為源代碼,原文設計過程詳見:【 玩轉賽靈思Zedboard開發板(4):如何使用自帶外設IP讓ARM PS訪問FPGA?】   硬件平臺:Digilent ZedBoard   開發環境:Windows XP 32 bit   軟件: XPS 14.2 +SDK 14.2

    標簽: ZedBoard FPGA ARM 訪問

    上傳時間: 2013-11-06

    上傳用戶:yuchunhai1990

  • 使用LabVIEW FPGA模塊設計IP核

    對于利用LabVIEW FPGA實現RIO目標平臺上的定制硬件的工程師與開發人員,他們可以很容易地利用所推薦的組件設計構建適合其應用的、可復用且可擴展的代碼模塊。基于已經驗證的設計進行代碼模塊開發,將使現有IP在未來應用中得到更好的復用,也可以使在不同開發人員和內部組織之間進行共享和交換的代碼更好服用

    標簽: LabVIEW FPGA IP核 模塊設計

    上傳時間: 2013-10-14

    上傳用戶:xiaodu1124

主站蜘蛛池模板: 连江县| 湘潭市| 恩平市| 墨脱县| 松江区| 焦作市| 常州市| 丘北县| 河间市| 长丰县| 宁都县| 三原县| 托克托县| 舒城县| 富蕴县| 潮安县| 蚌埠市| 定州市| 东乌| 西贡区| 昌平区| 和林格尔县| 淳安县| 宁远县| 苏尼特左旗| 揭西县| 昌都县| 巍山| 定襄县| 砚山县| 吉水县| 博野县| 长宁县| 原阳县| 镇平县| 随州市| 伊吾县| 科技| 宁远县| 禹城市| 吴忠市|