摘要:本文簡要介紹了Xilinx最新的EDK9.1i和ISE9.1i等工具的設(shè)計使用流程,最終在采用65nm工藝級別的Xilinx Virtex-5 開發(fā)板ML505 上同時設(shè)計實現(xiàn)了支持TCP/IP 協(xié)議的10M/100M/1000M 的三態(tài)以太網(wǎng)和千兆光以太網(wǎng)的SOPC 系統(tǒng),并對涉及的關(guān)鍵技術(shù)進(jìn)行了說明。關(guān)鍵詞:FPGA;EDK;SOPC;嵌入式開發(fā);EMAC;MicroBlaze 本研究采用業(yè)界最新的Xilinx 65ns工藝級別的Virtex-5LXT FPGA 高級開發(fā)平臺,滿足了對于建造具有更高性能、更高密度、更低功耗和更低成本的可編程片上系統(tǒng)的需求。Virtex-5以太網(wǎng)媒體接入控制器(EMAC)模塊提供了專用的以太網(wǎng)功能,它和10/100/1000Base-T外部物理層芯片或RocketIOGTP收發(fā)器、SelectIO技術(shù)相結(jié)合,能夠分別實現(xiàn)10M/100M/1000M的三態(tài)以太網(wǎng)和千兆光以太網(wǎng)的SOPC 系統(tǒng)。
標(biāo)簽: FPGA 千兆以太網(wǎng)
上傳時間: 2013-10-14
上傳用戶:sun_pro12580
設(shè)計了一種基于FPGA純硬件方式實現(xiàn)方向濾波的指紋圖像增強(qiáng)算法。設(shè)計采用寄存器傳輸級(RTL)硬件描述語言(Verilog HDL),利用時分復(fù)用和流水線處理等技術(shù),完成了方向濾波指紋圖像增強(qiáng)算法在FPGA上的實現(xiàn)。整個系統(tǒng)通過了Modelsim的仿真驗證并在Terasic公司的DE2平臺上完成了硬件測試。設(shè)計共消耗了3716個邏輯單元,最高處理速度可達(dá)92.93MHz。以50MHz頻率工作時,可在0.5s以內(nèi)完成一幅256×256指紋圖像的增強(qiáng)處理。
標(biāo)簽: FPGA 方向 指紋 圖像增強(qiáng)算法
上傳時間: 2013-10-12
上傳用戶:攏共湖塘
摘要: 串行傳輸技術(shù)具有更高的傳輸速率和更低的設(shè)計成本, 已成為業(yè)界首選, 被廣泛應(yīng)用于高速通信領(lǐng)域。提出了一種新的高速串行傳輸接口的設(shè)計方案, 改進(jìn)了Aurora 協(xié)議數(shù)據(jù)幀格式定義的弊端, 并采用高速串行收發(fā)器Rocket I/O, 實現(xiàn)數(shù)據(jù)率為2.5 Gbps的高速串行傳輸。關(guān)鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協(xié)議 為促使FPGA 芯片與串行傳輸技術(shù)更好地結(jié)合以滿足市場需求, Xilinx 公司適時推出了內(nèi)嵌高速串行收發(fā)器RocketI/O 的Virtex II Pro 系列FPGA 和可升級的小型鏈路層協(xié)議———Aurora 協(xié)議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時鐘生成及恢復(fù)等功能, 可以理想地適用于芯片之間或背板的高速串行數(shù)據(jù)傳輸。Aurora 協(xié)議是為專有上層協(xié)議或行業(yè)標(biāo)準(zhǔn)的上層協(xié)議提供透明接口的第一款串行互連協(xié)議, 可用于高速線性通路之間的點到點串行數(shù)據(jù)傳輸, 同時其可擴(kuò)展的帶寬, 為系統(tǒng)設(shè)計人員提供了所需要的靈活性[4]。但該協(xié)議幀格式的定義存在弊端,會導(dǎo)致系統(tǒng)資源的浪費。本文提出的設(shè)計方案可以改進(jìn)Aurora 協(xié)議的固有缺陷,提高系統(tǒng)性能, 實現(xiàn)數(shù)據(jù)率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應(yīng)用前景。
標(biāo)簽: Rocket 2.5 高速串行 收發(fā)器
上傳時間: 2013-11-06
上傳用戶:smallfish
摘 要:介紹了FPGA最新一代器件Virtex25上的高速串行收發(fā)器RocketIO?;贛L505開發(fā)平臺構(gòu)建了一個高速串行數(shù)據(jù)傳輸系統(tǒng),重點說明了該系統(tǒng)采用RocketIO實現(xiàn)1. 25Gbp s高速串行傳輸?shù)脑O(shè)計方案。實現(xiàn)并驗證了采用FPGA完成千兆串行傳輸?shù)墓δ苣繕?biāo),為后續(xù)采用FPGA實現(xiàn)各種高速協(xié)議奠定了良好的基礎(chǔ)。關(guān)鍵詞: FPGA;高速串行傳輸; RocketIO; GTP 在數(shù)字系統(tǒng)互連設(shè)計中,高速串行I/O技術(shù)取代傳統(tǒng)的并行I/O技術(shù)成為當(dāng)前發(fā)展的趨勢。與傳統(tǒng)并行I/O技術(shù)相比,串行方案提供了更大的帶寬、更遠(yuǎn)的距離、更低的成本和更高的擴(kuò)展能力,克服了并行I/O設(shè)計存在的缺陷。在實際設(shè)計應(yīng)用中,采用現(xiàn)場可編程門陣列( FPGA)實現(xiàn)高速串行接口是一種性價比較高的技術(shù)途徑。
上傳時間: 2013-11-22
上傳用戶:lingzhichao
電話信令收發(fā)器CMX860在信息終端中的應(yīng)用
標(biāo)簽: CMX 860 電話信令 收發(fā)器
上傳時間: 2013-10-19
上傳用戶:sy_jiadeyi
Turbo碼是一種低信噪比條件下也能達(dá)到優(yōu)異糾錯性能的信道編碼。早期為了強(qiáng)調(diào)Turbo碼接近香農(nóng)限的優(yōu)異性能,研究的碼字長度非常大[1~2],存在譯碼復(fù)雜度大、譯碼時延長等問題。突發(fā)數(shù)據(jù)通信以傳輸中小長度的數(shù)據(jù)報文業(yè)務(wù)為主,所以突發(fā)通信中的Turbo碼的碼長也是中等長度以下的。本文面向突發(fā)數(shù)據(jù)通信中的信道編碼應(yīng)用,研究了短幀長Turbo碼編譯碼算法的FPGA實現(xiàn)。實現(xiàn)中采用了優(yōu)化的編譯碼算法,以降低譯碼復(fù)雜度和譯碼延時。最后仿真和測試了Turbo譯碼器的糾錯性能和吞吐量。
上傳時間: 2013-12-09
上傳用戶:yuchunhai1990
針對區(qū)域內(nèi)多個小區(qū)普查的需求,對復(fù)雜環(huán)境下低信噪比WCDMA小區(qū)搜索進(jìn)行了針對性改進(jìn),采用差分相干累積以及RS軟譯碼算法提高了低信噪比條件下WCDMA小區(qū)搜索性能并利用FPGA進(jìn)行了工程實現(xiàn),仿真計算和安捷倫E5515C的測試結(jié)果表明改進(jìn)是有效的。
標(biāo)簽: WCDMA FPGA 低信噪比 環(huán)境
上傳時間: 2013-11-18
上傳用戶:wxqman
編碼器倍頻、鑒相電路在FPGA中的實現(xiàn)
標(biāo)簽: FPGA 編碼器 倍頻 中的實現(xiàn)
上傳時間: 2013-10-27
上傳用戶:royzhangsz
用VerilogHDL實現(xiàn)基于FPGA的通用分頻器的設(shè)計
標(biāo)簽: VerilogHDL FPGA 分頻器
上傳時間: 2015-01-02
上傳用戶:oooool
基于FPGA芯片Stratix II EP2S60F672C4設(shè)計了一個適用于寬帶數(shù)字接收機(jī)的帶寬可變的數(shù)字下變頻器(VB-DDC)。該VB-DDC結(jié)合傳統(tǒng)數(shù)字下變頻結(jié)構(gòu)與多相濾波結(jié)構(gòu)的優(yōu)點,實現(xiàn)了對輸入中頻信號的高效高速處理,同時可以在較大范圍內(nèi)對信號處理帶寬靈活配置。硬件調(diào)試結(jié)果驗證了本設(shè)計的有效性。
標(biāo)簽: FPGA 寬帶數(shù)字 接收機(jī) 帶寬
上傳時間: 2013-10-13
上傳用戶:haiya2000
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1