亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

FPGA開(kāi)(kāi)發(fā)(fā)全攻略

  • 采用FPGA的步進(jìn)電機(jī)控制系統(tǒng)研究.rar

    論文以反應(yīng)式步進(jìn)電機(jī)為研究對(duì)象,應(yīng)用了先進(jìn)的FPGA/CPLD技術(shù),設(shè)計(jì)了一種全數(shù)字的步進(jìn)電機(jī)控制系統(tǒng),通過(guò)了仿真、綜合和下載的各個(gè)程序測(cè)試環(huán)節(jié),并在實(shí)驗(yàn)中得到了良好的應(yīng)用。 本論文分析了反應(yīng)式步進(jìn)電機(jī)工作原理以及其具體的控制過(guò)程,然后闡述了FPGA的設(shè)計(jì)原理以及所涉及到的相關(guān)芯片,接著對(duì)所要應(yīng)用的硬件語(yǔ)言VerilogHDL方面的知識(shí)進(jìn)行了簡(jiǎn)要地介紹,這些為論文的具體設(shè)計(jì)部分提供了理論基礎(chǔ)。 本系統(tǒng)針對(duì)需要實(shí)現(xiàn)對(duì)步進(jìn)電機(jī)的調(diào)速,設(shè)計(jì)出了一種符合要求的連續(xù)可調(diào)的脈沖信號(hào)發(fā)生器,整個(gè)脈沖信號(hào)發(fā)生器有兩個(gè)大的模塊組成,最后用一個(gè)頂層的模塊將二者連接起來(lái),并且每個(gè)子模塊以及頂層的模塊都通過(guò)了仿真測(cè)試。系統(tǒng)采用了模塊化的設(shè)計(jì)思路,為系統(tǒng)的設(shè)計(jì)和維護(hù)提供了方便,同時(shí)也提高了系統(tǒng)性能的可擴(kuò)展性。系統(tǒng)采用一種軟件硬化的設(shè)計(jì)思路,應(yīng)用了VerilogHDL硬件語(yǔ)言,該語(yǔ)言較容易理解。軟件也是采用了目前應(yīng)用比較廣泛的幾種。在最后的實(shí)物實(shí)驗(yàn)中也取得了良好的效果,從而證明了設(shè)計(jì)的正確性。論文針對(duì)VerilogHDL硬件語(yǔ)言的應(yīng)用技巧以及實(shí)際編寫程序中經(jīng)常遇到的問(wèn)題都做了詳細(xì)的解釋,并提出了幾個(gè)解決問(wèn)題的方法;對(duì)于如何合理的選擇芯片,文章也做了仔細(xì)說(shuō)明。 FPGA+VerilogHDL+EDA工具構(gòu)成的數(shù)字系統(tǒng)現(xiàn)場(chǎng)集成技術(shù),是本系統(tǒng)設(shè)計(jì)的核心部分,該門技術(shù)具有操作靈活、利用廣泛以及價(jià)廉等特點(diǎn)。該門技術(shù)具有旺盛的生命力和廣闊的前景,必然推動(dòng)著整個(gè)集成電路產(chǎn)業(yè)系統(tǒng)集成的進(jìn)一步發(fā)展。整個(gè)系統(tǒng)設(shè)計(jì)采用了全數(shù)字化的控制方案,使系統(tǒng)更加緊湊、更加合理以及經(jīng)濟(jì)節(jié)約。由于系統(tǒng)的全數(shù)字化,使得整個(gè)系統(tǒng)運(yùn)行變得十分可靠,調(diào)試也極為方便。作為一種先進(jìn)技術(shù)的應(yīng)用,論文在很多方面做了新的嘗試。

    標(biāo)簽: FPGA 步進(jìn)電機(jī)控制 系統(tǒng)研究

    上傳時(shí)間: 2013-05-20

    上傳用戶:zoushuiqi

  • 基于FPGA的磁盤陣列控制器的硬件設(shè)計(jì)與實(shí)現(xiàn).rar

    隨著存儲(chǔ)技術(shù)的迅速發(fā)展,存儲(chǔ)業(yè)務(wù)需求的不斷增長(zhǎng),獨(dú)立的磁盤冗余陣列可利用多個(gè)磁盤并行存取提高存儲(chǔ)系統(tǒng)的性能。磁盤陣列技術(shù)采用硬件和軟件兩種方式實(shí)現(xiàn),軟件RAID(Redundant Array of Independent Disks)主要利用操作系統(tǒng)提供的軟件實(shí)現(xiàn)磁盤冗余陣列功能,對(duì)系統(tǒng)資源利用率高,節(jié)省成本。硬件RAID將大部分RAID功能集成到一塊硬件控制器中,系統(tǒng)資源占用率低,可移植性好。 分析了軟件RAID的性能瓶頸,使用硬件直接完成部分計(jì)算提高軟件RAID性能。針對(duì)RAID5采用FPGA(Field Programmable Gate Array)技術(shù)實(shí)現(xiàn)RAID控制器硬件設(shè)計(jì),完成磁盤陣列啟動(dòng)、數(shù)據(jù)緩存(Cache)以及數(shù)據(jù)XOR校驗(yàn)等功能。基于硬件RAID的理論,提出一種基于Virtex-4的硬件RAID控制器的系統(tǒng)設(shè)計(jì)方案:獨(dú)立微處理器和較大容量的內(nèi)存;實(shí)現(xiàn)RAID級(jí)別遷移,在線容量擴(kuò)展,在線數(shù)據(jù)熱備份等高效、用戶可定制的高級(jí)RAID功能;利用Virtex-4內(nèi)置硬PowerPC完成RAID服務(wù)器部分配置和管理工作,運(yùn)行Linux操作系統(tǒng)、RAID管理軟件等。控制器既可以作為RAID控制卡在服務(wù)器上使用,也可作為一個(gè)獨(dú)立的系統(tǒng),成為磁盤陣列的調(diào)試平臺(tái)。 隨著集成電路的發(fā)展,芯片的體積越來(lái)越小,電路的布局布線密度越來(lái)越大,信號(hào)的工作頻率也越來(lái)越高,高速電路的傳輸線效應(yīng)和信號(hào)完整性問(wèn)題越來(lái)越明顯。RAID控制器屬于高速電路的范疇,在印刷電路板(Printed Circuit Block, PCB)實(shí)現(xiàn)時(shí)分別從疊層設(shè)計(jì)、布局、電源完整性、阻抗匹配和串?dāng)_等方面考慮了信號(hào)完整性問(wèn)題,并基于IBIS(I/O Buffer Information Specification)模型進(jìn)行了信號(hào)完整性分析及仿真。

    標(biāo)簽: FPGA 磁盤陣列 控制器

    上傳時(shí)間: 2013-04-24

    上傳用戶:jeffery

  • 基于FPGA組的ASIC邏輯驗(yàn)證技術(shù)研究

    隨著ASIC設(shè)計(jì)規(guī)模的增長(zhǎng),功能驗(yàn)證已成為整個(gè)開(kāi)發(fā)周期的瓶頸。傳統(tǒng)的基于軟件模擬和硬件仿真的邏輯驗(yàn)證方法已難以滿足應(yīng)用的要求,基于FPGA組的原型驗(yàn)證方法能有效縮短系統(tǒng)的開(kāi)發(fā)周期,可提供更快更全面的驗(yàn)證。由于FPGA芯片容量的增加跟不上ASIC設(shè)計(jì)規(guī)模的增長(zhǎng),單芯片已無(wú)法容納整個(gè)設(shè)計(jì),所以常常需要對(duì)設(shè)計(jì)進(jìn)行邏輯分割,將子邏輯塊映射到FPGA陣列中。 本文對(duì)邏輯驗(yàn)證系統(tǒng)的可配置互連結(jié)構(gòu)和ASIC邏輯分割算法進(jìn)行了深入的研究,提出了FPGA陣列的非對(duì)稱可配置互連結(jié)構(gòu)。與現(xiàn)有的對(duì)稱互連結(jié)構(gòu)相比,該結(jié)構(gòu)能提供更多的互連通道,可實(shí)現(xiàn)對(duì)I/O數(shù)量、電平類型和互連路徑的靈活配置。 本文對(duì)邏輯分割算法進(jìn)行了較深入的研究。針對(duì)現(xiàn)有的兩類分割算法存在的不足,提出并實(shí)現(xiàn)了基于設(shè)計(jì)模塊的邏輯分割算法,該算法有三個(gè)重要特征:1)基于設(shè)計(jì)代碼;2)以模塊作為邏輯分割的最小單位;3)使用模塊資源信息指導(dǎo)邏輯分割過(guò)程,避免了設(shè)計(jì)分割過(guò)程的盲目性,簡(jiǎn)化了邏輯分割過(guò)程。 本文還對(duì)并行邏輯分割方法進(jìn)行了研究,提出了兩種基于不同任務(wù)分配策略的并行分割算法,并對(duì)其進(jìn)行了模擬和性能分析;驗(yàn)證了采用并行方案對(duì)ASIC邏輯進(jìn)行分割和映射的可行性。 最后基于改進(jìn)的芯片互連結(jié)構(gòu),使用原型系統(tǒng)驗(yàn)證方法對(duì)某一大規(guī)模ASIC設(shè)計(jì)進(jìn)行了邏輯分割和功能驗(yàn)證。實(shí)驗(yàn)結(jié)果表明,使用改進(jìn)后的FPGA陣列互連結(jié)構(gòu)可以更方便和快捷地實(shí)現(xiàn)ASIC設(shè)計(jì)的分割和驗(yàn)證,不但能顯著提高芯片間互連路徑的利用率,而且能給邏輯分割乃至整個(gè)驗(yàn)證過(guò)程提供更好的支持,滿足現(xiàn)在和將來(lái)大規(guī)模ASIC邏輯驗(yàn)證的需求。

    標(biāo)簽: FPGA ASIC 邏輯 驗(yàn)證技術(shù)

    上傳時(shí)間: 2013-06-12

    上傳用戶:極客

  • FPGA在電機(jī)控制器中的應(yīng)用研究

    隨著國(guó)民經(jīng)濟(jì)的飛速發(fā)展,傳統(tǒng)的電機(jī)已無(wú)法滿足當(dāng)前工程的要求,其作用也由過(guò)去簡(jiǎn)單的起停控制、提供動(dòng)力上升到要求對(duì)其速度、位置、轉(zhuǎn)矩等進(jìn)行精確的控制,并能實(shí)現(xiàn)快速加速、減速、反轉(zhuǎn)以及準(zhǔn)確停止等,使被驅(qū)動(dòng)的機(jī)械運(yùn)動(dòng)符合于集的要求。在集成電路、現(xiàn)代電子技術(shù)及控制理論飛速發(fā)展的今天,電機(jī)控制技術(shù)也得到了飛快的發(fā)展,電機(jī)控制器也由模擬分立元件構(gòu)成的電路向數(shù)模混合、全數(shù)字方向發(fā)展。本論文主要研究了FPGA芯片在電機(jī)控制器中的應(yīng)用。 論文首先對(duì)無(wú)刷直流電機(jī)系統(tǒng)進(jìn)行了綜合性論述。對(duì)系統(tǒng)的組成、及系統(tǒng)中主要部分:如位置傳感器、逆變器和功率器件、供電直流電源進(jìn)行了較詳細(xì)的說(shuō)明;并且提出了與本研究相關(guān)的控制機(jī)理和實(shí)施方案。 其次,論文對(duì)FPGA芯片的特點(diǎn)及配置電路、以及以FPGA-FLEX10K10為核心的控制器電路的組成進(jìn)行了較詳細(xì)的論述;同時(shí)對(duì)超高速集成電路硬件描述語(yǔ)言(VHDL)的特點(diǎn)和應(yīng)用進(jìn)行了研究;并提出了應(yīng)用FPGA芯片對(duì)電機(jī)速度進(jìn)行控制的系統(tǒng)構(gòu)成及工作原理。 論文還對(duì)FPGA芯片與DSP芯片共同完成電機(jī)控制的方案進(jìn)行了論述,利用ALTERA公司的FPGA芯片完成了電機(jī)控制器的設(shè)計(jì)、制造和調(diào)試,并在此基礎(chǔ)上分析研究了利用此控制器對(duì)無(wú)刷直流電機(jī)進(jìn)行調(diào)速控制的方法;兩種控制器共同工作,組合方便、功能強(qiáng)大,適合在高精度、高效、寬變速控制的應(yīng)用場(chǎng)合下,可對(duì)電機(jī)實(shí)現(xiàn)精度更高、策略更復(fù)雜的控制。 論文最后還對(duì)在具體產(chǎn)品中的應(yīng)用效果及行了簡(jiǎn)單分析。

    標(biāo)簽: FPGA 電機(jī)控制器 中的應(yīng)用

    上傳時(shí)間: 2013-08-04

    上傳用戶:小鵬

  • 基于FPGA的甚短距離高速并行光傳輸系統(tǒng)研究

    甚短距離傳輸(VSR)是一種用于短距離(約300 m~600m)內(nèi)進(jìn)行數(shù)據(jù)傳輸?shù)墓鈧鬏敿夹g(shù).它主要應(yīng)用于網(wǎng)絡(luò)中的交換機(jī)、核心路由器(CR)、光交叉連接設(shè)備(OXC)、分插復(fù)用器(ADM)和波分復(fù)用(WDM)終端等不同層次設(shè)備之間的互連,具有構(gòu)建方便、性能穩(wěn)定和成本低等優(yōu)點(diǎn),是光通信技術(shù)發(fā)展的一個(gè)全新領(lǐng)域,逐漸成為國(guó)際通用的標(biāo)準(zhǔn)技術(shù),成為全光網(wǎng)的一個(gè)重要組成部分. 本文深入研究了VSR并行光傳輸系統(tǒng),完成了VSR技術(shù)的核心部分--轉(zhuǎn)換器子系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn),使用現(xiàn)場(chǎng)可編程陣列FPGA(Field Programmable GateArray)來(lái)完成轉(zhuǎn)換器電路的設(shè)計(jì)和功能實(shí)現(xiàn).深入研究現(xiàn)有VSR4-1.0和VSR4-3.0兩種并行傳輸標(biāo)準(zhǔn),在其技術(shù)原理的基礎(chǔ)上,提出新的VSR并行方案,提高了多模光纖帶的信道利用率,充分利用系統(tǒng)總吞吐量大的優(yōu)勢(shì),為將來(lái)向更高速率升級(jí)提供了依據(jù).根據(jù)萬(wàn)兆以太網(wǎng)的技術(shù)特點(diǎn)和傳輸要求,提出并設(shè)計(jì)了用VSR技術(shù)實(shí)現(xiàn)局域和廣域萬(wàn)兆以太網(wǎng)在較短距離上的高速互連的系統(tǒng)方案,成功地將VSR技術(shù)移植到萬(wàn)兆以太網(wǎng)上,實(shí)現(xiàn)低成本、構(gòu)建方便和性能穩(wěn)定的高速短距離傳輸. 本文所有的設(shè)計(jì)均在Altera Stratix GX系列FPGA的EP1SGX25F1020C7上實(shí)現(xiàn),采用Altera的Quartus Ⅱ開(kāi)發(fā)工具和 Verilog HDL硬件描述語(yǔ)言完成了VSR4-1.0轉(zhuǎn)換器集成電路和萬(wàn)兆以太網(wǎng)的SERDES的設(shè)計(jì)和仿真,并給出了各模塊的電路結(jié)構(gòu)和仿真結(jié)果.仿真的結(jié)果表明,所有的設(shè)計(jì)均能正確的實(shí)現(xiàn)各自的功能,完全能夠滿足10Gb/s高速并行傳輸系統(tǒng)的要求.

    標(biāo)簽: FPGA 短距離 光傳輸 高速并行

    上傳時(shí)間: 2013-07-14

    上傳用戶:han0097

  • QPSK基帶通信設(shè)計(jì)及其FPGA實(shí)現(xiàn)的研究

      全數(shù)字調(diào)制解調(diào)技術(shù)具有多速率、多制式、智能性等特點(diǎn),這極大的提高了通信系統(tǒng)的靈活性和通用性,符合未來(lái)通信技術(shù)發(fā)展的方向。  本文從如下幾個(gè)方面對(duì)全數(shù)字調(diào)制解調(diào)器進(jìn)行了深入系統(tǒng)研究:1,在介紹全數(shù)字調(diào)制解調(diào)器的發(fā)展現(xiàn)狀和研究QPSK通信調(diào)制解調(diào)方式的基礎(chǔ)上,依據(jù)軟件定性仿真分析了QPSK正交調(diào)制解調(diào)系統(tǒng),設(shè)計(jì)出了滿足系統(tǒng)要求的實(shí)現(xiàn)電路框圖并選定了芯片;2,在完成了基于FPGA芯片實(shí)現(xiàn)QPSK調(diào)制解調(diào)的算法方案設(shè)計(jì)基礎(chǔ)上,利用VHDL語(yǔ)言完成了芯片程序的設(shè)計(jì),并對(duì)其進(jìn)行了調(diào)試和功能仿真;3,利用設(shè)計(jì)出的調(diào)制解調(diào)器與選定的AD、DA、正交調(diào)制解調(diào)芯片,完成了QPSK通信系統(tǒng)的硬件電路的設(shè)計(jì)并完成了調(diào)制電路的研制;4,完成電路的信息速率大于300Kbps,產(chǎn)生的中頻信號(hào)中心頻率70MHz,帶寬500KHz,滿足系統(tǒng)設(shè)計(jì)要求,由于時(shí)間關(guān)系解調(diào)電路仍在調(diào)試中。  本文基于FPGA實(shí)現(xiàn)的QPSK數(shù)字調(diào)制解調(diào)器具有體積小、集成度高和軟件可升級(jí)等優(yōu)點(diǎn),這為設(shè)計(jì)高集成和高靈活性的通信系統(tǒng)提供了技術(shù)基礎(chǔ)。

    標(biāo)簽: QPSK FPGA 基帶 通信設(shè)計(jì)

    上傳時(shí)間: 2013-07-08

    上傳用戶:xinshou123456

  • 面向特種LCD圖像處理方法與FPGA實(shí)現(xiàn)研究

    本文研究特種LCD的圖像處理方法和FPGA實(shí)現(xiàn)方案,并研制出基于FPGA的若干實(shí)際應(yīng)用系統(tǒng),有效地解決目前存在的問(wèn)題。本文主要研究?jī)?nèi)容為:  (1)給出一種基于彩色空間變換的色彩調(diào)整方法,在YCrCb空間內(nèi)實(shí)現(xiàn)亮度和色度分離,避免了RGB空間兩者同時(shí)變化造成偏色和失真的現(xiàn)象,并在FPGA內(nèi)采用流水線結(jié)構(gòu)改進(jìn)3階矩陣運(yùn)算的邏輯結(jié)構(gòu),節(jié)省出2/3的邏輯資源,提高了模塊的最高運(yùn)行速度。  (2)研究利用FPGA實(shí)現(xiàn)圖像實(shí)時(shí)縮放處理的方法,選擇能夠滿足特種LCD要求的雙線性插值法作為研究對(duì)象,實(shí)時(shí)計(jì)算插值系數(shù)dx和dy,并采用流水線結(jié)構(gòu)進(jìn)行插值計(jì)算,僅使用FPGA中的3個(gè)雙端口RAM來(lái)緩沖圖像數(shù)據(jù),沒(méi)有外擴(kuò)大容量幀存儲(chǔ)器,降低了成本,提高特種LCD的系統(tǒng)兼容性。  (3)設(shè)計(jì)一種針對(duì)特種LCD更為簡(jiǎn)捷、有效的隔行轉(zhuǎn)逐行掃描的實(shí)現(xiàn)方案,即利用圖像實(shí)時(shí)縮放的方法,把一場(chǎng)圖像縮放到LCD的分辨率,實(shí)現(xiàn)復(fù)合視頻圖像在LCD的“滿屏”顯示,改善現(xiàn)有特種LCD在顯示隔行掃描的復(fù)合視頻信號(hào)時(shí),遇到圖像信息丟失或顯示效果不佳的問(wèn)題。  (4)設(shè)計(jì)出一種基于字符和位圖的數(shù)字OSD控制核,合理使用分布式RAM和塊RAM兩種邏輯資源來(lái)存儲(chǔ)字符和位圖信息,OSD圖像由數(shù)字邏輯自動(dòng)合成,編程簡(jiǎn)單靈活,使特種LCD的參數(shù)調(diào)整更加方便。  (5)研制成功基于FPGA的特種LCD顯示控制板,能顯示三種分辨率640×480,800×600,1024×768的圖像信號(hào);支持寬范圍的亮度、對(duì)比度、顯示位置等參數(shù)的實(shí)時(shí)調(diào)整,并提供全功能的透明OSD菜單進(jìn)行指示。  (6)研制成功基于FPGA的特種LCD圖像調(diào)節(jié)板,用于對(duì)某型號(hào)機(jī)載特種LCD進(jìn)行改造,增加寬范圍的亮度、對(duì)比度、圖像顯示位置的實(shí)時(shí)調(diào)整功能,提供無(wú)信號(hào)輸入檢測(cè)與OSD指示功能,提高圖像顯示的性能,通過(guò)了環(huán)境溫度試驗(yàn)與性能測(cè)試,并已裝機(jī)。  (7)研制成功基于DSP和FPGA的圖像采集顯示板,實(shí)現(xiàn)了對(duì)全分辨率復(fù)合視頻信號(hào)進(jìn)行25幀/秒的實(shí)時(shí)采集和顯示,在DSP內(nèi)使用“三幀”輪換的圖像數(shù)據(jù)緩沖方法提高了系統(tǒng)的實(shí)時(shí)處理能力,使之能夠完成一定復(fù)雜度的實(shí)時(shí)圖像處理。

    標(biāo)簽: FPGA LCD 圖像 處理方法

    上傳時(shí)間: 2013-06-12

    上傳用戶:ivan-mtk

  • 基于FPGA的逆變器控制芯片研究

    逆變控制器的發(fā)展經(jīng)歷從分立元件的模擬電路到以專用微處理芯片(DSP/MCU)為核心的電路系統(tǒng),并從數(shù)模混合電路過(guò)渡到純數(shù)字控制的歷程。但是,通用微處理芯片是為一般目的而設(shè)計(jì),存在一定局限。為此,近幾年來(lái)逆變器專用控制芯片(ASIC)實(shí)現(xiàn)技術(shù)的研究越來(lái)越受到關(guān)注,已成為逆變控制器發(fā)展的新方向之一。本文利用一個(gè)成熟的單相電壓型PWM逆變器控制模型,圍繞逆變器專用控制芯片ASIC的實(shí)現(xiàn)技術(shù),依次對(duì)專用芯片的系統(tǒng)功能劃分,硬件算法,全系統(tǒng)的硬件設(shè)計(jì)及優(yōu)化,流水線操作和并行化,芯片運(yùn)行穩(wěn)定性等問(wèn)題進(jìn)行了初步研究。首先引述了單相電壓型PWM逆變器連續(xù)時(shí)間和離散時(shí)間的數(shù)學(xué)模型,以及基于極點(diǎn)配置的單相電壓型PWM逆變器電流內(nèi)環(huán)電壓外環(huán)雙閉環(huán)控制系統(tǒng)的設(shè)計(jì)過(guò)程,同時(shí)給出了仿真結(jié)果,仿真表明此系統(tǒng)具有很好的動(dòng)、靜態(tài)性能,并且具有自動(dòng)限流功能,提高了系統(tǒng)的可靠性。緊接著分析了FPGA器件的特征和結(jié)構(gòu)。在給出本芯片應(yīng)用目標(biāo)的基礎(chǔ)上,制定了FPGA目標(biāo)器件的選擇原則和芯片的技術(shù)規(guī)格,完成了器件選型及相關(guān)的開(kāi)發(fā)環(huán)境和工具的選取。然后系統(tǒng)闡述了復(fù)雜FPGA設(shè)計(jì)的設(shè)計(jì)方法學(xué),詳細(xì)介紹了基于FPGA的ASIC設(shè)計(jì)流程,概要介紹了僅使用QuartusII的開(kāi)發(fā)流程,以及Modelsim、SynplifyPro、QuartusII結(jié)合使用的開(kāi)發(fā)流程。在此基礎(chǔ)上,進(jìn)行了芯片系統(tǒng)功能劃分,針對(duì):DDS標(biāo)準(zhǔn)正弦波發(fā)生器,電壓電流雙環(huán)控制算法單元,硬件PI算法單元,SPWM產(chǎn)生器,三角波發(fā)生器,死區(qū)控制器,數(shù)據(jù)流/控制流模塊等逆變器控制硬件算法/控制單元,研究了它們的硬件算法,完成了模塊化設(shè)計(jì)。分析了全數(shù)字鎖相環(huán)的結(jié)構(gòu)和模型,以此為基礎(chǔ),設(shè)計(jì)了一種應(yīng)用于逆變器的,用比例積分方法替代傳統(tǒng)鎖相系統(tǒng)中的環(huán)路濾波,用相位累加器實(shí)現(xiàn)數(shù)控振蕩器(DCO)功能的高精度二階全數(shù)字鎖相環(huán)(DPLL)。分析了“流水線操作”等設(shè)計(jì)優(yōu)化問(wèn)題,并針對(duì)逆變器控制系統(tǒng)中,控制系統(tǒng)算法呈多層結(jié)構(gòu),且層與層之間還有數(shù)據(jù)流聯(lián)系,其執(zhí)行順序和數(shù)據(jù)流的走向較為復(fù)雜,不利于直接采用流水線技術(shù)進(jìn)行設(shè)計(jì)的特點(diǎn),提出一種全新的“分層多級(jí)流水線”設(shè)計(jì)技術(shù),有效地解決了復(fù)雜控制系統(tǒng)的流水線優(yōu)化設(shè)計(jì)問(wèn)題。本文最后對(duì)芯片運(yùn)行穩(wěn)定性等問(wèn)題進(jìn)行了初步研究。指出了設(shè)計(jì)中的“競(jìng)爭(zhēng)冒險(xiǎn)”和飽受困擾之苦的“亞穩(wěn)態(tài)”問(wèn)題,分析了產(chǎn)生機(jī)理,并給出了常用的解決措施。

    標(biāo)簽: FPGA 逆變器 控制芯片

    上傳時(shí)間: 2013-05-28

    上傳用戶:ice_qi

  • 基于DSP和FPGA的四關(guān)節(jié)實(shí)驗(yàn)室機(jī)器人控制器的研制

    在機(jī)器人學(xué)的研究領(lǐng)域中,如何有效地提高機(jī)器人控制系統(tǒng)的控制性能始終是研究學(xué)者十分關(guān)注的一個(gè)重要內(nèi)容。在分析了工業(yè)機(jī)器人的發(fā)展歷程和機(jī)器人控制系統(tǒng)的研究現(xiàn)狀后,本論文的主要目標(biāo)是針對(duì)四關(guān)節(jié)實(shí)驗(yàn)室機(jī)器人特有的機(jī)械結(jié)構(gòu)和數(shù)學(xué)模型,建立一個(gè)新型全數(shù)字的基于DSP和FPGA的機(jī)器人位置伺服控制系統(tǒng)的軟、硬件平臺(tái),實(shí)現(xiàn)對(duì)四關(guān)節(jié)實(shí)驗(yàn)室機(jī)器人的精確控制。 本論文從實(shí)際情況出發(fā),首先分析了所研究的四關(guān)節(jié)實(shí)驗(yàn)室機(jī)器人的本體結(jié)構(gòu),并對(duì)其抽象簡(jiǎn)化得到了它的運(yùn)動(dòng)學(xué)數(shù)學(xué)模型。在明確了實(shí)現(xiàn)機(jī)器人精確位置伺服控制的控制原理后,我們對(duì)機(jī)器人控制系統(tǒng)的諸多可行性方案進(jìn)行了充分論證,并最終決定采用了三級(jí)CPU控制的控制體系結(jié)構(gòu):第一級(jí)CPU為上位計(jì)算機(jī),它實(shí)現(xiàn)對(duì)機(jī)器人的系統(tǒng)管理、協(xié)調(diào)控制以及完成機(jī)器人實(shí)時(shí)軌跡規(guī)劃等控制算法的運(yùn)算;第二級(jí)CPU為高性能的DSP處理器,它輔之以具有高速并行處理能力的FPGA芯片,實(shí)現(xiàn)了對(duì)機(jī)器人多個(gè)關(guān)節(jié)的高速并行驅(qū)動(dòng);第三級(jí)CPU為交流伺服驅(qū)動(dòng)處理器,它實(shí)現(xiàn)了機(jī)器人關(guān)節(jié)伺服電機(jī)的精確三閉環(huán)誤差驅(qū)動(dòng)控制,以及電機(jī)的故障診斷和自動(dòng)保護(hù)等功能。此外,我們采用比普通UART速度快得多的USB來(lái)實(shí)現(xiàn)上位計(jì)算機(jī).與下位控制器之間的數(shù)據(jù)通信,這樣既保證了兩者之間連接方便,又有效的提高了控制系統(tǒng)的通信速度和可靠性。 機(jī)器人系統(tǒng)的軟件設(shè)計(jì)包括兩個(gè)部分:一是采用VC++實(shí)現(xiàn)的上位監(jiān)控軟件系統(tǒng),它主要負(fù)責(zé)機(jī)器人實(shí)時(shí)軌跡規(guī)劃等控制算法的運(yùn)算,同時(shí)完成用戶與機(jī)器人系統(tǒng)之間的信息交互;二是采用C語(yǔ)言實(shí)現(xiàn)的下位DSP控制程序,它主要負(fù)責(zé)接收上位監(jiān)控系統(tǒng)或者下位控制箱發(fā)送的控制信號(hào),實(shí)現(xiàn)對(duì)機(jī)器人的實(shí)時(shí)驅(qū)動(dòng),同時(shí)還能夠?qū)崟r(shí)的向上位監(jiān)控系統(tǒng)或者下位控制箱反饋機(jī)器人的當(dāng)前狀態(tài)信息。 研究開(kāi)發(fā)出來(lái)的四關(guān)節(jié)實(shí)驗(yàn)室機(jī)器人控制器具有控制實(shí)時(shí)性好、定位精度高、運(yùn)行穩(wěn)定可靠的特點(diǎn),它允許用戶通過(guò)上位控制計(jì)算機(jī)實(shí)現(xiàn)對(duì)機(jī)器人的各種設(shè)定作業(yè)的控制,也可以讓用戶通過(guò)機(jī)器人控制箱現(xiàn)場(chǎng)對(duì)機(jī)器人進(jìn)行回零、示教等各項(xiàng)操作。

    標(biāo)簽: FPGA DSP 實(shí)驗(yàn)室 機(jī)器人控制器

    上傳時(shí)間: 2013-06-11

    上傳用戶:edisonfather

  • 利用FPGA設(shè)計(jì)和實(shí)現(xiàn)點(diǎn)對(duì)點(diǎn)EoS的成幀

    通信領(lǐng)域的主導(dǎo)技術(shù)有兩種:用于內(nèi)部商業(yè)通信的局域網(wǎng)(LAN)中的以太網(wǎng)(Ethernet)和廣域網(wǎng)(WAN)中的SDH(SynchronousDigitalHierarchy)。因?yàn)樵赟DH網(wǎng)絡(luò)上不直接支持以太網(wǎng),當(dāng)企業(yè)(客戶)間需要彼此通信或企業(yè)(客戶)內(nèi)需要將其總部與分部連至同一LAN網(wǎng)時(shí)互連問(wèn)題便應(yīng)運(yùn)而生。 該研究課題的目的是研究在EoS(EthernetoverSDH)實(shí)現(xiàn)過(guò)程中存在的技術(shù)難題和協(xié)議實(shí)現(xiàn)的復(fù)雜性,提出一種簡(jiǎn)單、快速、高效的協(xié)議實(shí)現(xiàn)方法。主要關(guān)注的是EoS系統(tǒng)中與協(xié)議幀映射相關(guān)的關(guān)鍵技術(shù),例如:自定義幀結(jié)構(gòu)、幀定位、全數(shù)字鎖相技術(shù)、流量控制技術(shù)等,最終完成EoS中這些關(guān)鍵技術(shù)模塊的設(shè)計(jì)。 該課題簡(jiǎn)單分析EoS系統(tǒng)相關(guān)協(xié)議幀結(jié)構(gòu)及EoS系統(tǒng)的原理,闡述了FPGA技術(shù)的實(shí)現(xiàn)方法,重點(diǎn)在于利用業(yè)界最先進(jìn)的EDA工具實(shí)現(xiàn)EoS系統(tǒng)中幀映射技術(shù)。系統(tǒng)中采用一種簡(jiǎn)化了的點(diǎn)對(duì)點(diǎn)實(shí)現(xiàn)方案,對(duì)以太網(wǎng)的數(shù)據(jù)幀直接進(jìn)行HDLC幀格式封裝,采用多通道的E1信道承載完整的HIDLC幀方式將HDLC幀映射到E1信道中,然后采用單通道承載多個(gè)完整的E1幀方式將E1映射到SDH信道中,從而把以太網(wǎng)幀有效地映射到SDH的負(fù)荷中,實(shí)現(xiàn)“透明的局域網(wǎng)服務(wù)”。這對(duì)在現(xiàn)有的SDH傳輸設(shè)備上承載以太網(wǎng),開(kāi)發(fā)實(shí)現(xiàn)以太網(wǎng)的廣域連接設(shè)備,將會(huì)具有重要的意義。

    標(biāo)簽: FPGA EoS 點(diǎn)對(duì)點(diǎn)

    上傳時(shí)間: 2013-04-24

    上傳用戶:bugtamor

主站蜘蛛池模板: 台东县| 大同市| 罗城| 衡水市| 含山县| 珲春市| 宁陵县| 河西区| 台湾省| 新疆| 砚山县| 昭觉县| 定陶县| 高邑县| 大城县| 迁安市| 阆中市| 本溪| 温宿县| 尤溪县| 淮滨县| 汨罗市| 东港市| 双桥区| 剑川县| 清苑县| 多伦县| 曲麻莱县| 桑植县| 肃南| 金山区| 永宁县| 武山县| 焦作市| 英超| 张北县| 赤水市| 闸北区| 潍坊市| 华宁县| 万全县|