亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

您現在的位置是:蟲蟲下載站 > 資源下載 > 學術論文 > 基于FPGA組的ASIC邏輯驗證技術研究

基于FPGA組的ASIC邏輯驗證技術研究

  • 資源大小:2448 K
  • 上傳時間: 2013-06-12
  • 上傳用戶:lyyfengyutongzh
  • 資源積分:2 下載積分
  • 標      簽: FPGA ASIC 邏輯 驗證技術

資 源 簡 介

隨著ASIC設計規模的增長,功能驗證已成為整個開發周期的瓶頸。傳統的基于軟件模擬和硬件仿真的邏輯驗證方法已難以滿足應用的要求,基于FPGA組的原型驗證方法能有效縮短系統的開發周期,可提供更快更全面的驗證。由于FPGA芯片容量的增加跟不上ASIC設計規模的增長,單芯片已無法容納整個設計,所以常常需要對設計進行邏輯分割,將子邏輯塊映射到FPGA陣列中。 本文對邏輯驗證系統的可配置互連結構和ASIC邏輯分割算法進行了深入的研究,提出了FPGA陣列的非對稱可配置互連結構。與現有的對稱互連結構相比,該結構能提供更多的互連通道,可實現對I/O數量、電平類型和互連路徑的靈活配置。 本文對邏輯分割算法進行了較深入的研究。針對現有的兩類分割算法存在的不足,提出并實現了基于設計模塊的邏輯分割算法,該算法有三個重要特征:1)基于設計代碼;2)以模塊作為邏輯分割的最小單位;3)使用模塊資源信息指導邏輯分割過程,避免了設計分割過程的盲目性,簡化了邏輯分割過程。 本文還對并行邏輯分割方法進行了研究,提出了兩種基于不同任務分配策略的并行分割算法,并對其進行了模擬和性能分析;驗證了采用并行方案對ASIC邏輯進行分割和映射的可行性。 最后基于改進的芯片互連結構,使用原型系統驗證方法對某一大規模ASIC設計進行了邏輯分割和功能驗證。實驗結果表明,使用改進后的FPGA陣列互連結構可以更方便和快捷地實現ASIC設計的分割和驗證,不但能顯著提高芯片間互連路徑的利用率,而且能給邏輯分割乃至整個驗證過程提供更好的支持,滿足現在和將來大規模ASIC邏輯驗證的需求。

相 關 資 源

主站蜘蛛池模板: 大姚县| 绵阳市| 林甸县| 宜君县| 库伦旗| 白水县| 漳州市| 东安县| 宜川县| 绥江县| 怀远县| 海伦市| 蒙自县| 城固县| 永丰县| 涿鹿县| 左权县| 双鸭山市| 芦溪县| 酉阳| 绥中县| 清丰县| 黄陵县| 十堰市| 雷波县| 泽库县| 丁青县| 高密市| 舒兰市| 湛江市| 罗江县| 新田县| 永年县| 新巴尔虎左旗| 云浮市| 麻城市| 沂水县| 马山县| 台前县| 普宁市| 呼和浩特市|