亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

DSP-FPGA

  • 純數(shù)字FPGA數(shù)字變頻技術(shù)的方案

    FPGA數(shù)字變頻技術(shù)的方案,可以和DSP配合使用。

    標(biāo)簽: FPGA 數(shù)字 變頻技術(shù) 方案

    上傳時(shí)間: 2013-11-22

    上傳用戶:shen954166632

  • ARM處理器的可定制MCU處理DSP算法

    DSP的使用正呈爆炸式發(fā)展。OFDM、GPS相關(guān)器、FFT、FIR濾波器或H.264之類計(jì)算密集型算法在從移動(dòng)電話到汽車的各種應(yīng)用中都很常見。設(shè)計(jì)人員實(shí)現(xiàn)DSP有三種選擇:他們可以使用DSP處理器、FPGA或掩膜ASIC。ASIC具有最高的吞吐量、最低的功耗和最低的成本,但其極大的NRE和較長研制周期使其對許多設(shè)計(jì)而言并不適用。定制ASIC的研制周期可達(dá)一年之久,比最終產(chǎn)品的使用壽命都長。FPGA已占居較大的市場份額,因?yàn)槠淠芴峁┍菵SP處理器更好的吞吐量,而且沒有ASIC的極大NRE和較長研制周期。 因此,常常將基于ARM的MCU和FPGA結(jié)合使用來實(shí)現(xiàn)這些設(shè)計(jì),其中FPGA實(shí)現(xiàn)設(shè)計(jì)的DSP部分。然而,F(xiàn)PGA也有其自身的不足--最突出的是功耗很高(靜態(tài)功耗接近2W),且性能比ASIC慢。FPGA時(shí)鐘用于邏輯執(zhí)行時(shí)通常限制為50MHz,而ASIC可以400MHz或更高頻率執(zhí)行邏輯。其他缺點(diǎn)還包括在IP載入基于SRAM的FPGA時(shí)安全性還不夠理想,成本也較高。盡管FPGA成本已迅速降低,但價(jià)格通常在10,000片左右就不再下降,因此仍比較昂貴。 新型可定制Atmel處理器(CAP)MCU具有的門密度、單元成本、性能和功耗接近基于單元的ASIC,而NRE較低且開發(fā)時(shí)間較快。與基于ARM的非可定制標(biāo)準(zhǔn)產(chǎn)品MCU一樣,不需要單獨(dú)的ARM許可。 可定制MCU利用新型金屬可編程單元結(jié)構(gòu)(MPCF)ASIC技術(shù),其門密度介于170K門/mm2與210K門/mm2之間,與基于單元的ASIC相當(dāng)。例如,實(shí)現(xiàn)D觸發(fā)器(DFF)的MPCF單元與標(biāo)準(zhǔn)的單元DFF都使用130nm的工藝,所用面積差不多相同。

    標(biāo)簽: ARM MCU DSP 處理器

    上傳時(shí)間: 2013-10-29

    上傳用戶:xymbian

  • Virtex-5, Spartan-DSP FPGAs Ap

    Virtex-5, Spartan-DSP FPGAs Application Note This application note demonstrates how efficient implementations of Digital Up Converters(DUC) and Digital Down Converters (DDC) can be done by leveraging the Xilinx DSP IPportfolio for increased productivity and reduced time to development. Step-by-step instruction is given on how to perform system-level trade off analysis and develop the most efficient FPGA implementation, thus allowing engineers a flexible, low-cost and low-power alternative to ASSP technologies.

    標(biāo)簽: Spartan-DSP Virtex FPGAs Ap

    上傳時(shí)間: 2013-10-23

    上傳用戶:raron1989

  • FPGA及DSP+Builder

    DSP+Builder

    標(biāo)簽: Builder FPGA DSP

    上傳時(shí)間: 2013-11-26

    上傳用戶:問題問題

  • FPGA原理,設(shè)計(jì)與應(yīng)用

    FPGA原理

    標(biāo)簽: FPGA

    上傳時(shí)間: 2013-10-14

    上傳用戶:921005047

  • [CPLD-FPGA]《深入淺出玩轉(zhuǎn)FPGA視頻學(xué)習(xí)課程》35講全[wmv]

    [CPLD-FPGA]《深入淺出玩轉(zhuǎn)FPGA視頻學(xué)習(xí)課程》35講全[wmv] 附件比較大所以整理了視頻迅雷種子。

    標(biāo)簽: CPLD-FPGA FPGA wmv 視頻

    上傳時(shí)間: 2013-10-31

    上傳用戶:silenthink

  • 《FPGA應(yīng)用開發(fā)入門與典型實(shí)例》華清遠(yuǎn)見10年特獻(xiàn)版

    作者:華清遠(yuǎn)見嵌入式學(xué)院。華清遠(yuǎn)見10年特獻(xiàn)《FPGA應(yīng)用開發(fā)入門與典型實(shí)例》

    標(biāo)簽: FPGA 應(yīng)用開發(fā) 典型

    上傳時(shí)間: 2013-12-31

    上傳用戶:jiangxiansheng

  • 1.4 FPGA的設(shè)計(jì)工具

    1.4 FPGA的設(shè)計(jì)工具。

    標(biāo)簽: FPGA 1.4 設(shè)計(jì)工具

    上傳時(shí)間: 2013-10-15

    上傳用戶:1412904892

  • 1.3.5 嵌入微處理器的FPGA設(shè)計(jì)流程

    1.3.5 嵌入微處理器的FPGA設(shè)計(jì)流程。

    標(biāo)簽: FPGA 嵌入微處理器 設(shè)計(jì)流程

    上傳時(shí)間: 2013-11-08

    上傳用戶:ljj722

  • 使用QUARTUS_II做FPGA開發(fā)全流程_傻瓜式詳細(xì)教程

    用QUARTUS_II做FPGA開發(fā)全流程

    標(biāo)簽: QUARTUS_II FPGA 流程 傻瓜式

    上傳時(shí)間: 2013-11-18

    上傳用戶:DXM35

主站蜘蛛池模板: 绍兴市| 建昌县| 洛浦县| 调兵山市| 哈密市| 咸丰县| 故城县| 安丘市| 含山县| 丰宁| 南通市| 平阴县| 晋城| 平阴县| 康平县| 龙川县| 通辽市| 平阳县| 东山县| 平南县| 乌兰浩特市| 莆田市| 金阳县| 曲周县| 双江| 柳河县| 昌黎县| 格尔木市| 柳林县| 海原县| 安远县| 临桂县| 九江市| 吉安县| 巴南区| 门源| 交城县| 镇远县| 高密市| 夏河县| 中阳县|