DSP+FPGA的實時圖像處理硬件系統設計,介紹了兩個系統之間的聯系
標簽: FPGA DSP 實時圖像 硬件
上傳時間: 2016-03-22
上傳用戶:jiahao131
用于FPGA向DSP傳送數據的接口,在硬件上實現需要FPGA的IO口與DSP的地址數據線互連
標簽: FPGA DSP 傳送 數據
上傳時間: 2014-01-20
上傳用戶:zhangyi99104144
使用 EMIF 將 Xilinx FPGA與 TI DSP 平臺接口
標簽: Xilinx EMIF FPGA DSP
上傳時間: 2016-04-20
上傳用戶:dbs012280
implemention of FPGA and DSP linking port, using Asynchronous mode
標簽: implemention Asynchronous linking using
上傳時間: 2013-12-16
上傳用戶:ve3344
《高速信號處理FPGA-DSP設計》PDF課件
標簽: FPGA-DSP 高速信號處理
上傳時間: 2013-12-17
上傳用戶:semi1981
介紹了一種基于大規模FPGA及高性能DSP芯片的機載雷達信號處理嵌入式系統的設計方案及設計實現。 采用標準的VME總線及基于FPGA內嵌MGT的高速串行互連技術,具有實時性強、集成度高以及軟硬件可編程易于系統 擴展及重構的特點。
標簽: FPGA DSP VME MGT
上傳時間: 2016-05-11
上傳用戶:youmo81
介紹了被動雷達探測系統測向方法,提出了被動測向系統信號處理器的設計方法. 采用DSP(數字 信號處理器) + FPGA(現場可編程門陣列) 結構,使得系統的處理速度大大提高,而且集成度高、可靠性好、使 用靈活,具有很強的應用價值和參考價值.
標簽: FPGA DSP 被動
上傳時間: 2013-12-23
上傳用戶:as275944189
以兩片由TI 公司生產的數字信號處理器TMS320C6203B 為核心,用可編程邏輯陣列CPLD 進行邏輯控 制,采用現場可編程門陣列FPGA 作圖像的預處理和進行雙數字信號處理器(DSP) 之間的通訊,實現了實時相關的圖像 處理。此系統實時性好,可直接利用數字圖像的灰度特征,在低信噪比的情況下目標跟蹤點漂移小,目標跟蹤能夠較好 地適應不同灰度分布的背景。
標簽: C6203 6203B 320C 6203
上傳用戶:kytqcool
本源碼經過上機調試,是CT算法在TI的CCS下編程 可以在DSP硬件和軟件仿真條件下運行,同時對CT算法在ARM,MIPS,PC,FPGA等上實現都有借鑒意義.搞CT等重建算法的人值得一看
標簽: MIPS FPGA CCS ARM
上傳時間: 2013-12-19
上傳用戶:894898248
用fpga實現dsp 的fft算法 其中有幾個文檔文件和用vhdl寫的1024點的fft代碼
標簽: fft fpga 1024 vhdl
上傳時間: 2014-01-18
上傳用戶:三人用菜
蟲蟲下載站版權所有 京ICP備2021023401號-1