制器原理及其 在運(yùn)動(dòng)控制系統(tǒng)中的應(yīng)用 為了滿足高性能運(yùn)動(dòng)控制系統(tǒng)的開(kāi)發(fā)需要.結(jié)合工程上的實(shí)際應(yīng) 用,本書(shū)介紹了數(shù)字信號(hào)處理器的發(fā)展概況和美國(guó)德州儀器(TI)等 公司生產(chǎn)的DSP芯片的特點(diǎn),以及運(yùn)動(dòng)控制系統(tǒng)的發(fā)展概況,并對(duì) 現(xiàn)有的系統(tǒng)實(shí)現(xiàn)方法作了對(duì)比;在此基礎(chǔ)上.詳細(xì)介紹了TI公司生產(chǎn) 的TMS320x24x系列DSP控制器的芯片結(jié)構(gòu).功能外設(shè),指令系統(tǒng). 集成開(kāi)發(fā)環(huán)境和系統(tǒng)開(kāi)發(fā),調(diào)試工具等內(nèi)容;通過(guò)對(duì)無(wú)刷直流電動(dòng)機(jī) 控制器,交流伺服電動(dòng)機(jī)控制器等實(shí)現(xiàn)方案的設(shè)計(jì)思路和程序代碼的 翔實(shí)介紹.對(duì)利用x24x系列DSP控制器進(jìn)行系統(tǒng)開(kāi)發(fā)過(guò)程中出現(xiàn)的 主要問(wèn)題及其解決辦法進(jìn)行了總結(jié)。
標(biāo)簽: DSP 控制器 統(tǒng)中應(yīng)用
上傳時(shí)間: 2014-12-28
上傳用戶:lihairui42
定點(diǎn)運(yùn)算DSP在應(yīng)用中已取得了極大的成功,而且仍然是DSP應(yīng)用的主體。然而,隨著對(duì)DSP處理速度與精度、存儲(chǔ)器容量、編程的靈活性和方便性要求的不斷提高、自80年代中后期以來(lái),各DSP生產(chǎn)廠家陸續(xù)推出了各自的32bit浮點(diǎn)運(yùn)算DSP。
標(biāo)簽: DSP 定點(diǎn) 浮點(diǎn)運(yùn)算 比較
上傳時(shí)間: 2013-10-10
上傳用戶:jiiszha
文中基于帶通信號(hào)的低通等效原理,采用數(shù)字希爾伯特濾波器實(shí)現(xiàn)了數(shù)字包絡(luò)檢波器,并在CCS中實(shí)現(xiàn)了軟件調(diào)試。其中,通過(guò)使用LinkforCCS和DSP的函數(shù)庫(kù)DSPLIB縮短了程序的開(kāi)發(fā)時(shí)間,提高了算法的實(shí)現(xiàn)效率。
標(biāo)簽: DSP 數(shù)字 調(diào)幅解調(diào)器 算法
上傳時(shí)間: 2013-10-09
上傳用戶:gaoqinwu
adi的visual DSP++注冊(cè)機(jī)
標(biāo)簽: visual DSP 注冊(cè)機(jī)
上傳時(shí)間: 2013-10-10
上傳用戶:sdfsdfs1
在使用DSP進(jìn)行數(shù)字信號(hào)處理時(shí),應(yīng)用過(guò)采樣技術(shù)可以增加其內(nèi)置模數(shù)轉(zhuǎn)換器的分辨率。討論了應(yīng)用過(guò)采樣技術(shù)的原理、如何使用TMS320LF2407來(lái)實(shí)現(xiàn)過(guò)采樣,以及在軟件上的實(shí)現(xiàn)方法。
上傳時(shí)間: 2013-11-01
上傳用戶:風(fēng)行天下
本文設(shè)計(jì)的DSP最小系統(tǒng)可用于本科生參加電子設(shè)計(jì)大賽,也可對(duì)研究生的基本技能訓(xùn)練起到較好的作用,為以后完成畢業(yè)論文提供DSP相關(guān)的理論。硬件是由TI公司專門(mén)為電力電子和電機(jī)控制而開(kāi)發(fā)的16為定點(diǎn)數(shù)字信號(hào)處理芯片TMS320LF2407為核心,輔以相應(yīng)的電源、時(shí)鐘、復(fù)位、和JTAG接口電路,構(gòu)成了一個(gè)DSP最小系統(tǒng)。完成BSP最小系統(tǒng)的實(shí)物制作及軟件調(diào)試,通過(guò)相關(guān)實(shí)驗(yàn)證明系統(tǒng)運(yùn)作穩(wěn)定可靠。
上傳時(shí)間: 2013-11-08
上傳用戶:hzakao
簡(jiǎn)要介紹了DSP的發(fā)展歷程、技術(shù)應(yīng)用、基本特點(diǎn)以及在我國(guó)市場(chǎng)的前景情況,并詳細(xì)闡述了DSP結(jié)構(gòu)的主要特點(diǎn)和基本功能,介紹了DSP的工作原理和運(yùn)算方法,對(duì)DSP的數(shù)值計(jì)算測(cè)試方法進(jìn)行了深入的研究和探索,著重論述了DSP的數(shù)值表示方法、核心運(yùn)算功能測(cè)試算法以及各種復(fù)雜指令的應(yīng)用,對(duì)測(cè)試過(guò)程中主要的關(guān)鍵和難點(diǎn)進(jìn)行闡述。
上傳時(shí)間: 2013-10-31
上傳用戶:ddddddd
在應(yīng)用中顯示輸出是必要的,文中根據(jù)Blackfin DSP處理器的特點(diǎn)介紹了一種簡(jiǎn)單實(shí)用的液晶接口設(shè)計(jì)方法。
標(biāo)簽: Blackfin DSP 液晶 接口設(shè)計(jì)
上傳時(shí)間: 2014-12-28
上傳用戶:18888888888
本文介紹了由IPM-PM20ODSA 120作主電路和由DSP-TMS320F240為核心的控制電路所組成的新型智能充電裝置.對(duì)DSP的輸出電路、靠的保護(hù)電路進(jìn)行了分析,并給出了軟件設(shè)計(jì).的充電思想。
標(biāo)簽: DSP 智能充電 中的應(yīng)用 裝置
上傳時(shí)間: 2014-12-28
上傳用戶:zcs023047
針對(duì)使用硬件描述語(yǔ)言進(jìn)行設(shè)計(jì)存在的問(wèn)題,提出一種基于FPGA并采用DSP Builder作為設(shè)計(jì)工具的數(shù)字信號(hào)處理器設(shè)計(jì)方法。并按照Matlab/Simulink/DSP Builder/QuartusⅡ設(shè)計(jì)流程,設(shè)計(jì)了一個(gè)12階FIR 低通數(shù)字濾波器,通過(guò)Quartus 時(shí)序仿真及嵌入式邏輯分析儀SignalTapⅡ硬件測(cè)試對(duì)設(shè)計(jì)進(jìn)行了驗(yàn)證。結(jié)果表明,所設(shè)計(jì)的FIR 濾波器功能正確,性能良好。 Abstract: Aiming at the problems in designing DSP using HDL,a method of designing DSP based on FPGA which using DSP Builder as designed tool is pointed out.A 12-order low-pass FIR digital filter was designed according to the process of Matlab/Simulink/DSP Builder/QuartusⅡ, and the design was verified by the timing simulation based on QuartusⅡand practical test based on SignalTapⅡ. The result shows the designed filter is correct in function and good in performance.
標(biāo)簽: Builder FPGA DSP 數(shù)字信號(hào)處理器
上傳時(shí)間: 2013-11-17
上傳用戶:lo25643
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1