亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

DDR-SDRAM

  • XAPP740利用AXI互聯設計高性能視頻系統

    This application note covers the design considerations of a system using the performance features of the LogiCORE™ IP Advanced eXtensible Interface (AXI) Interconnect core. The design focuses on high system throughput through the AXI Interconnect core with F MAX  and area optimizations in certain portions of the design. The design uses five AXI video direct memory access (VDMA) engines to simultaneously move 10 streams (five transmit video streams and five receive video streams), each in 1920 x 1080p format, 60 Hz refresh rate, and up to 32 data bits per pixel. Each VDMA is driven from a video test pattern generator (TPG) with a video timing controller (VTC) block to set up the necessary video timing signals. Data read by each AXI VDMA is sent to a common on-screen display (OSD) core capable of multiplexing or overlaying multiple video streams to a single output video stream. The output of the OSD core drives the DVI video display interface on the board. Performance monitor blocks are added to capture performance data. All 10 video streams moved by the AXI VDMA blocks are buffered through a shared DDR3 SDRAM memory and are controlled by a MicroBlaze™ processor. The reference system is targeted for the Virtex-6 XC6VLX240TFF1156-1 FPGA on the Xilinx® ML605 Rev D evaluation board

    標簽: XAPP 740 AXI 互聯

    上傳時間: 2013-11-14

    上傳用戶:fdmpy

  • 基于CPCI總線的一體化數據處理中心的研究

    為了滿足工業控制系統多功能和數據處理能力的需求,設計了基于CPCI總線的一體化數據處理中心。系統以FPGA芯片為硬件控制核心,利用硬件描述語言Verilog進行編程,采用自頂向下和模塊化的設計方法,實現了在同一嵌入式產品上集成光纖通信、A/D、D/A、CPCI總線、SDRAM存儲等功能,實現了系統的一體化、小型化。實際應用表明本系統穩定可靠、易于維護,滿足工業控制領域的需求。

    標簽: CPCI 總線 數據處理中心

    上傳時間: 2013-10-18

    上傳用戶:xmsmh

  • DDR2_DDR3_SDRAM的PCB布線規則指導

    詳細權威的DDR布線指導

    標簽: DDR SDRAM PCB 布線規則

    上傳時間: 2014-12-30

    上傳用戶:cepsypeng

  • 最詳細的NIOSII教程

      核心板配置    核心板配置癿FPGA芯片是Cyclone II系列癿EP2C8Q208C,具有8256個LEs,36個M4K RAM blocks (4Kbits plus 512 parity bits),同時具有165,888bit癿RAM,支持18個Embedded multipliers和2個PLL,資源配備十分豐富。實驗證明,返款芯片在嵌入NIOS II軟核將黑釐開収板癿所有外謳全部跑起來,僅占全部資源癿70-80% ;    核心板同時配備了64Mbit癿SDRAM,對亍運行NIOS軟核提供了有力癿保障,返款芯片為時鐘頻率有143MHz,實驗證明,NIOS II軟核主頻可以平穩運行120MHz,速度迓是相當忚癿;    16Mbit癿配置芯片也為返款核心板增色丌少,丌僅可以存儲配置信息,同時迓可以實現NIOS II軟件程序存儲,你編寫癿程序再大也沒有后頊乀憂了。    20M癿有源晶振也是必丌可少癿,他是整個系統癿時鐘源泉;4個LED對亍調試來說更是提供了徑多方便;復位按鍵,重新配置按鍵,配置指示燈一個也丌能少;同時支持AS模式和JTAG模式;    除此以外,核心板一個更大的特點是它可以獨立亍底板單獨運行,為此配備了5V癿電源接口,高質量癿紅色開關,為了安全迓加入了自恢復保險絲。當然擴展口是丌能少癿,除了SDRAM占用癿38個IO口外,其他100個IO全部擴展出來,為大家可以迕行自我擴展實驗做好了充分癿準備。   四、 下擴展板配置   為了讓FPGA収揮它癿強大功能,黑釐開収板為其謳計一款資源豐富癿下擴展板(乀所以叨下擴展板,是因為我們后續迓會有上擴展板)。下面我們就來簡單介終一下下擴展板癿資源配置。    支持網絡功能,配置ENC28J60網口芯片。ENC28J60是Microchip Technology(美國微芯科技公司)推出癿28引腳獨立以太網控刢器。目前市場上大部分以太網控刢器癿封裝均赸過80引腳,而符吅IEEE 802.3協議癿ENC28J60叧有28引腳,既能提供相應癿功能,又可以大大簡化相關謳計,減小空間;    支持USB功能,配置CH376芯片。CH376 支持USB 謳備方式和USB 主機方式,幵丏內置了USB 途訊協議癿基本固件,內置了處理Mass-Storage海量存儲謳備癿與用途訊協議癿固件,內置了SD 卡癿途訊接口固件,內置了FAT16和FAT32 以及FAT12 文件系統癿管理固件,支持常用癿USB 存儲謳備(包括U 盤/USB 硬盤/USB 閃存盤/USB 讀卡器)和SD 卡(包括標準容量SD 卡和高容量HC-SD 卡以及協議兼容癿MMC 卡和TF 卡);    支持板載128*64的點陣LCD。ST7565P控刢芯片,內置DC/DC電路,途過軟件調節對比度。該芯片支持,幵口和串口丟種方式;

    標簽: NIOSII 教程

    上傳時間: 2013-11-23

    上傳用戶:ouyangtongze

  • SmartARM9B92工控教學開發平臺簡介

    SmartARM9B92 是由廣州致遠電子有限公司完全按照工業級標準(EMC/EMI)設計開發的一款通用工控/教學開發平臺,其核心控制器采用了TI 公司最新推出的LM3S9000 系列芯片。LM3S9000 在通用處理性能方面取得了最新突破,實現了連接性、存儲器配置與高級運動控制的完美結合。SmartARM9B92 開發平臺提供了豐富的接口:外部總線接口(EPI)、USB OTG 接口、10/100Mbps 以太網接口、帶電氣隔離的CAN 接口、電機驅動板接口、帶電氣隔離的RS-485 接口、I2S 音頻接口、UART/Modem 接口和SD 卡接口等,同時集成了大容量存儲器,包括SRAM、SDRAM、NOR Flash 和NAND Flash。SmartARM9B92平臺將LM3S9B92 的功能特性發揮的淋漓盡致,最大程度上滿足客戶的應用需求。

    標簽: SmartARM9 SmartARM B92 9B

    上傳時間: 2013-10-31

    上傳用戶:hewenzhi

  • GPON中ONU系統研究和GTC層接口設計

    本文首先從無源光網絡的原理出發,分析了目前幾種PON技術,進行比較后指出了GPON的優勢。然后闡述了GPON系統的結構、工作原理以及其協議規范,重點是TC層結構,描述了控制平面(C/M)和用戶(U)平面協議棧。接下來介紹了ONU的分層功能模塊,并依此提出了ONU的分層設計思想,將ONU端劃分為物理媒介層(PMD)、傳輸匯聚層(GTC)及管理控制層(OMCI),在此基礎上提出了ONU的整體設計方案及主要芯片選型。然后研究了ONU端匯聚(GTC)層接口,包括物理層接口,用戶網絡接口,管理控制接121和SDRAM接口,重點是使用Verilog編寫用戶網絡控制接口和SDRAM接口控制器并進行仿真驗證。最后對本文的工作和得到的結論進行總結,并明確了未來需要改進和展開的工作。

    標簽: GPON ONU GTC 系統研究

    上傳時間: 2014-12-30

    上傳用戶:w230825hy

  • 基于FPGA的實時視頻信號處理平臺的設計

    提出一種基于FPGA的實時視頻信號處理平臺的設計方法,該系統接收低幀率數字YCbCr 視頻信號,對接收的視頻信號進行格式和彩色空間轉換、像素和,利用片外SDRAM存儲器作為幀緩存且通過時序控制器進行幀率提高,最后通過VGA控制模塊對圖像信號進行像素放大并在VGA顯示器上實時顯示。整個設計使用Verilog HDL語言實現,采用Altera公司的EP2S60F1020C3N芯片作為核心器件并對功能進行了驗證。

    標簽: FPGA 實時視頻 信號處理平臺

    上傳時間: 2015-01-01

    上傳用戶:shizhanincc

  • MIG生成的DDR2+SDRAM控制器

    MIG生成的DDR2相關的代碼

    標簽: SDRAM MIG DDR 控制器

    上傳時間: 2013-10-12

    上傳用戶:z1191176801

  • 基于FPGA的LVDS高速數據通信卡設計

    基于FPGA、PCI9054、SDRAM和DDS設計了用于某遙測信號模擬源的專用板卡。PCI9054實現與上位機的數據交互,FPGA實現PCI本地接口轉換、數據接收發送控制及DDS芯片的配置。通過WDM驅動程序設計及MFC交互界面設計,最終實現了10~200 Mbit·s-1的LVDS數據接收及10~50 Mbit·s-1任意速率的LVDS數據發送。

    標簽: FPGA LVDS 高速數據 通信卡

    上傳時間: 2013-12-24

    上傳用戶:zhangchu0807

  • XAPP740利用AXI互聯設計高性能視頻系統

    This application note covers the design considerations of a system using the performance features of the LogiCORE™ IP Advanced eXtensible Interface (AXI) Interconnect core. The design focuses on high system throughput through the AXI Interconnect core with F MAX  and area optimizations in certain portions of the design. The design uses five AXI video direct memory access (VDMA) engines to simultaneously move 10 streams (five transmit video streams and five receive video streams), each in 1920 x 1080p format, 60 Hz refresh rate, and up to 32 data bits per pixel. Each VDMA is driven from a video test pattern generator (TPG) with a video timing controller (VTC) block to set up the necessary video timing signals. Data read by each AXI VDMA is sent to a common on-screen display (OSD) core capable of multiplexing or overlaying multiple video streams to a single output video stream. The output of the OSD core drives the DVI video display interface on the board. Performance monitor blocks are added to capture performance data. All 10 video streams moved by the AXI VDMA blocks are buffered through a shared DDR3 SDRAM memory and are controlled by a MicroBlaze™ processor. The reference system is targeted for the Virtex-6 XC6VLX240TFF1156-1 FPGA on the Xilinx® ML605 Rev D evaluation board

    標簽: XAPP 740 AXI 互聯

    上傳時間: 2013-11-23

    上傳用戶:shen_dafa

主站蜘蛛池模板: 渝北区| 雅安市| 循化| 无棣县| 铅山县| 丹棱县| 湛江市| 孟州市| 乌什县| 富锦市| 钟祥市| 拉孜县| 明星| 呼伦贝尔市| 青田县| 大英县| 江阴市| 巧家县| 广东省| 阿城市| 剑阁县| 安龙县| 博白县| 黄大仙区| 屏东市| 象山县| 沛县| 武定县| 江油市| 富锦市| 龙岩市| 吴旗县| 洛南县| 民勤县| 澜沧| 九龙县| 武冈市| 南和县| 高陵县| 漠河县| 张家口市|