亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

CPU芯片邏輯設(shè)計技術(shù)

  • 6.2.3 ALTERA芯片配置電路設計

    6.2.3 ALTERA芯片配置電路設計。

    標簽: ALTERA 芯片 配置電路

    上傳時間: 2013-10-31

    上傳用戶:cainaifa

  • 基于FPGA的CPU設計

    FPGA的CPU設計

    標簽: FPGA CPU

    上傳時間: 2015-01-01

    上傳用戶:lansedeyuntkn

  • FPGA-CPLD芯片設置方法

    FPGA-CPLD芯片設置方法

    標簽: FPGA-CPLD 芯片設置

    上傳時間: 2015-01-01

    上傳用戶:luopoguixiong

  • 各種集成芯片的封裝尺寸

    各種集成芯片的封裝尺寸,學習PCB的必備材料

    標簽: 集成芯片 封裝尺寸

    上傳時間: 2013-11-18

    上傳用戶:kristycreasy

  • 芯片封裝方式詳解

    最全的芯片封裝方式(圖文對照)

    標簽: 芯片封裝 方式

    上傳時間: 2015-01-01

    上傳用戶:yanyueshen

  • Altera 28nm FPGA芯片精彩剖析

    電子發燒友網訊: Altera公司 28nm FPGA系列芯片共包括三大系列:Stratix V、Arria V與Cyclone V系列芯片。近日,Altera公司也正式宣布該三大系列芯片已全部開始量產出貨。Altera公司憑借著其28nm FPGA芯片在性能和成本上的優勢,未來的前景勢必無法估量。通過本文對Altera公司 28nm FPGA系列芯片的基本性能、市場優勢、型號差異以及典型應用等介紹,電子發燒友網小編將帶領大家一起來感受Altera公司28nm FPGA系列芯片的“雄韜偉略”,深入闡述如何更好地為你未來的設計選擇相應的Altera 28nm FPGA 芯片。  

    標簽: Altera FPGA 28 nm

    上傳時間: 2013-10-31

    上傳用戶:半熟1994

  • Arria V系列 FPGA芯片白皮書(英文)

      Arria V系列 FPGA芯片基本描述   (1)28nm FPGA,在成本、功耗和性能上達到均衡;   (2)包括低功耗6G和10G串行收發器;   (3)總功耗比6G Arria II FPGA低40%;   (4)豐富的硬核IP模塊,提高了集成度   (5)目前市場上支持10.3125Gbps收發器技術、功耗最低的中端FPGA。

    標簽: Arria FPGA V系列 芯片

    上傳時間: 2013-10-21

    上傳用戶:lht618

  • 全新賽靈思(Xilinx)FPGA 7系列芯片精彩剖析

        全新賽靈思(Xilinx)FPGA 7系列芯片精彩剖析:賽靈思的最新7系列FPGA芯片包括3個子系列,Artix-7、 Kintex-7和Virtex-7。在介紹芯片之前,先看看三個子系列芯片的介紹表,如下表1所示:   表1 全新Xilinx FPGA 7系列子系列介紹表   (1) Artix-7 FPGA系列——業界最低功耗和最低成本   通過表1我們不難得出以下結論: 與上一代 FPGA相比,其功耗降低了50%,成本削減了35%,性能提高30%,占用面積縮減了50%,賽靈思FPGA芯片在升級中,功耗和性能平衡得非常好。

    標簽: Xilinx FPGA 賽靈思 系列芯片

    上傳時間: 2013-12-20

    上傳用戶:dongbaobao

  • 賽靈思FPGA芯片架構分析

    賽靈思FPGA芯片論文,值得一看。

    標簽: FPGA 賽靈思 芯片架構

    上傳時間: 2015-01-02

    上傳用戶:ljt101007

  • 基于FPGA的DDS IP核設計方案

    以Altera公司的Quartus Ⅱ 7.2作為開發工具,研究了基于FPGA的DDS IP核設計,并給出基于Signal Tap II嵌入式邏輯分析儀的仿真測試結果。將設計的DDS IP核封裝成為SOPC Builder自定義的組件,結合32位嵌入式CPU軟核Nios II,構成可編程片上系統(SOPC),利用極少的硬件資源實現了可重構信號源。該系統基本功能都在FPGA芯片內完成,利用 SOPC技術,在一片 FPGA 芯片上實現了整個信號源的硬件開發平臺,達到既簡化電路設計、又提高系統穩定性和可靠性的目的。

    標簽: FPGA DDS IP核 設計方案

    上傳時間: 2013-12-22

    上傳用戶:forzalife

主站蜘蛛池模板: 马尔康县| 云和县| 资中县| 广河县| 福鼎市| 新昌县| 涟源市| 竹溪县| 东兰县| 洞头县| 兴海县| 南川市| 吴旗县| 西和县| 惠来县| 京山县| 高州市| 涟源市| 宜章县| 石景山区| 图木舒克市| 林州市| 乌拉特中旗| 青阳县| 大兴区| 桓仁| 河津市| 靖远县| 永吉县| 东明县| 滕州市| 永吉县| 闻喜县| 香河县| 海口市| 新昌县| 丰台区| 深圳市| 江口县| 巴南区| 开封县|