亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

CPU芯片邏輯設(shè)(shè)計(jì)(jì)技術(shù)(shù)

  • 開(kāi)關(guān)電源的PCB設(shè)計(jì)規(guī)范.PDF

    開(kāi)關(guān)電源的PCB設(shè)計(jì)規(guī)范.PDF

    標(biāo)簽: pcb 開(kāi)關(guān)電源

    上傳時(shí)間: 2021-12-12

    上傳用戶:

  • J-LINK下載器

    首先下載軟件,解壓軟件,安裝在程序中找到SEGGER,選里面的J-FLASH,進(jìn)入界面,剛開(kāi)始的那個(gè)界面可以忽略,不用建project也可以;單擊菜單欄的“Options---Project settings”打開(kāi)設(shè)置,進(jìn)行jlink配置;正在General選項(xiàng),選擇“USB”,一般都是默認(rèn)配置,確認(rèn)一下即可;然后在CPU選項(xiàng),選擇芯片型號(hào),先選擇“Device”才能選擇芯片型號(hào),芯片型號(hào),要根據(jù)你使用的芯片進(jìn)行選擇;在Target interface選項(xiàng) 里面選擇SWD模式;首先Target里面選“Connection”連接目標(biāo)芯片,然后 Target--Auto進(jìn)行程序燒寫(xiě);首先Target里面選擇“Connection”連接目標(biāo)芯片,然后 Target--Auto進(jìn)行程序燒寫(xiě).SEGGER J-Links are the most widely used line of debug probes available today. They've proven their value for more than 10 years in embedded development. This popularity stems from the unparalleled performance, extensive feature set, large number of supported CPUs, and compatibility with all popular development environments.

    標(biāo)簽: JLINK

    上傳時(shí)間: 2022-03-22

    上傳用戶:

  • SEGGER J-FlASH ARM(jlink驅(qū)動(dòng))_V4.08_免費(fèi)版

    1:打開(kāi)J-Flash ARM后,首先點(diǎn)擊File-OpenProject...,從中選擇STM32F103RB.jflash。(例子芯片,直接在提示的目錄下找)    2.點(diǎn)擊File-Open data file...選擇要燒錄的可執(zhí)行文件(.hex 或者 .bin) 3:options-project settings  在里面配置cpu型號(hào),下載方式 4: 選擇燒錄文件后,點(diǎn)擊Target-connect,鏈接一下硬件是否通。如果能夠連接成功會(huì)了LOG窗口最后一行顯示“Connected successfully”。5:按F3擦除芯片。6.按F5鍵將程序?qū)懭胄酒?.硬件鏈接上之后,點(diǎn)擊Target-Secure chip防止程序被惡意讀出。如果您的芯片用于調(diào)試,不要執(zhí)行本步驟。

    標(biāo)簽: J-Flash

    上傳時(shí)間: 2022-06-22

    上傳用戶:kingwide

  • 雙相DC-DC電源管理芯片均流控制電路的分析與設(shè)計(jì).rar

    電源是電子設(shè)備的重要組成部分,其性能的優(yōu)劣直接影響著電子設(shè)備的穩(wěn)定性和可靠性。隨著電子技術(shù)的發(fā)展,電子設(shè)備的種類越來(lái)越多,其對(duì)電源的要求也更加靈活多樣,因此如何很好的解決系統(tǒng)的電源問(wèn)題已經(jīng)成為了系統(tǒng)成敗的關(guān)鍵因素。 本論文研究選取了BICMOS工藝,具有功耗低、集成度高、驅(qū)動(dòng)能力強(qiáng)等優(yōu)點(diǎn)。根據(jù)電流模式的PWM控制原理,研究設(shè)計(jì)了一款基于BICMOS工藝的雙相DC-DC電源管理芯片。本電源管理芯片自動(dòng)控制兩路單獨(dú)的轉(zhuǎn)換器工作,兩相結(jié)構(gòu)能提供大的輸出電流,但是在開(kāi)關(guān)上的功耗卻很低。芯片能夠精確的調(diào)整CPU核心電壓,對(duì)稱不同通道之間的電流。本電源管理芯片單獨(dú)檢測(cè)每一通道上的電流,以精確的獲得每個(gè)通道上的電流信息,從而更好的進(jìn)行電流對(duì)稱以及電路的保護(hù)。 文中對(duì)該DC-DC電源管理芯片的主要功能模塊,如振蕩器電路、鋸齒波發(fā)生電路、比較器電路、平均電流電路、電流檢測(cè)電路等進(jìn)行了設(shè)計(jì)并給出了仿真驗(yàn)證結(jié)果。該芯片只需外接少數(shù)元件就可構(gòu)成一個(gè)高性能的雙相DC-DC開(kāi)關(guān)電源,可廣泛應(yīng)用于CPU供電系統(tǒng)等。 通過(guò)應(yīng)用Hspice軟件對(duì)該變換器芯片的主要模塊電路進(jìn)行仿真,驗(yàn)證了設(shè)計(jì)方案和理論分析的可行性和正確性,同時(shí)在芯片模塊電路設(shè)計(jì)的基礎(chǔ)上,應(yīng)用0.8μmBICMOS工藝設(shè)計(jì)規(guī)則完成了芯片主要模塊的版圖繪制,編寫(xiě)了DRC、LVS文件并驗(yàn)證了版圖的正確性。所設(shè)計(jì)的基于BICMOS工藝的DC-DC電源管理芯片的均流控制電路達(dá)到了預(yù)期的要求。

    標(biāo)簽: DC-DC 雙相

    上傳時(shí)間: 2013-06-06

    上傳用戶:dbs012280

  • 12位4通道并行串行模數(shù)轉(zhuǎn)換芯片ADS7824的原理及應(yīng)用

    ADS7824是美國(guó)BB公司生產(chǎn)的12位開(kāi)關(guān)電容式逐次逼近型模/數(shù)轉(zhuǎn)換芯片.它具有與CPU的并行/串行接口,功耗低,片上資源豐富,接口靈活等特點(diǎn).文中詳細(xì)介紹了ADS7824的工作原理、引腳定義、工作

    標(biāo)簽: 7824 ADS 4通道 并行

    上傳時(shí)間: 2013-07-08

    上傳用戶:yy307115118

  • 基于FPGA的8位增強(qiáng)型CPU設(shè)計(jì)與驗(yàn)證

    隨著信息技術(shù)的發(fā)展,系統(tǒng)級(jí)芯片SoC(System on a Chip)成為集成電路發(fā)展的主流。SoC技術(shù)以其成本低、功耗小、集成度高的優(yōu)勢(shì)正廣泛地應(yīng)用于嵌入式系統(tǒng)中。通過(guò)對(duì)8位增強(qiáng)型CPU內(nèi)核的研究及其在FPGA(Field Programmable Gate Arrav)上的實(shí)現(xiàn),對(duì)SoC設(shè)計(jì)作了初步研究。 在對(duì)Intel MCS-8051的匯編指令集進(jìn)行了深入地分析的基礎(chǔ)上,按照至頂向下的模塊化的高層次設(shè)計(jì)流程,對(duì)8位CPU進(jìn)行了頂層功能和結(jié)構(gòu)的定義與劃分,并逐步細(xì)化了各個(gè)層次的模塊設(shè)計(jì),建立了具有CPU及定時(shí)器,中斷,串行等外部接口的模型。 利用5種尋址方式完成了8位CPU的數(shù)據(jù)通路的設(shè)計(jì)規(guī)劃。利用有限狀態(tài)機(jī)及微程序的思想完成了控制通路的各個(gè)層次模塊的設(shè)計(jì)規(guī)劃。利用組合電路與時(shí)序電路相結(jié)合的思想完成了定時(shí)器,中斷以及串行接口的規(guī)劃。采用邊沿觸發(fā)使得一個(gè)機(jī)器周期對(duì)應(yīng)一個(gè)時(shí)鐘周期,執(zhí)行效率提高。使用硬件描述語(yǔ)言實(shí)現(xiàn)了各個(gè)模塊的設(shè)計(jì)。借助EDA工具ISE集成開(kāi)發(fā)環(huán)境完成了各個(gè)模塊的編程、調(diào)試和面向FPGA的布局布線;在Synplify pro綜合工具中完成了綜合;使用Modelsim SE仿真工具對(duì)其進(jìn)行了完整的功能仿真和時(shí)序仿真。 設(shè)計(jì)了一個(gè)通用的擴(kuò)展接口控制器對(duì)原有的8位處理器進(jìn)行擴(kuò)展,加入高速DI,DO以及SPI接口,增強(qiáng)了8位處理器的功能,可以用于現(xiàn)有單片機(jī)進(jìn)行升級(jí)和擴(kuò)展。 本設(shè)計(jì)的CPU全面兼容MCS-51匯編指令集全部的111條指令,在時(shí)鐘頻率和指令的執(zhí)行效率指標(biāo)上均優(yōu)于傳統(tǒng)的MCS-51內(nèi)核。本設(shè)計(jì)以硬件描述語(yǔ)言代碼形式存在可與任何綜合庫(kù)、工藝庫(kù)以及FPGA結(jié)合開(kāi)發(fā)出用戶需要的固核和硬核,可讀性好,易于擴(kuò)展使用,易于升級(jí),比較有實(shí)用價(jià)值。本設(shè)計(jì)通過(guò)FPGA驗(yàn)證。

    標(biāo)簽: FPGA CPU 8位 增強(qiáng)型

    上傳時(shí)間: 2013-04-24

    上傳用戶:jlyaccounts

  • 基于FPGA的64位CPU驗(yàn)證平臺(tái)的建立

    現(xiàn)代IC設(shè)計(jì)中,隨著設(shè)計(jì)規(guī)模的擴(kuò)大和復(fù)雜度的增長(zhǎng),驗(yàn)證成為最嚴(yán)峻的挑戰(zhàn)之一。在現(xiàn)代ASIC設(shè)計(jì)中,很難用單一的驗(yàn)證方法來(lái)對(duì)復(fù)雜芯片進(jìn)行有效的驗(yàn)證,為了將設(shè)計(jì)錯(cuò)誤減少到可接受的最小量,需要將一系列的驗(yàn)證方法和工具結(jié)合起來(lái)。 在64位全定制嵌入式CPU設(shè)計(jì)過(guò)程中,使用了多種驗(yàn)證技術(shù)和方法,并將FPGA驗(yàn)證作為ASIC驗(yàn)證的重要補(bǔ)充,加強(qiáng)了設(shè)計(jì)正確的可靠性。 論文首先介紹了64位CPU的結(jié)構(gòu),結(jié)合選用的Xilinx的Virtex

    標(biāo)簽: FPGA CPU

    上傳時(shí)間: 2013-04-24

    上傳用戶:003030

  • PKM32AG芯片數(shù)據(jù)手冊(cè)

    EAGLE是一款多媒體處理器。EAGLE集成了帶有DSP特性的32位EISC CPU處理器、H.264解碼器、JPEG解碼器、2D圖像引擎、聲音混音器、具有OSD功能的CRT控制器、視頻編碼器、視頻解碼接口模塊、USB主/從和通用I/O外設(shè)接口。視頻芯片和聲音芯片的集成使得基于EAGLE的系統(tǒng)開(kāi)發(fā)成本、時(shí)間、復(fù)雜度都大大縮減,系統(tǒng)的開(kāi)發(fā)僅僅需要增加存儲(chǔ)器和I/O設(shè)備例如LCD panel,flash等等就可完成,幫助系統(tǒng)設(shè)計(jì)師降低設(shè)計(jì)難度和減少設(shè)計(jì)時(shí)間。

    標(biāo)簽: PKM 32 AG 芯片數(shù)據(jù)

    上傳時(shí)間: 2013-06-27

    上傳用戶:星仔

  • pcb layout規(guī)則

    LAYOUT REPORT .............. 1   目錄.................. 1     1. PCB LAYOUT 術(shù)語(yǔ)解釋(TERMS)......... 2     2. Test Point : ATE 測(cè)試點(diǎn)供工廠ICT 測(cè)試治具使用............ 2     3. 基準(zhǔn)點(diǎn) (光學(xué)點(diǎn)) -for SMD:........... 4     4. 標(biāo)記 (LABEL ING)......... 5     5. VIA HOLE PAD................. 5     6. PCB Layer 排列方式...... 5     7.零件佈置注意事項(xiàng) (PLACEMENT NOTES)............... 5     8. PCB LAYOUT 設(shè)計(jì)............ 6     9. Transmission Line ( 傳輸線 )..... 8     10.General Guidelines – 跨Plane.. 8     11. General Guidelines – 繞線....... 9     12. General Guidelines – Damping Resistor. 10     13. General Guidelines - RJ45 to Transformer................. 10     14. Clock Routing Guideline........... 12     15. OSC & CRYSTAL Guideline........... 12     16. CPU

    標(biāo)簽: layout pcb

    上傳時(shí)間: 2013-12-20

    上傳用戶:康郎

  • DAB基帶芯片解析

    DAB基帶芯片是一款集成面積小、功耗低、可用于移動(dòng)和便攜設(shè)備的DAB基帶解碼器和MPEGL2音頻解碼器。本設(shè)計(jì)完全自主開(kāi)發(fā),可以對(duì)DABETSI300401傳輸幀進(jìn)行全速解碼,包括數(shù)字混頻、同步/跟蹤和解調(diào)。基帶解碼器可同時(shí)對(duì)傳輸幀內(nèi)的兩路音頻、數(shù)據(jù)或視頻節(jié)目進(jìn)行解碼。解碼后的音頻節(jié)目可以通過(guò)上MPEGL2音頻解碼器播放,數(shù)據(jù)/視頻節(jié)目可以通過(guò)外部CPU進(jìn)一步處理和顯示。

    標(biāo)簽: DAB 基帶芯片

    上傳時(shí)間: 2013-11-16

    上傳用戶:woshini123456

主站蜘蛛池模板: 通海县| 黑河市| 吉林市| 镇原县| 嘉黎县| 封开县| 三江| 阆中市| 丰都县| 张家口市| 澄江县| 崇明县| 揭东县| 林西县| 高州市| 西和县| 铜陵市| 延寿县| 四子王旗| 深泽县| 潜山县| 太谷县| 屏东市| 聂拉木县| 于田县| 滨州市| 葵青区| 东阳市| 临安市| 新源县| 响水县| 兴城市| 汉川市| 永仁县| 全南县| 雷州市| 南岸区| 定日县| 错那县| 陆良县| 杭州市|