亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

CMOS圖像傳感器

  • MPEG2視頻解碼器的FPGA設(shè)計(jì).rar

    MPEG-2是MPEG組織在1994年為了高級工業(yè)標(biāo)準(zhǔn)的圖象質(zhì)量以及更高的傳輸率所提出的視頻編碼標(biāo)準(zhǔn),其優(yōu)秀性使之成為過去十年應(yīng)用最為廣泛的標(biāo)準(zhǔn),也是未來十年影響力最為廣泛的標(biāo)準(zhǔn)之一。 本文以MPEG-2視頻標(biāo)準(zhǔn)為研究內(nèi)容,建立系統(tǒng)級設(shè)計(jì)方案,設(shè)計(jì)FPGA原型芯片,并在FPGA系統(tǒng)中驗(yàn)證視頻解碼芯片的功能。最后在0.18微米工藝下實(shí)現(xiàn)ASIC的前端設(shè)計(jì)。完成的主要工作包括以下幾個方面: 1.完成解碼系統(tǒng)的體系結(jié)構(gòu)的設(shè)計(jì),采用了自頂而下的設(shè)計(jì)方法,實(shí)現(xiàn)系統(tǒng)的功能單元的劃分;根據(jù)其視頻解碼的特點(diǎn),確定解碼器的控制方式;把視頻數(shù)據(jù)分文幀內(nèi)數(shù)據(jù)和幀間數(shù)據(jù),實(shí)現(xiàn)兩種數(shù)據(jù)的并行解碼。 2.實(shí)現(xiàn)了具體模塊的設(shè)計(jì):根據(jù)本文研究的要求,在比特流格式器模塊設(shè)計(jì)中提出了特有的解碼方式;在可變長模塊中的變長數(shù)據(jù)解碼采用組合邏輯外加查找表的方式實(shí)現(xiàn),大大減少了變長數(shù)據(jù)解碼的時間;IQ、IDCT模塊采用流水的設(shè)計(jì)方法,減少數(shù)據(jù)計(jì)算的時間:運(yùn)動補(bǔ)償模塊,針對模塊數(shù)據(jù)運(yùn)算量大和訪問幀存儲器頻繁的特點(diǎn),采用四個插值單元同時處理,增加像素緩沖器,充分利用并行性結(jié)構(gòu)等方法來加快運(yùn)動補(bǔ)償速度。 3.根據(jù)視頻解碼的參考軟件,通過解碼系統(tǒng)的仿真結(jié)果和軟件結(jié)果的比較來驗(yàn)證模塊的功能正確性。最后用FPGA開發(fā)板實(shí)現(xiàn)了解碼系統(tǒng)的原型芯片驗(yàn)證,取得了良好的解碼效果。 整個設(shè)計(jì)采用Verilog HDL語言描述,通過了現(xiàn)場可編程門陣列(FPGA)的原型驗(yàn)證,并采用SIMC0.18μm工藝單元庫完成了該電路的邏輯綜合。經(jīng)過實(shí)際視頻碼流測試,本文設(shè)計(jì)可以達(dá)到MPEG-2視頻主類主級的實(shí)時解碼的技術(shù)要求。

    標(biāo)簽: MPEG2 FPGA 視頻解碼器

    上傳時間: 2013-07-27

    上傳用戶:ice_qi

  • 基于ARM-LINUX的嵌入式媒體播放器的研究與實(shí)現(xiàn)

    隨著科學(xué)技術(shù)的發(fā)展,人們對生活質(zhì)量的要求越來越高,在視聽享受方面,家庭影院越來越普遍,便攜式電子設(shè)備也日趨成熟。目前,人們對嵌入式媒體播放器的研究越來越廣泛了,國內(nèi)外已經(jīng)出現(xiàn)了像MP3、MP4和智能手機(jī)等眾多樣式的便攜式嵌入式媒體播放器。但由于種種環(huán)境及條件的限制,這些便攜式的媒體播放器都只能播放單一的或幾種固定的媒體格式,可擴(kuò)展性都比較差;而現(xiàn)在隨著應(yīng)用的不斷增多,越來越多的更先進(jìn)的壓縮算法被提出,導(dǎo)致了媒體格式的多樣化,在這種情況下,必然要求嵌入式媒體播放器要適應(yīng)多種格式。為此,通過對各種PC機(jī)上的播放器設(shè)計(jì)架構(gòu)的研究與借鑒,在本文中主要在軟件方面為嵌入式媒體播放器設(shè)計(jì)了一種可擴(kuò)展性架構(gòu),并設(shè)計(jì)了播放器界面,實(shí)現(xiàn)了一些播放器的功能。 另外,在本文還介紹了一種基于嵌入式技術(shù)的多媒體播放器的系統(tǒng)設(shè)計(jì)方案。該系統(tǒng)主要是通過在嵌入式芯片上加載操作系統(tǒng),同時擴(kuò)充必要的接口,在操作系統(tǒng)的支持下,開發(fā)多媒體播放器。 在本文的整個系統(tǒng)設(shè)計(jì)過程中,采用了Intel公司的PXA270處理器芯片,外擴(kuò)展了USB接口,定制并加載了Linux操作系統(tǒng),在操作系統(tǒng)的支持下,對各個外擴(kuò)的接口進(jìn)行了驅(qū)動程序的編寫,同時應(yīng)用QT/Embedded開發(fā)了多媒體播放器的圖形界面并實(shí)現(xiàn)了相應(yīng)的功能,最后,圖像既可顯示在LCD顯示屏上也可通過VGA接口顯示在電腦顯示屏上,聲音信號則是通過PXA270處理器的IIS總線傳給CODEC芯片,然后將其轉(zhuǎn)換為模擬信號,進(jìn)而通過音箱或者耳機(jī)等設(shè)備放出。

    標(biāo)簽: ARM-LINUX 嵌入式 媒體播放器

    上傳時間: 2013-06-19

    上傳用戶:stvnash

  • 基于H.264的無線傳輸差錯控制及解碼器的ARM實(shí)現(xiàn)

    信息化社會的到來以及IP技術(shù)的興起,正深刻的改變著電信網(wǎng)絡(luò)的面貌以及未來技術(shù)發(fā)展的走向。無線通信技術(shù)的發(fā)展為實(shí)現(xiàn)數(shù)字化社區(qū)提供了有力的保證。而視頻通信則成為多媒體業(yè)務(wù)的核心。如何在環(huán)境惡劣的無線環(huán)境中,實(shí)時傳輸高質(zhì)量的視頻面臨著巨大的挑戰(zhàn),因此這也成為人們的研究熱點(diǎn)。 對于無線移動信道來說,網(wǎng)絡(luò)的可用帶寬是有限的。由于多徑、衰落、時延擴(kuò)展、噪聲影響和信道干擾等原因,無線移動通信不僅具有帶寬波動的特點(diǎn),而且信道誤碼率高,經(jīng)常會出現(xiàn)連續(xù)的、突發(fā)性的傳輸錯誤。無線信道可用帶寬與傳輸速率的時變特性,使得傳輸?shù)目煽啃源鬄榻档汀?視頻播放具有嚴(yán)格的實(shí)時性要求,這就要求網(wǎng)絡(luò)為視頻的傳輸提供足夠的帶寬.有保障的延時和誤碼率。為了獲得可接受的重建視頻質(zhì)量,視頻傳輸至少需要28Kbps左右的帶寬。而且視頻傳輸對時延非常敏感。然而無線移動網(wǎng)絡(luò)卻無法提供可靠的服務(wù)質(zhì)量。 基于無線視頻通信面臨的挑戰(zhàn),本文在對新一代視頻編碼國際標(biāo)準(zhǔn)H.264/AVC研究的基礎(chǔ)上,主要在提高其編碼效率和H.264的無線傳輸抗誤碼性能,以及如何在嵌入式環(huán)境下實(shí)現(xiàn)H.264解碼器進(jìn)行了研究。 結(jié)合低碼率和幀內(nèi)刷新,提出一種針對感興趣區(qū)的可變幀內(nèi)刷新方法。實(shí)驗(yàn)表明該方法可以使用較少的碼率對感興趣區(qū)域進(jìn)行更好的錯誤控制,以提高區(qū)域圖像質(zhì)量,同時能根據(jù)感興趣區(qū)及信道的狀況自動調(diào)整宏塊刷新數(shù)量,充分利用有限的碼率。 為了有效的平衡編碼效率和抗誤碼能力的之間的矛盾,筆者提出了一種自適應(yīng)FMO(Flexible Macroblock Order)編碼方法,可根據(jù)圖像的復(fù)雜度自適應(yīng)地選擇編碼所需的FMO模式。仿真結(jié)果表明這種FMO編碼方式完全可行,且在運(yùn)動復(fù)雜度頻繁變化時效果更加明顯,完全可應(yīng)用在環(huán)境惡劣的無線信道中。 在對嵌入式PXA270硬件結(jié)構(gòu)和X264研究的基礎(chǔ)上,基本實(shí)現(xiàn)了基于H.264的嵌入式解碼,在PXA270基礎(chǔ)上進(jìn)行環(huán)境的配置,定制WirtCE操作系統(tǒng),并編譯、產(chǎn)生開發(fā)所用的SDK和下載內(nèi)核到目標(biāo)機(jī)。利用開發(fā)工具EVC實(shí)現(xiàn)在PC機(jī)上的實(shí)時開發(fā)和在線仿真調(diào)試,最終實(shí)現(xiàn)了對無差錯H.264碼流實(shí)時解碼。

    標(biāo)簽: 264 ARM 無線傳輸 差錯控制

    上傳時間: 2013-06-18

    上傳用戶:也一樣請求

  • 基于DSPFPGA的H264AVC實(shí)時編碼器

    H.264/AVC是ITU-T和ISO聯(lián)合推出的新標(biāo)準(zhǔn),采用了近幾年視頻編碼方面的先進(jìn)技術(shù),以較高編碼效率和網(wǎng)絡(luò)友好性成為新一代國際視頻編碼標(biāo)準(zhǔn)。 本文以實(shí)現(xiàn)D1格式的H.264/AVC實(shí)時編碼器為目標(biāo),作者負(fù)責(zé)系統(tǒng)架構(gòu)設(shè)計(jì),軟硬件劃分以及部分模塊的硬件算法設(shè)計(jì)與實(shí)現(xiàn)。通過對H.264/AVC編碼器中主要模塊的算法復(fù)雜度的評估,算法特點(diǎn)的分析,同時考慮到編碼器系統(tǒng)的可伸縮性,可擴(kuò)展性,本文采用了DSP+FPGA的系統(tǒng)架構(gòu)。DSP充當(dāng)核心處理器,而FPGA作為協(xié)處理器,針對編碼器中最復(fù)雜耗時的模塊一運(yùn)動估計(jì)模塊,設(shè)計(jì)相應(yīng)的硬件加速引擎,以提供編碼器所需要的實(shí)時性能。 H.264/AVC仍基于以前視頻編碼標(biāo)準(zhǔn)的運(yùn)動補(bǔ)償混合編碼方案,其中一個主要的不同在于幀間預(yù)測采用了可變塊尺寸的運(yùn)動估計(jì),同時運(yùn)動向量精度提高到1/4像素。更小和更多形狀的塊分割模式的采用,以及更加精確的亞像素位置的預(yù)測,可以改善運(yùn)動補(bǔ)償精度,提高圖像質(zhì)量和編碼效率,但同時也大大增加了編碼器的復(fù)雜度,因此需要設(shè)計(jì)專門的硬件加速引擎。 本文給出了1/4像素精度的運(yùn)動估計(jì)基于FPGA的硬件算法設(shè)計(jì)與實(shí)現(xiàn),包括整像素搜索,像素插值,亞像素(1/2,1/4)搜索以及多模式選擇(支持全部七種塊分割模式)。設(shè)計(jì)中,將多處理器技術(shù)和流水線技術(shù)相結(jié)合,提供高性能的并行計(jì)算能力,同時,采用合理的存儲器組織結(jié)構(gòu)以提供高數(shù)據(jù)吞吐量,滿足運(yùn)算的帶寬要求,并使編碼器具有較好的可伸縮性。最后,在Modelsim環(huán)境下建立測試平臺,完成了對整個設(shè)計(jì)的RTL級的仿真驗(yàn)證,并針對Altera公司的FPGA芯片stratixⅡ系列的EP2S60-4器件進(jìn)行優(yōu)化,從而使工作頻率最終達(dá)到134MHz,分析數(shù)據(jù)表明該模塊能夠滿足編碼器的實(shí)時性要求。

    標(biāo)簽: DSPFPGA H264 264 AVC

    上傳時間: 2013-07-24

    上傳用戶:sn2080395

  • 基于FPGA的H264視頻編碼器設(shè)計(jì)

    隨著多媒體編碼技術(shù)的發(fā)展,視頻壓縮標(biāo)準(zhǔn)在很多領(lǐng)域都得到了成功應(yīng)用,如視頻會議(H.263)、DVD(MPEG-2)、機(jī)頂盒(MPEG-2)等等,而網(wǎng)絡(luò)帶寬的不斷提升和高效視頻壓縮技術(shù)的發(fā)展使人們逐漸把關(guān)注的焦點(diǎn)轉(zhuǎn)移到了寬帶網(wǎng)絡(luò)數(shù)字電視(IPTV)、流媒體等基于傳輸?shù)臉I(yè)務(wù)上來。帶寬的增加為流式媒體的發(fā)展鋪平了道路,而高效的視頻壓縮標(biāo)準(zhǔn)的出臺則是流媒體技術(shù)發(fā)展的關(guān)鍵。H.264/AVC是由國際電信聯(lián)合會和國際標(biāo)準(zhǔn)化組織共同發(fā)展的下一代視頻壓縮標(biāo)準(zhǔn)之一。新標(biāo)準(zhǔn)中采用了新的視頻壓縮技術(shù),如多模式幀間預(yù)測、1/4像素精度預(yù)測、整數(shù)DCT變換、變塊尺寸運(yùn)動補(bǔ)償、基于上下文的二元算術(shù)編碼(CABAC)、基于上下文的變長編碼(CAVLC)等等,這些技術(shù)的采用大大提高了視頻壓縮的效率,更有利于寬帶網(wǎng)絡(luò)數(shù)字電視(IPTV)、流媒體等基于傳輸?shù)臉I(yè)務(wù)的實(shí)現(xiàn)。 本文主要根據(jù)視頻會議應(yīng)用的需要對JM8.6代碼進(jìn)行優(yōu)化,目標(biāo)是實(shí)現(xiàn)基于Baseline的低復(fù)雜度的CIF編碼器,并對部分功能模塊進(jìn)行電路設(shè)計(jì)。在設(shè)計(jì)方法上采用自頂向下的設(shè)計(jì)方法,首先對H.264編碼器的C代碼和算法進(jìn)行優(yōu)化,并對優(yōu)化后的結(jié)果進(jìn)行測試比較,結(jié)果顯示在圖像質(zhì)量沒有明顯降低的情況下,H.264編碼器編碼CIF格式視頻每秒達(dá)到15幀以上,滿足了視頻會議應(yīng)用的實(shí)時性要求。然后,以C模型為參考對H.264編碼器的部分功能模塊電路進(jìn)行設(shè)計(jì)。采用Verilog HDL實(shí)現(xiàn)了這些模塊,并在Quartus Ⅱ中進(jìn)行了綜合、仿真、驗(yàn)證。主要完成了Zig-zag掃描和CAVLC模塊的設(shè)計(jì),詳細(xì)說明模塊的工作原理和過程,然后進(jìn)行多組的仿真測試,結(jié)果與C模型相應(yīng)部分的結(jié)果一致,證明了設(shè)計(jì)的正確性。

    標(biāo)簽: FPGA H264 視頻編碼器

    上傳時間: 2013-06-11

    上傳用戶:kjgkadjg

  • dsp下載器cpld程序

    dsp下載器cpld程序\r\n感興趣的朋友可以下來

    標(biāo)簽: cpld dsp 下載器 程序

    上傳時間: 2013-09-02

    上傳用戶:tedo811

  • 寬帶鏡頻抑制混頻器應(yīng)用研究

    雷達(dá)和通信系統(tǒng)中,采用鏡頻抑制混頻器能夠有效抑制鏡像頻率,提高系統(tǒng)的抗干擾能力,同時能夠有效的回收鏡頻能量,提高工作效率。在介紹鏡像干擾原理的基礎(chǔ)上,文中給出了一種鏡頻抑制混頻器的框圖,該結(jié)構(gòu)既能在接收機(jī)中作為鏡頻抑制混頻器,還能在發(fā)射機(jī)中作為單邊帶調(diào)制器。本文對某型下變頻器進(jìn)行了干擾分析,與鏡像抑制混頻器進(jìn)行了對比研究,提出了用鏡像抑制混頻器替代該型下變頻器的可行性。

    標(biāo)簽: 寬帶 鏡頻抑制 混頻器 應(yīng)用研究

    上傳時間: 2013-10-30

    上傳用戶:四只眼

  • 定時器芯片555,556,7555,7556之關(guān)的聯(lián)系與區(qū)別

    555 定時器是一種模擬和數(shù)字功能相結(jié)合的中規(guī)模集成器件。一般用雙極性工藝制作的稱為 555,用 CMOS 工藝制作的稱為 7555,除單定時器外,還有對應(yīng)的雙定時器 556/7556。555 定時器的電源電壓范圍寬,可在 4.5V~16V 工作,7555 可在 3~18V 工作,輸出驅(qū)動電流約為 200mA,因而其輸出可與 TTL、CMOS 或者模擬電路電平兼容。 555 定時器成本低,性能可靠,只需要外接幾個電阻、電容,就可以實(shí)現(xiàn)多諧振蕩器、單穩(wěn)態(tài)觸發(fā)器及施密特觸發(fā)器等脈沖產(chǎn)生與變換電路。它也常作為定時器廣泛應(yīng)用于儀器儀表、家用電器、電子測量及自動控制等方面。555 定時器的內(nèi)部包括兩個電壓比較器,三個等值串聯(lián)電阻,一個 RS 觸發(fā)器,一個放電管 T 及功率輸出級。它提供兩個基準(zhǔn)電壓VCC /3 和 2VCC /3 555 定時器的功能主要由兩個比較器決定。兩個比較器的輸出電壓控制 RS 觸發(fā)器和放電管的狀態(tài)。在電源與地之間加上電壓,當(dāng) 5 腳懸空時,則電壓比較器 A1 的反相輸入端的電壓為 2VCC /3,A2 的同相輸入端的電壓為VCC /3。若觸發(fā)輸入端 TR 的電壓小于VCC /3,則比較器 A2 的輸出為 1,可使 RS 觸發(fā)器置 1,使輸出端 OUT=1。如果閾值輸入端 TH 的電壓大于 2VCC/3,同時 TR 端的電壓大于VCC /3,則 A1 的輸出為 1,A2 的輸出為 0,可將 RS 觸發(fā)器置 0,使輸出為 0 電平。

    標(biāo)簽: 7555 7556 555 556

    上傳時間: 2013-10-15

    上傳用戶:PresidentHuang

  • 高等模擬集成電路

    近年來,隨著集成電路工藝技術(shù)的進(jìn)步,電子系統(tǒng)的構(gòu)成發(fā)生了兩個重要的變化: 一個是數(shù)字信號處理和數(shù)字電路成為系統(tǒng)的核心,一個是整個電子系統(tǒng)可以集成在一個芯片上(稱為片上系統(tǒng))。這些變化改變了模擬電路在電子系統(tǒng)中的作用,并且影響著模擬集成電路的發(fā)展。 數(shù)字電路不僅具有遠(yuǎn)遠(yuǎn)超過模擬電路的集成規(guī)模,而且具有可編程、靈活、易于附加功能、設(shè)計(jì)周期短、對噪聲和制造工藝誤差的抗擾性強(qiáng)等優(yōu)點(diǎn),因而大多數(shù)復(fù)雜系統(tǒng)以數(shù)字信號處理和數(shù)字電路為核心已成為必然的趨勢。雖然如此,模擬電路仍然是電子系統(tǒng)中非常重要的組成部分。這是因?yàn)槲覀兘佑|到的外部世界的物理量主要都是模擬量,比如圖像、聲音、壓力、溫度、濕度、重量等,要將它們變換為數(shù)字信號,需要模擬信號處理和數(shù)據(jù)轉(zhuǎn)換電路,如果這些電路性能不夠高,將會影響整個系統(tǒng)的性能。其次,系統(tǒng)中的許多功能不可能或很難用數(shù)字電路完成,如微弱信號放大,很高頻率和寬頻帶信號的實(shí)時處理等。因此,雖然模擬電路在系統(tǒng)中不再是核心,但作為固有的模擬世界與數(shù)字系統(tǒng)的接口,其地位和作用仍然十分重要。 片上系統(tǒng)要求將數(shù)字電路和模擬電路集成在一個芯片上,這希望模擬電路使用與數(shù)字電路相同的制造工藝。隨著MOS器件的線寬不斷減小,使MOS器件的性能不斷提高,MOS數(shù)字電路成為數(shù)字集成電路的主流,并因此促進(jìn)了MOS模擬集成電路的迅速發(fā)展。為了適應(yīng)電子系統(tǒng)功能的不斷擴(kuò)展和性能的不斷提高,對模擬電路在降低電源電壓、提高工作頻率、擴(kuò)大線性工作范圍和提高性能指標(biāo)的精度和穩(wěn)定度等方面提出更高要求,促進(jìn)了新電路技術(shù)的發(fā)展。 作為研究生課程的教材,本書內(nèi)容是在本科相關(guān)課程基礎(chǔ)上的深化和擴(kuò)展,同時涉及實(shí)際設(shè)計(jì)中需要考慮的一些問題,重點(diǎn)介紹具有高工作頻率、低電源電壓和高工作穩(wěn)定性的新電路技術(shù)和在電子系統(tǒng)中占有重要地位的功能電路及其中的新技術(shù)。全書共7章,大致可分為三個部分。第一部分包括第1章和第7章。第1章為MOS模擬集成電路基礎(chǔ),比較全面地介紹MOS器件的工作原理和特性以及由MOS器件構(gòu)成的基本單元電路,為學(xué)習(xí)本教材其他內(nèi)容提供必要的知識。由于版圖設(shè)計(jì)與工藝參數(shù)對模擬集成電路性能的影響很大,因此第7章簡單介紹制造MOS模擬集成電路的CMOS工藝過程和版圖設(shè)計(jì)技術(shù),讀者可以通過對該章所介紹的相關(guān)背景知識的了解,更深入地理解MOS器件和電路的特性,有助于更好地完成模擬集成電路的可實(shí)現(xiàn)性設(shè)計(jì)。第二部分為新電路技術(shù),由第2章、第3章和第5章的部分組成,包括近年來逐步獲得廣泛應(yīng)用的電流模電路、抽樣數(shù)據(jù)電路和對數(shù)域電路,它們在提高工作頻率、降低電源電壓、擴(kuò)大線性工作范圍和提高性能指標(biāo)的精度和穩(wěn)定度方面具有明顯的潛力,同時它們也引入了一些模擬電路的新概念。這些內(nèi)容有助于讀者開拓提高電路性能方面的思路。第2章介紹電流模電路的工作原理、特點(diǎn)和典型電路。與傳統(tǒng)的以電壓作為信號載體的電路不同,這是一種以電流作為信號載體的電路,雖然在電路中電壓和電流總是共同存在并相互作用的,但由于信號載體不同,不僅電路性能不同而且電路結(jié)構(gòu)也不同。第3章介紹抽樣數(shù)據(jù)電路的特點(diǎn)和開關(guān)電容與開關(guān)電流電路的工作原理、分析方法與典型電路。抽樣數(shù)據(jù)電路類似于數(shù)字電路,處理的是時間離散信號,又類似于模擬電路,處理的是幅度連續(xù)信號,它比模擬電路具有穩(wěn)定準(zhǔn)確的時間常數(shù),解決了模擬電路實(shí)際應(yīng)用中的一大障礙。對數(shù)域電路在第5章中結(jié)合其在濾波器中的應(yīng)用介紹,這類電路除具有良好的電性能外,還提出了一種利用器件的非線性特性實(shí)現(xiàn)線性電路的新思路。第三部分介紹幾個模擬電路的功能模塊,它們是電子系統(tǒng)中的關(guān)鍵組成部分,并且與信號和信號處理聯(lián)系密切,有助于在信號和電路間形成整體觀念。這部分包括第4章至第6章。第4章介紹數(shù)據(jù)轉(zhuǎn)換電路的技術(shù)指標(biāo)和高精度與高速度轉(zhuǎn)換電路的構(gòu)成、工作原理、特點(diǎn)和典型電路。第5章介紹模擬集成濾波器的設(shè)計(jì)方法和主要類型,包括連續(xù)時間濾波器、對數(shù)域?yàn)V波器和抽樣數(shù)據(jù)濾波器。第6章介紹通信系統(tǒng)中的收發(fā)器與射頻前端電路,包括收信器、發(fā)信器的技術(shù)指標(biāo)、結(jié)構(gòu)和典型電路。因?yàn)檩d波通信系統(tǒng)傳輸?shù)氖悄M信號,射頻前端電路的性能對整個通信系統(tǒng)有直接的影響,所以射頻集成電路已成為重要的研究課題。 〖〗高等模擬集成電路〖〗〖〗前言〖〗〖〗本書是在為研究生開設(shè)的“高等模擬集成電路”課程講義的基礎(chǔ)上整理而成,由董在望主編,第1、4、7章由李冬梅編寫,第6章由王志華編寫,第5章由李永明和董在望編寫,第2、3章由董在望編寫,李國林參加了部分章節(jié)的校核工作。 本書可作為信息與通信工程和電子科學(xué)與技術(shù)學(xué)科相關(guān)課程的研究生教材或教學(xué)參考書,也可作為本科教學(xué)參考書或選修課教材和供相關(guān)專業(yè)的工程技術(shù)人員參考。 清華大學(xué)出版社多位編輯為本書的出版做了卓有成效的工作,深致謝意。 限于編者水平,難免有錯誤和疏漏之處,歡迎批評指正。 目錄 1.1MOS器件基礎(chǔ)及器件模型 1.1.1結(jié)構(gòu)及工作原理 1.1.2襯底調(diào)制效應(yīng) 1.1.3小信號模型 1.1.4亞閾區(qū)效應(yīng) 1.1.5短溝效應(yīng) 1.1.6SPICE模型 1.2基本放大電路 1.2.1共源(CS)放大電路 1.2.2共漏(CD)放大電路 1.2.3共柵(CG)放大電路 1.2.4共源共柵(CSCG)放大電路 1.2.5差分放大電路 1.3電流源電路 1.3.1二極管連接的MOS器件 1.3.2基本鏡像電流源 1.3.3威爾遜電流源 1.3.4共源共柵電流源 1.3.5有源負(fù)載放大電路 1.4運(yùn)算放大器 1.4.1運(yùn)算放大器的主要參數(shù) 1.4.2單級運(yùn)算放大器 1.4.3兩級運(yùn)算放大器 1.4.4共模反饋(CMFB) 1.4.5運(yùn)算放大器的頻率補(bǔ)償 1.5模擬開關(guān) 1.5.1導(dǎo)通電阻 1.5.2電荷注入與時鐘饋通 1.6帶隙基準(zhǔn)電壓源 1.6.1工作原理 1.6.2與CMOS工藝兼容的帶隙基準(zhǔn)電壓源 思考題 2電流模電路 2.1概述 2.1.1電流模電路的概念 2.1.2電流模電路的特點(diǎn) 2.2基本電流模電路 2.2.1電流鏡電路 2.2.2電流放大器 2.2.3電流模積分器 2.3電流模功能電路 2.3.1跨導(dǎo)線性電路 2.3.2電流傳輸器 2.4從電壓模電路變換到電流模電路 2.5電流模電路中的非理想效應(yīng) 2.5.1MOSFET之間的失配 2.5.2寄生電容對頻率特性的影響 思考題 3抽樣數(shù)據(jù)電路 3.1開關(guān)電容電路和開關(guān)電流電路的基本分析方法 3.1.1開關(guān)電容電路的時域分析 3.1.2開關(guān)電流電路的時域分析 3.1.3抽樣數(shù)據(jù)電路的頻域分析 3.2開關(guān)電容電路 3.2.1開關(guān)電容單元電路 3.2.2開關(guān)電容電路的特點(diǎn) 3.2.3非理想因素的影響 3.3開關(guān)電流電路 3.3.1開關(guān)電流單元電路 3.3.2開關(guān)電流電路的特點(diǎn) 3.3.3非理想因素的影響 思考題 4A/D轉(zhuǎn)換器與D/A轉(zhuǎn)換器 4.1概述 4.1.1電子系統(tǒng)中的A/D與D/A轉(zhuǎn)換 4.1.2A/D與D/A轉(zhuǎn)換器的基本原理 4.1.3A/D與D/A轉(zhuǎn)換器的性能指標(biāo) 4.1.4A/D與D/A轉(zhuǎn)換器的分類 4.1.5A/D與D/A轉(zhuǎn)換器中常用的數(shù)碼類型 4.2高速A/D轉(zhuǎn)換器 4.2.1全并行結(jié)構(gòu)A/D轉(zhuǎn)換器 4.2.2兩步結(jié)構(gòu)A/D轉(zhuǎn)換器 4.2.3插值與折疊結(jié)構(gòu)A/D轉(zhuǎn)換器 4.2.4流水線結(jié)構(gòu)A/D轉(zhuǎn)換器 4.2.5交織結(jié)構(gòu)A/D轉(zhuǎn)換器 4.3高精度A/D轉(zhuǎn)換器 4.3.1逐次逼近型A/D轉(zhuǎn)換器 4.3.2雙斜率積分型A/D轉(zhuǎn)換器 4.3.3過采樣ΣΔA/D轉(zhuǎn)換器 4.4D/A轉(zhuǎn)換器 4.4.1電阻型D/A轉(zhuǎn)換器 4.4.2電流型D/A轉(zhuǎn)換器 4.4.3電容型D/A轉(zhuǎn)換器 思考題 5集成濾波器 5.1引言 5.1.1濾波器的數(shù)學(xué)描述 5.1.2濾波器的頻率特性 5.1.3濾波器設(shè)計(jì)的逼近方法 5.2連續(xù)時間濾波器 5.2.1連續(xù)時間濾波器的設(shè)計(jì)方法 5.2.2跨導(dǎo)電容(GmC)連續(xù)時間濾波器 5.2.3連續(xù)時間濾波器的片上自動調(diào)節(jié)電路 5.3對數(shù)域?yàn)V波器 5.3.1對數(shù)域電路概念及其特點(diǎn) 5.3.2對數(shù)域電路基本單元 5.3.3對數(shù)域?yàn)V波器 5.4抽樣數(shù)據(jù)濾波器 5.4.1設(shè)計(jì)方法 5.4.2SZ域映射 5.4.3開關(guān)電容電路轉(zhuǎn)換為開關(guān)電流電路的方法 思考題 6收發(fā)器與射頻前端電路 6.1通信系統(tǒng)中的射頻收發(fā)器 6.2集成收信器 6.2.1外差式接收與鏡像信號 6.2.2復(fù)數(shù)信號處理 6.2.3收信器前端結(jié)構(gòu) 6.3集成發(fā)信器 6.3.1上變換器 6.3.2發(fā)信器結(jié)構(gòu) 6.4收發(fā)器的技術(shù)指標(biāo) 6.4.1噪聲性能 6.4.2靈敏度 6.4.3失真特性與線性度 6.4.4動態(tài)范圍 6.5射頻電路設(shè)計(jì) 6.5.1晶體管模型與參數(shù) 6.5.2噪聲 6.5.3集成無源器件 6.5.4低噪聲放大器 6.5.5混頻器 6.5.6頻率綜合器 6.5.7功率放大器 思考題 7CMOS集成電路制造工藝及版圖設(shè)計(jì) 7.1集成電路制造工藝簡介 7.1.1單晶生長與襯底制備 7.1.2光刻 7.1.3氧化 7.1.4擴(kuò)散及離子注入 7.1.5化學(xué)氣相淀積(CVD) 7.1.6接觸與互連 7.2CMOS工藝流程與集成電路中的元件 7.2.1硅柵CMOS工藝流程 7.2.2CMOS集成電路中的無源元件 7.2.3CMOS集成電路中的寄生效應(yīng) 7.3版圖設(shè)計(jì) 7.3.1硅柵CMOS集成電路的版圖構(gòu)成 7.3.2版圖設(shè)計(jì)規(guī)則 7.3.3CMOS版圖設(shè)計(jì)技術(shù) 思考題

    標(biāo)簽: 模擬集成電路

    上傳時間: 2013-11-13

    上傳用戶:chengxin

  • 低功耗高速跟隨器的設(shè)計(jì)

    提出了一種應(yīng)用于CSTN-LCD系統(tǒng)中低功耗、高轉(zhuǎn)換速率的跟隨器的實(shí)現(xiàn)方案。基于GSMC±9V的0.18 μm CMOS高壓工藝SPICE模型的仿真結(jié)果表明,在典型的轉(zhuǎn)角下,打開2個輔助模塊時,靜態(tài)功耗約為35 μA;關(guān)掉輔助模塊時,主放大器的靜態(tài)功耗為24 μA。有外接1 μF的大電容時,屏幕上的充放電時間為10 μs;沒有外接1μF的大電容時,屏幕上的充放電時間為13μs。驗(yàn)證表明,該跟隨器能滿足CSTN-LCD系統(tǒng)低功耗、高轉(zhuǎn)換速率性能要求。

    標(biāo)簽: 低功耗 跟隨器

    上傳時間: 2013-11-18

    上傳用戶:kxyw404582151

主站蜘蛛池模板: 芜湖县| 博爱县| 德安县| 安庆市| 贡觉县| 长葛市| 石门县| 抚远县| 滁州市| 河曲县| 新沂市| 敖汉旗| 买车| 丹凤县| 永昌县| 遂昌县| 子长县| 安溪县| 桂平市| 青神县| 高阳县| 红桥区| 阿坝| 巴彦县| 张家口市| 安徽省| 北票市| 正蓝旗| 龙川县| 郴州市| 汕尾市| 七台河市| 历史| 常宁市| 安顺市| 开阳县| 龙州县| 珠海市| 麻城市| 恩施市| 长乐市|