亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

CH374U,USB,鼠標(biāo)(biāo),鍵盤,例程

  • 基于FPGA的矩陣運(yùn)算實(shí)現(xiàn).rar

    密集型的矩陣運(yùn)算在信號(hào)處理和圖像處理中被廣泛應(yīng)用,而且往往需要系統(tǒng)進(jìn)行實(shí)時(shí)運(yùn)算,這就需要系統(tǒng)具有很高的吞吐率。因此尋找矩陣運(yùn)算的高速實(shí)現(xiàn)方法是很有意義的。FPGA的運(yùn)算速度快并且可以并行運(yùn)算,和其它矩陣運(yùn)算的實(shí)現(xiàn)方式相比,F(xiàn)PGA有其獨(dú)特的優(yōu)勢(shì)。本文主要設(shè)計(jì)并實(shí)現(xiàn)了基于FPGA的各種矩陣運(yùn)算模塊。 本文首先介紹了矩陣運(yùn)算的特點(diǎn)和原理,接著討論了FPGA浮點(diǎn)運(yùn)算單元的VHDL設(shè)計(jì)方法,在此基礎(chǔ)上,設(shè)計(jì)了矩陣相乘累加、三角矩陣求逆和一般矩陣分解求逆的運(yùn)算模塊,給出矩陣階數(shù)擴(kuò)大時(shí)各種矩陣運(yùn)算的分塊實(shí)現(xiàn)方法。然后在ModelSim環(huán)境下仿真了一般矩陣的求逆模塊,與Maflab仿真結(jié)果比較,分析了運(yùn)算精度、時(shí)間復(fù)雜度和資源占用情況,在Virtex-4系列FPGA硬件平臺(tái)上進(jìn)行了調(diào)試和測(cè)試,并通過(guò)USB接口將矩陣運(yùn)算結(jié)果送入PC機(jī),驗(yàn)證了基于FPGA矩陣運(yùn)算的正確性和可行性。最后對(duì)矩陣求逆模塊在雷達(dá)信號(hào)中的應(yīng)用作了簡(jiǎn)單介紹。

    標(biāo)簽: FPGA 矩陣運(yùn)算

    上傳時(shí)間: 2013-06-08

    上傳用戶:小楓殘?jiān)?/p>

  • 劃時(shí)代-51單片機(jī)C語(yǔ)言全新教程.rar

    51單片機(jī)教程以STC89C52RC/ATMEGA16/32為藍(lán)本,介紹單片機(jī)的同時(shí)介紹周邊器件的使用,特別是USB、網(wǎng)絡(luò)的使用,這才適合現(xiàn)時(shí)大多數(shù)電子設(shè)備開發(fā)的需求。

    標(biāo)簽: 51 單片機(jī) C語(yǔ)言

    上傳時(shí)間: 2013-07-13

    上傳用戶:sn2080395

  • 基于FPGA的磁盤陣列控制器的硬件設(shè)計(jì)與實(shí)現(xiàn).rar

    隨著存儲(chǔ)技術(shù)的迅速發(fā)展,存儲(chǔ)業(yè)務(wù)需求的不斷增長(zhǎng),獨(dú)立的磁盤冗余陣列可利用多個(gè)磁盤并行存取提高存儲(chǔ)系統(tǒng)的性能。磁盤陣列技術(shù)采用硬件和軟件兩種方式實(shí)現(xiàn),軟件RAID(Redundant Array of Independent Disks)主要利用操作系統(tǒng)提供的軟件實(shí)現(xiàn)磁盤冗余陣列功能,對(duì)系統(tǒng)資源利用率高,節(jié)省成本。硬件RAID將大部分RAID功能集成到一塊硬件控制器中,系統(tǒng)資源占用率低,可移植性好。 分析了軟件RAID的性能瓶頸,使用硬件直接完成部分計(jì)算提高軟件RAID性能。針對(duì)RAID5采用FPGA(Field Programmable Gate Array)技術(shù)實(shí)現(xiàn)RAID控制器硬件設(shè)計(jì),完成磁盤陣列啟動(dòng)、數(shù)據(jù)緩存(Cache)以及數(shù)據(jù)XOR校驗(yàn)等功能。基于硬件RAID的理論,提出一種基于Virtex-4的硬件RAID控制器的系統(tǒng)設(shè)計(jì)方案:獨(dú)立微處理器和較大容量的內(nèi)存;實(shí)現(xiàn)RAID級(jí)別遷移,在線容量擴(kuò)展,在線數(shù)據(jù)熱備份等高效、用戶可定制的高級(jí)RAID功能;利用Virtex-4內(nèi)置硬PowerPC完成RAID服務(wù)器部分配置和管理工作,運(yùn)行Linux操作系統(tǒng)、RAID管理軟件等。控制器既可以作為RAID控制卡在服務(wù)器上使用,也可作為一個(gè)獨(dú)立的系統(tǒng),成為磁盤陣列的調(diào)試平臺(tái)。 隨著集成電路的發(fā)展,芯片的體積越來(lái)越小,電路的布局布線密度越來(lái)越大,信號(hào)的工作頻率也越來(lái)越高,高速電路的傳輸線效應(yīng)和信號(hào)完整性問(wèn)題越來(lái)越明顯。RAID控制器屬于高速電路的范疇,在印刷電路板(Printed Circuit Block, PCB)實(shí)現(xiàn)時(shí)分別從疊層設(shè)計(jì)、布局、電源完整性、阻抗匹配和串?dāng)_等方面考慮了信號(hào)完整性問(wèn)題,并基于IBIS(I/O Buffer Information Specification)模型進(jìn)行了信號(hào)完整性分析及仿真。

    標(biāo)簽: FPGA 磁盤陣列 控制器

    上傳時(shí)間: 2013-04-24

    上傳用戶:jeffery

  • 基于FPGA組的ASIC邏輯驗(yàn)證技術(shù)研究

    隨著ASIC設(shè)計(jì)規(guī)模的增長(zhǎng),功能驗(yàn)證已成為整個(gè)開發(fā)周期的瓶頸。傳統(tǒng)的基于軟件模擬和硬件仿真的邏輯驗(yàn)證方法已難以滿足應(yīng)用的要求,基于FPGA組的原型驗(yàn)證方法能有效縮短系統(tǒng)的開發(fā)周期,可提供更快更全面的驗(yàn)證。由于FPGA芯片容量的增加跟不上ASIC設(shè)計(jì)規(guī)模的增長(zhǎng),單芯片已無(wú)法容納整個(gè)設(shè)計(jì),所以常常需要對(duì)設(shè)計(jì)進(jìn)行邏輯分割,將子邏輯塊映射到FPGA陣列中。 本文對(duì)邏輯驗(yàn)證系統(tǒng)的可配置互連結(jié)構(gòu)和ASIC邏輯分割算法進(jìn)行了深入的研究,提出了FPGA陣列的非對(duì)稱可配置互連結(jié)構(gòu)。與現(xiàn)有的對(duì)稱互連結(jié)構(gòu)相比,該結(jié)構(gòu)能提供更多的互連通道,可實(shí)現(xiàn)對(duì)I/O數(shù)量、電平類型和互連路徑的靈活配置。 本文對(duì)邏輯分割算法進(jìn)行了較深入的研究。針對(duì)現(xiàn)有的兩類分割算法存在的不足,提出并實(shí)現(xiàn)了基于設(shè)計(jì)模塊的邏輯分割算法,該算法有三個(gè)重要特征:1)基于設(shè)計(jì)代碼;2)以模塊作為邏輯分割的最小單位;3)使用模塊資源信息指導(dǎo)邏輯分割過(guò)程,避免了設(shè)計(jì)分割過(guò)程的盲目性,簡(jiǎn)化了邏輯分割過(guò)程。 本文還對(duì)并行邏輯分割方法進(jìn)行了研究,提出了兩種基于不同任務(wù)分配策略的并行分割算法,并對(duì)其進(jìn)行了模擬和性能分析;驗(yàn)證了采用并行方案對(duì)ASIC邏輯進(jìn)行分割和映射的可行性。 最后基于改進(jìn)的芯片互連結(jié)構(gòu),使用原型系統(tǒng)驗(yàn)證方法對(duì)某一大規(guī)模ASIC設(shè)計(jì)進(jìn)行了邏輯分割和功能驗(yàn)證。實(shí)驗(yàn)結(jié)果表明,使用改進(jìn)后的FPGA陣列互連結(jié)構(gòu)可以更方便和快捷地實(shí)現(xiàn)ASIC設(shè)計(jì)的分割和驗(yàn)證,不但能顯著提高芯片間互連路徑的利用率,而且能給邏輯分割乃至整個(gè)驗(yàn)證過(guò)程提供更好的支持,滿足現(xiàn)在和將來(lái)大規(guī)模ASIC邏輯驗(yàn)證的需求。

    標(biāo)簽: FPGA ASIC 邏輯 驗(yàn)證技術(shù)

    上傳時(shí)間: 2013-06-12

    上傳用戶:極客

  • 基于CPLD/FPGA的IP核設(shè)計(jì)

    本文介紹了一個(gè)基于CPLD/FPGA的嵌入式IP核設(shè)計(jì)。論文在闡述可編程邏輯器件及其發(fā)展趨勢(shì)的基礎(chǔ)上,探討了知識(shí)產(chǎn)權(quán)復(fù)用理念,MCU的復(fù)雜化設(shè)計(jì)以及數(shù)字信號(hào)傳輸與處理的速度要求。結(jié)合國(guó)內(nèi)外對(duì)CPLD/FPGA的使用現(xiàn)狀,引出了在CPLD/FPGA上開發(fā)嵌入式模塊程序的理念并提出了設(shè)計(jì)實(shí)現(xiàn)方法和設(shè)計(jì)實(shí)例。課題的設(shè)計(jì)目標(biāo)為開發(fā)一個(gè)基于CPLD/FPGA的USBIP模塊,實(shí)現(xiàn)開發(fā)板與PC機(jī)之間的USB通信。設(shè)計(jì)過(guò)程首先進(jìn)行硬件設(shè)計(jì),在FPGA開發(fā)板上開發(fā)擴(kuò)展板;其次用ISE開發(fā)軟件進(jìn)行FPGA數(shù)字化設(shè)計(jì);在軟件開發(fā)完成后,將配置生成的比特流文件通過(guò)JTAG電纜下載到FPGA開發(fā)板上,實(shí)現(xiàn)FPGA開發(fā)板與PC機(jī)之間的通信。 該設(shè)計(jì)具有很高的實(shí)用性,它進(jìn)一步擴(kuò)大了可編程芯片的領(lǐng)地,將復(fù)雜專有芯片擠向高端和超復(fù)雜應(yīng)用;它使得IP資源復(fù)用理念得到更普遍的應(yīng)用;為基于FPGA的嵌入式系統(tǒng)設(shè)計(jì)提供了廣闊的思路。

    標(biāo)簽: CPLD FPGA IP核

    上傳時(shí)間: 2013-07-05

    上傳用戶:隱界最新

  • 采用FPGA實(shí)現(xiàn)基于ATCA架構(gòu)的2.5Gbps串行背板接口

    當(dāng)前,在系統(tǒng)級(jí)互連設(shè)計(jì)中高速串行I/O技術(shù)迅速取代傳統(tǒng)的并行I/O技術(shù)正成為業(yè)界趨勢(shì)。人們已經(jīng)意識(shí)到串行I/O“潮流”是不可避免的,因?yàn)樵诟哂?Gbps的速度下,并行I/O方案已經(jīng)達(dá)到了物理極限,不能再提供可靠和經(jīng)濟(jì)的信號(hào)同步方法。基于串行I/O的設(shè)計(jì)帶來(lái)許多傳統(tǒng)并行方法所無(wú)法提供的優(yōu)點(diǎn),包括:更少的器件引腳、更低的電路板空間要求、減少印刷電路板(PCB)層數(shù)、PCB布局布線更容易、接頭更小、EMI更少,而且抵抗噪聲的能力也更好。高速串行I/O技術(shù)正被越來(lái)越廣泛地應(yīng)用于各種系統(tǒng)設(shè)計(jì)中,包括PC、消費(fèi)電子、海量存儲(chǔ)、服務(wù)器、通信網(wǎng)絡(luò)、工業(yè)計(jì)算和控制、測(cè)試設(shè)備等。迄今業(yè)界已經(jīng)發(fā)展出了多種串行系統(tǒng)接口標(biāo)準(zhǔn),如PCI Express、串行RapidIO、InfiniBand、千兆以太網(wǎng)、10G以太網(wǎng)XAUI、串行ATA等等。 Aurora協(xié)議是為私有上層協(xié)議或標(biāo)準(zhǔn)上層協(xié)議提供透明接口的串行互連協(xié)議,它允許任何數(shù)據(jù)分組通過(guò)Aurora協(xié)議封裝并在芯片間、電路板間甚至機(jī)箱間傳輸。Aurora鏈路層協(xié)議在物理層采用千兆位串行技術(shù),每物理通道的傳輸波特率可從622Mbps擴(kuò)展到3.125Gbps。Aurora還可將1至16個(gè)物理通道綁定在一起形成一個(gè)虛擬鏈路。16個(gè)通道綁定而成的虛擬鏈路可提供50Gbps的傳輸波特率和最大40Gbps的全雙工數(shù)據(jù)傳輸速率。Aurora可優(yōu)化支持范圍廣泛的應(yīng)用,如太位級(jí)路由器和交換機(jī)、遠(yuǎn)程接入交換機(jī)、HDTV廣播系統(tǒng)、分布式服務(wù)器和存儲(chǔ)子系統(tǒng)等需要極高數(shù)據(jù)傳輸速率的應(yīng)用。 傳統(tǒng)的標(biāo)準(zhǔn)背板如VME總線和CompactPCI總線都是采用并行總線方式。然而對(duì)帶寬需求的不斷增加使新興的高速串行總線背板正在逐漸取代傳統(tǒng)的并行總線背板。現(xiàn)在,高速串行背板速率普遍從622Mbps到3.125Gbps,甚至超過(guò)10Gbps。AdvancedTCA(先進(jìn)電信計(jì)算架構(gòu))正是在這種背景下作為新一代的標(biāo)準(zhǔn)背板平臺(tái)被提出并得到快速的發(fā)展。它由PCI工業(yè)計(jì)算機(jī)制造商協(xié)會(huì)(PICMG)開發(fā),其主要目的是定義一種開放的通信和計(jì)算架構(gòu),使它們能被方便而迅速地集成,滿足高性能系統(tǒng)業(yè)務(wù)的要求。ATCA作為標(biāo)準(zhǔn)串行總線結(jié)構(gòu),支持高速互聯(lián)、不同背板拓?fù)洹⒏咝盘?hào)密度、標(biāo)準(zhǔn)機(jī)械與電氣特性、足夠步線長(zhǎng)度等特性,滿足當(dāng)前和未來(lái)高系統(tǒng)帶寬的要求。 采用FPGA設(shè)計(jì)高速串行接口將為設(shè)計(jì)帶來(lái)巨大的靈活性和可擴(kuò)展能力。Xilinx Virtex-IIPro系列FPGA芯片內(nèi)置了最多24個(gè)RocketIO收發(fā)器,提供從622Mbps到3.125Gbps的數(shù)據(jù)速率并支持所有新興的高速串行I/O接口標(biāo)準(zhǔn)。結(jié)合其強(qiáng)大的邏輯處理能力、豐富的IP核心支持和內(nèi)置PowerPC處理器,為企業(yè)從并行連接向串行連接的過(guò)渡提供了一個(gè)理想的連接平臺(tái)。 本文論述了采用Xilinx Virtex-IIPro FPGA設(shè)計(jì)傳輸速率為2.5Gbps的高速串行背板接口,該背板接口完全符合PICMG3.0規(guī)范。本文對(duì)串行高速通道技術(shù)的發(fā)展背景、現(xiàn)狀及應(yīng)用進(jìn)行了簡(jiǎn)要的介紹和分析,詳細(xì)分析了所涉及到的主要技術(shù)包括線路編解碼、控制字符、逗點(diǎn)檢測(cè)、擾碼、時(shí)鐘校正、通道綁定、預(yù)加重等。同時(shí)對(duì)AdvancedTCA規(guī)范以及Aurora鏈路層協(xié)議進(jìn)行了分析, 并在此基礎(chǔ)上給出了FPGA的設(shè)計(jì)方法。最后介紹了基于Virtex-IIPro FPGA的ATCA接口板和MultiBERT設(shè)計(jì)工具,可在標(biāo)準(zhǔn)ATCA機(jī)框內(nèi)完成單通道速率為2.5Gbps的全網(wǎng)格互聯(lián)。

    標(biāo)簽: FPGA ATCA Gbps 2.5

    上傳時(shí)間: 2013-05-29

    上傳用戶:frank1234

  • 基于ARMLinux的嵌入式教學(xué)實(shí)驗(yàn)平臺(tái)構(gòu)建

    國(guó)內(nèi)大部分普通高校實(shí)驗(yàn)室的嵌入式實(shí)驗(yàn)教學(xué)系統(tǒng)基本上是基于8位CPU的單片機(jī),這些系統(tǒng)的技術(shù)已經(jīng)十分成熟且實(shí)驗(yàn)內(nèi)容大多停留在單一的驗(yàn)證性實(shí)驗(yàn),因此只能提供基礎(chǔ)知識(shí)的教學(xué)而不能涵蓋基礎(chǔ)、綜合、創(chuàng)新三個(gè)層次,也不能培養(yǎng)出市場(chǎng)對(duì)嵌入式系統(tǒng)需求的學(xué)生。而建立以ARM為內(nèi)核的嵌入式處理器和嵌入式Linux操作系統(tǒng)相結(jié)合的實(shí)驗(yàn)教學(xué)體系及實(shí)驗(yàn)內(nèi)容,能使學(xué)生在軟、硬件知識(shí)結(jié)合上和能力上有新的提高。 ARM是當(dāng)前全球領(lǐng)先的16/32位RISC微處理器內(nèi)核,現(xiàn)在大多數(shù)功能強(qiáng)大的嵌入式處理器都是基于ARM內(nèi)核構(gòu)建的,如本課題中教學(xué)實(shí)驗(yàn)平臺(tái)硬件部分以IntelXscale處理器PXA270為核心,軟件部分以Linux操作系統(tǒng)為核心進(jìn)行開發(fā),教學(xué)實(shí)驗(yàn)平臺(tái)是基于嵌入式Linux操作系統(tǒng),高速的網(wǎng)絡(luò)型硬件平臺(tái)功能強(qiáng)大、復(fù)雜,起點(diǎn)高,適合于各高校的教學(xué)和實(shí)驗(yàn),以及各種嵌入式系統(tǒng)的課題和科研項(xiàng)目。 構(gòu)建教學(xué)實(shí)驗(yàn)平臺(tái)的主要工作是完成硬件的設(shè)計(jì)、實(shí)現(xiàn)及操作系統(tǒng)移植。本論文主要在闡述嵌入式概念和主要開發(fā)技術(shù)、方法的基礎(chǔ)上,對(duì)PXA270硬件平臺(tái)和嵌入式Linux操作系統(tǒng)軟件平臺(tái)作了相關(guān)介紹;詳細(xì)講述了移植Linux到硬件平臺(tái)的過(guò)程,實(shí)現(xiàn)ARM—Linux嵌入式系統(tǒng)軟硬件的結(jié)合,并在該教學(xué)實(shí)驗(yàn)平臺(tái)上設(shè)計(jì)了如觸摸屏控制實(shí)驗(yàn)、USB設(shè)備實(shí)驗(yàn)與數(shù)字視頻接口等實(shí)驗(yàn)。

    標(biāo)簽: ARMLinux 嵌入式 教學(xué)實(shí)驗(yàn)

    上傳時(shí)間: 2013-07-04

    上傳用戶:yyq123456789

  • 基于ARM-LINUX的嵌入式媒體播放器的研究與實(shí)現(xiàn)

    隨著科學(xué)技術(shù)的發(fā)展,人們對(duì)生活質(zhì)量的要求越來(lái)越高,在視聽享受方面,家庭影院越來(lái)越普遍,便攜式電子設(shè)備也日趨成熟。目前,人們對(duì)嵌入式媒體播放器的研究越來(lái)越廣泛了,國(guó)內(nèi)外已經(jīng)出現(xiàn)了像MP3、MP4和智能手機(jī)等眾多樣式的便攜式嵌入式媒體播放器。但由于種種環(huán)境及條件的限制,這些便攜式的媒體播放器都只能播放單一的或幾種固定的媒體格式,可擴(kuò)展性都比較差;而現(xiàn)在隨著應(yīng)用的不斷增多,越來(lái)越多的更先進(jìn)的壓縮算法被提出,導(dǎo)致了媒體格式的多樣化,在這種情況下,必然要求嵌入式媒體播放器要適應(yīng)多種格式。為此,通過(guò)對(duì)各種PC機(jī)上的播放器設(shè)計(jì)架構(gòu)的研究與借鑒,在本文中主要在軟件方面為嵌入式媒體播放器設(shè)計(jì)了一種可擴(kuò)展性架構(gòu),并設(shè)計(jì)了播放器界面,實(shí)現(xiàn)了一些播放器的功能。 另外,在本文還介紹了一種基于嵌入式技術(shù)的多媒體播放器的系統(tǒng)設(shè)計(jì)方案。該系統(tǒng)主要是通過(guò)在嵌入式芯片上加載操作系統(tǒng),同時(shí)擴(kuò)充必要的接口,在操作系統(tǒng)的支持下,開發(fā)多媒體播放器。 在本文的整個(gè)系統(tǒng)設(shè)計(jì)過(guò)程中,采用了Intel公司的PXA270處理器芯片,外擴(kuò)展了USB接口,定制并加載了Linux操作系統(tǒng),在操作系統(tǒng)的支持下,對(duì)各個(gè)外擴(kuò)的接口進(jìn)行了驅(qū)動(dòng)程序的編寫,同時(shí)應(yīng)用QT/Embedded開發(fā)了多媒體播放器的圖形界面并實(shí)現(xiàn)了相應(yīng)的功能,最后,圖像既可顯示在LCD顯示屏上也可通過(guò)VGA接口顯示在電腦顯示屏上,聲音信號(hào)則是通過(guò)PXA270處理器的IIS總線傳給CODEC芯片,然后將其轉(zhuǎn)換為模擬信號(hào),進(jìn)而通過(guò)音箱或者耳機(jī)等設(shè)備放出。

    標(biāo)簽: ARM-LINUX 嵌入式 媒體播放器

    上傳時(shí)間: 2013-06-19

    上傳用戶:stvnash

  • 基于ARMLinux的移動(dòng)終端的研究和實(shí)現(xiàn)

    網(wǎng)絡(luò)的普及和計(jì)算機(jī)微型化的趨勢(shì)使得移動(dòng)終端成為未來(lái)人們生活中的必備。移動(dòng)終端具有體積小,重量輕,易于攜帶的特點(diǎn)。它將PC的部分功能與手機(jī)的通訊功能結(jié)合起來(lái),可以進(jìn)行無(wú)線通訊,還可以通過(guò)互聯(lián)網(wǎng)得到豐富多彩的服務(wù)。因此,針對(duì)移動(dòng)終端的研究具有非常重要的意義。 本文針對(duì)移動(dòng)終端的移動(dòng)性和無(wú)線上網(wǎng)功能提出一套基于ARM Linux平臺(tái)的解決方案。移動(dòng)終端硬件部分采用基于S3C2410控制器的硬件平臺(tái)。采用USB接口的WiFi模塊作為無(wú)線網(wǎng)卡。采用FPGA模塊做信息加密處理。軟件部分采用嵌入式Linux系統(tǒng)作為操作系統(tǒng),采用基于Qt的嵌入式Konqueror瀏覽器作為應(yīng)用程序。采用移動(dòng)IPv6技術(shù)支持終端的移動(dòng)性。 本文闡述了移動(dòng)終端軟件部分從底層到頂層的實(shí)現(xiàn)。包括了引導(dǎo)加載程序移植,Linux內(nèi)核的移植,NOR Flash驅(qū)動(dòng)移植,網(wǎng)卡驅(qū)動(dòng)移植,無(wú)線網(wǎng)卡驅(qū)動(dòng)移植,LCD驅(qū)動(dòng)的移植,觸摸屏驅(qū)動(dòng)的移植,根文件系統(tǒng)的實(shí)現(xiàn),Qt/Embedded和Qtopia的移植以及嵌入式Konqueror的移植。并對(duì)原理、相關(guān)知識(shí)點(diǎn)以及實(shí)現(xiàn)過(guò)程進(jìn)行了詳細(xì)的說(shuō)明。本文介紹了如何在移動(dòng)終端上支持移動(dòng)IPv6技術(shù),搭建基于Linux的移動(dòng)IPv6的實(shí)驗(yàn)網(wǎng)絡(luò),并測(cè)試移動(dòng)終端在不同的WiFi子網(wǎng)之間移動(dòng)過(guò)程中與通信對(duì)端的連接情況。 經(jīng)過(guò)測(cè)試表明,該移動(dòng)終端可以在無(wú)線條件下通過(guò)瀏覽器訪問(wèn)Internet,支持中文網(wǎng)頁(yè)并能通過(guò)鼠標(biāo)、鍵盤和觸摸屏進(jìn)行操作。在移動(dòng)性上,移動(dòng)終端在從家鄉(xiāng)網(wǎng)絡(luò)和外地網(wǎng)絡(luò)之間的漫游過(guò)程中能夠在一定的切換延遲下保持和通信對(duì)端的連接。

    標(biāo)簽: ARMLinux 移動(dòng)終端

    上傳時(shí)間: 2013-04-24

    上傳用戶:R50974

  • 基于ARMLinuz的嵌入式糧情測(cè)控系統(tǒng)的研究與開發(fā)

    隨著科學(xué)技術(shù)的進(jìn)步,電腦互聯(lián)網(wǎng)的普及,傳統(tǒng)糧倉(cāng)人工監(jiān)控的方式正在被更加方便和高精確度的檢測(cè)控制系統(tǒng)所替代。在單機(jī)局部檢測(cè)控制的基礎(chǔ)上,利用互聯(lián)網(wǎng)技術(shù)將整個(gè)糧倉(cāng)測(cè)控系統(tǒng)集成在一起,通過(guò)網(wǎng)頁(yè)訪問(wèn)方式,糧倉(cāng)管理人員能夠更快更好地了解糧倉(cāng)具體環(huán)境指標(biāo),各項(xiàng)溫濕度,氣體含量并通過(guò)控制電機(jī)等方式對(duì)環(huán)境各參數(shù)進(jìn)行控制。 本文提出并設(shè)計(jì)了一套以ARM嵌入式開發(fā)板為核心的現(xiàn)代糧情測(cè)控系統(tǒng)。嵌入式糧情測(cè)控系統(tǒng)在傳感器采集到信號(hào),進(jìn)行處理后,將數(shù)據(jù)顯示在網(wǎng)頁(yè)和嵌入式開發(fā)板液晶屏上,通過(guò)TCP/IP協(xié)議,使用IE瀏覽器就可以在線查看實(shí)時(shí)數(shù)據(jù),并且可以保存和打印數(shù)據(jù),另外還可以通過(guò)網(wǎng)頁(yè)控制電機(jī)等設(shè)備工作。該系統(tǒng)硬件平臺(tái)使用ARM9微處理器S3C2410,以核心板和底板的方式組成,可以采集多路模擬和數(shù)字信號(hào);支持標(biāo)準(zhǔn)RS232接口和USB通信接口;采用液晶顯示屏和觸摸屏的人機(jī)交互接口,為操作人員提供了良好的監(jiān)控界面;軟件系統(tǒng)使用嵌入式Linux操作系統(tǒng),通過(guò)交叉編譯模式,使用C語(yǔ)言編寫移植傳感器驅(qū)動(dòng)和電機(jī)控制程序,使用Boa嵌入式WEB服務(wù)器和SQLite數(shù)據(jù)庫(kù)搭建遠(yuǎn)程監(jiān)控系統(tǒng),使用MiniGUI圖形軟件系統(tǒng)編寫了終端界面程序,完成了人機(jī)交互界面的設(shè)計(jì)。 本文第一章綜合介紹了課題研究背景及嵌入式糧情測(cè)控系統(tǒng)的設(shè)計(jì)方案。第二章概述了嵌入式糧情測(cè)控系統(tǒng)的設(shè)計(jì),包括嵌入式系統(tǒng)的特點(diǎn)及其軟硬件組成部分,以及系統(tǒng)設(shè)計(jì)中選用的各種傳感器及電機(jī)驅(qū)動(dòng)器等。第三章詳細(xì)闡述了嵌入式糧情測(cè)控系統(tǒng)的實(shí)現(xiàn),包括嵌入式系統(tǒng)軟件開發(fā)流程,傳感器和電機(jī)的驅(qū)動(dòng)及控制程序,以及嵌入式WEB遠(yuǎn)程監(jiān)控系統(tǒng)的設(shè)計(jì)實(shí)現(xiàn)。第四章介紹了MiniGUI軟件界面的設(shè)計(jì)以及應(yīng)用程序的設(shè)計(jì)。 論文最后對(duì)本課題的完成情況做了總結(jié)和評(píng)價(jià),并且為本課題的發(fā)展提出了建議。

    標(biāo)簽: ARMLinuz 嵌入式 測(cè)控系統(tǒng)

    上傳時(shí)間: 2013-04-24

    上傳用戶:龍飛艇

主站蜘蛛池模板: 闵行区| 通渭县| 繁峙县| 凤翔县| 大庆市| 金昌市| 平利县| 长治市| 卓资县| 安塞县| 湖北省| 牡丹江市| 海林市| 沙坪坝区| 漳浦县| 洱源县| 钦州市| 渭南市| 金堂县| 榕江县| 三门县| 龙南县| 沂源县| 广丰县| 宁明县| 乡城县| 平山县| 泊头市| 博湖县| 镇赉县| 赤峰市| 台江县| 凤山县| 西林县| 龙井市| 沙湾县| 盖州市| 贺州市| 东乡族自治县| 巫溪县| 石林|