Arduino 是一塊基于開放原始代碼的Simple i/o 平臺(tái),并且具有使用類似java,C 語言的開發(fā)環(huán)境。讓您可以快速 使用Arduino 語言與Flash 或Processing…等軟件,作出互動(dòng)作品。Arduino 可以使用開發(fā)完成的電子元件例如Switch 或Sensors 或其他控制器、LED、步進(jìn)電機(jī)或其他輸出裝置。Arduino 也可以獨(dú)立運(yùn)作成為一個(gè)可以跟軟件溝通的平臺(tái),例如說:flash processing Max/MSP VVVV 或其他互動(dòng)軟件… Arduino 開發(fā)IDE界面基于開放原始碼原則,可以讓您免費(fèi)下載使用開發(fā)出更多令人驚奇的互動(dòng)作品。 什么是Roboduino? DFRduino 與Arduino 完全兼容,只是在原來的基礎(chǔ)上作了些改進(jìn)。Arduino 的IO 使用的孔座,做互動(dòng)作品需要面包板和針線搭配才能進(jìn)行,而DFRduino 的IO 使用針座,使用我們的杜邦線就可以直接把各種傳感器連接到DFRduino 上。 特色描述 1. 開放原始碼的電路圖設(shè)計(jì),程式開發(fā)界面免費(fèi)下載,也可依需求自己修改!! 2. DFRduino 可使用ISP 下載線,自我將新的IC 程序燒入「bootloader」; 3. 可依據(jù)官方電路圖,簡化DFRduino 模組,完成獨(dú)立云作的微處理控制器; 4. 可簡單地與傳感器、各式各樣的電子元件連接(如:紅外線,超聲波,熱敏電阻,光敏電阻,伺服電機(jī)等); 5. 支援多樣的互動(dòng)程式 如: Flash,Max/Msp,VVVV,PD,C,Processing 等; 6. 使用低價(jià)格的微處理控制器(ATMEGA168V-10PI); 7. USB 接口,不需外接電源,另外有提供9VDC 輸入接口; 8. 應(yīng)用方面,利用DFRduino,突破以往只能使用滑鼠,鍵盤,CCD 等輸入的裝置的互動(dòng)內(nèi)容,可以更簡單地達(dá)成單人或多人游戲互動(dòng)。 性能描述 1. Digital I/O 數(shù)字輸入/輸出端共 0~13。 2. Analog I/O 模擬輸入/輸出端共 0~5。 3. 支持USB 接口協(xié)議及供電(不需外接電源)。 4. 支持ISP 下載功能。 5. 支持單片機(jī)TX/RX 端子。 6. 支持USB TX/RX 端子。 7. 支持AREF 端子。 8. 支持六組PWM 端子(Pin11,Pin10,Pin9,Pin6,Pin5,Pin3)。 9. 輸入電壓:接上USB 時(shí)無須外部供電或外部5V~9V DC 輸入。 10.輸出電壓:5V DC 輸出和3.3V DC 輸出 和外部電源輸入。 11.采用Atmel Atmega168V-10PI 單片機(jī)。 12.DFRduino 大小尺寸:寬70mm X 高54mm。 Arduino開發(fā)板圖片
上傳時(shí)間: 2013-10-30
上傳用戶:wangzhen1990
本資料是關(guān)于Altera公司基本器件的主要介紹(主要特性、優(yōu)勢、適用配置器件、型號(hào)、引腳、下載電纜、軟件等) 目 錄 1、 MAX7000系列器件 2、 MAX3000A系列器件 3、 MAX II 系列器件 4、 Cyclone系列器件 5、 Cyclone II系列器件 6、 Stratix系列器件 7、 Stratix GX系列器件 8、 Stratix II系列器件 9、 HardCopy II結(jié)構(gòu)化ASIC 10、其它系列器件 11、配置器件 12、下載電纜 13、開發(fā)軟件 14、IP CORE 15、Nios II嵌入式處理器 16、ALTERA開發(fā)板 17、ALTERA電源選擇
上傳時(shí)間: 2013-11-04
上傳用戶:stst
徹底解決99在以往不能完全漢化的問題,全面實(shí)現(xiàn)漢化,具體到每個(gè)對(duì)話框和工作表,對(duì)初學(xué)者和英文不好的用戶非常實(shí)用,也非常簡單! 用過的,麻煩頂一下我,或加一點(diǎn)分,謝謝啦!
上傳時(shí)間: 2013-10-24
上傳用戶:小眼睛LSL
This application note covers the design considerations of a system using the performance features of the LogiCORE™ IP Advanced eXtensible Interface (AXI) Interconnect core. The design focuses on high system throughput through the AXI Interconnect core with F MAX and area optimizations in certain portions of the design. The design uses five AXI video direct memory access (VDMA) engines to simultaneously move 10 streams (five transmit video streams and five receive video streams), each in 1920 x 1080p format, 60 Hz refresh rate, and up to 32 data bits per pixel. Each VDMA is driven from a video test pattern generator (TPG) with a video timing controller (VTC) block to set up the necessary video timing signals. Data read by each AXI VDMA is sent to a common on-screen display (OSD) core capable of multiplexing or overlaying multiple video streams to a single output video stream. The output of the OSD core drives the DVI video display interface on the board. Performance monitor blocks are added to capture performance data. All 10 video streams moved by the AXI VDMA blocks are buffered through a shared DDR3 SDRAM memory and are controlled by a MicroBlaze™ processor. The reference system is targeted for the Virtex-6 XC6VLX240TFF1156-1 FPGA on the Xilinx® ML605 Rev D evaluation board
標(biāo)簽: XAPP 740 AXI 互聯(lián)
上傳時(shí)間: 2013-11-23
上傳用戶:shen_dafa
FPGA編程,仿真教程
上傳時(shí)間: 2013-10-28
上傳用戶:稀世之寶039
如果用戶現(xiàn)有的是 Protel99SE 。ProtelDXP,Protel2004 版本: 1 在powerpcb 軟件的中打開 PCB 文件,選擇導(dǎo)出 ASCII 文件(export ascii file) ,ascii file 的版本應(yīng)該選擇 3.5 及以下的版本。 2 a 在 Protel99SE 。ProtelDXP , 選擇 File->Import->在出現(xiàn)的對(duì)話框中,選擇文件類型中的PADS Ascil Files (*.ASC)輸入對(duì)應(yīng)文件即可 1.powerpcb-->export ascii file--->import ascii file with protel99 se sp5(u must install padsimportor that is an add-on for 99sesp5 which can downloan from protel company ). 2.powerpcb-->export ascii file-->import ascii file in orcad layout-->import max file(orcad pcb file)with protel 99 or 99se.
上傳時(shí)間: 2013-10-16
上傳用戶:whymatalab
為了在CDMA系統(tǒng)中更好地應(yīng)用QDPSK數(shù)字調(diào)制方式,在分析四相相對(duì)移相(QDPSK)信號(hào)調(diào)制解調(diào)原理的基礎(chǔ)上,設(shè)計(jì)了一種QDPSK調(diào)制解調(diào)電路,它包括串并轉(zhuǎn)換、差分編碼、四相載波產(chǎn)生和選相、相干解調(diào)、差分譯碼和并串轉(zhuǎn)換電路。在MAX+PLUSⅡ軟件平臺(tái)上,進(jìn)行了編譯和波形仿真。綜合后下載到復(fù)雜可編程邏輯器件EPM7128SLC84-15中,測試結(jié)果表明,調(diào)制電路能正確選相,解調(diào)電路輸出數(shù)據(jù)與QDPSK調(diào)制輸入數(shù)據(jù)完全一致,達(dá)到了預(yù)期的設(shè)計(jì)要求。 Abstract: In order to realize the better application of digital modulation mode QDPSK in the CDMA system, a sort of QDPSK modulation-demodulation circuit was designed based on the analysis of QDPSK signal modulation-demodulation principles. It included serial/parallel conversion circuit, differential encoding circuit, four-phase carrier wave produced and phase chosen circuit, coherent demodulation circuit, difference decoding circuit and parallel/serial conversion circuit. And it was compiled and simulated on the MAX+PLUSⅡ software platform,and downloaded into the CPLD of EPM7128SLC84-15.The test result shows that the modulation circuit can exactly choose the phase,and the output data of the demodulator circuit is the same as the input data of the QDPSK modulate. The circuit achieves the prospective requirement of the design.
標(biāo)簽: QDPSK CPLD 調(diào)制解調(diào) 電路設(shè)計(jì)
上傳時(shí)間: 2013-10-28
上傳用戶:jyycc
我采用XC4VSX35或XC4VLX25 FPGA來連接DDR2 SODIMM和元件。SODIMM內(nèi)存條選用MT16HTS51264HY-667(4GB),分立器件選用8片MT47H512M8。設(shè)計(jì)目標(biāo):當(dāng)客戶使用內(nèi)存條時(shí),8片分立器件不焊接;當(dāng)使用直接貼片分立內(nèi)存顆粒時(shí),SODIMM內(nèi)存條不安裝。請(qǐng)問專家:1、在設(shè)計(jì)中,先用Xilinx MIG工具生成DDR2的Core后,管腳約束文件是否還可更改?若能更改,則必須要滿足什么條件下更改?生成的約束文件中,ADDR,data之間是否能調(diào)換? 2、對(duì)DDR2數(shù)據(jù)、地址和控制線路的匹配要注意些什么?通過兩只100歐的電阻分別連接到1.8V和GND進(jìn)行匹配 和 通過一只49.9歐的電阻連接到0.9V進(jìn)行匹配,哪種匹配方式更好? 3、V4中,PCB LayOut時(shí),DDR2線路阻抗單端為50歐,差分為100歐?Hyperlynx仿真時(shí),那些參數(shù)必須要達(dá)到那些指標(biāo)DDR2-667才能正常工作? 4、 若使用DDR2-667的SODIMM內(nèi)存條,能否降速使用?比如降速到DDR2-400或更低頻率使用? 5、板卡上有SODIMM的插座,又有8片內(nèi)存顆粒,則物理上兩部分是連在一起的,若實(shí)際使用時(shí),只安裝內(nèi)存條或只安裝8片內(nèi)存顆粒,是否會(huì)造成信號(hào)完成性的影響?若有影響,如何控制? 6、SODIMM內(nèi)存條(max:4GB)能否和8片分立器件(max:4GB)組合同時(shí)使用,構(gòu)成一個(gè)(max:8GB)的DDR2單元?若能,則布線阻抗和FPGA的DCI如何控制?地址和控制線的TOP圖應(yīng)該怎樣? 7、DDR2和FPGA(VREF pin)的參考電壓0.9V的實(shí)際工作電流有多大?工作時(shí)候,DDR2芯片是否很燙,一般如何考慮散熱? 8、由于多層板疊層的問題,可能頂層和中間層的銅箔不一樣后,中間的夾層后度不一樣時(shí),也可能造成阻抗的不同。請(qǐng)教DDR2-667的SODIMM在8層板上的推進(jìn)疊層?
上傳時(shí)間: 2013-10-21
上傳用戶:jjq719719
9.1 通用可編程邏輯器件GAL 9.2 ABEL-HDL硬件描述語言 9.3 開發(fā)軟件ISP Synario操作簡介 9.4 可編程邏輯器件CPLD/FPGA 9.5 MAX+PLUSII開發(fā)軟件 邏輯器件,即可用來實(shí)現(xiàn)特定邏輯功能的電子器件。最基本的邏輯關(guān)系有“與”、“或”、“非”等。門電路等都是邏輯器件,如74LS08(2輸入四與門)實(shí)現(xiàn)“與”邏輯,74LS32(2輸入四或門)實(shí)現(xiàn)“或”邏輯,這是實(shí)現(xiàn)簡單邏輯功能,還有很多電路實(shí)現(xiàn)復(fù)雜邏輯功能,如微處理器等,這類是定制器件。
上傳時(shí)間: 2013-10-26
上傳用戶:jiangshandz
1、安裝3DMAX2010 2、輸入序列號(hào): 666-69696969或者667-98989898或者400-45454545 3、輸入產(chǎn)品密鑰:Max用128B1,Design用495B1 4、完成安裝后重啟軟件 5、選擇“激活”
上傳時(shí)間: 2014-03-20
上傳用戶:glxcl
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1