原名protel,從2004年開(kāi)始更名為protel dxp 而后是新版 Altium Designer 6.0 已驗(yàn)證
標(biāo)簽: Designer Altium 09 破解
上傳時(shí)間: 2013-04-24
上傳用戶(hù):sz_hjbf
Altium Designer 10的破解工具,里面附有破解步驟。
標(biāo)簽: Designer Altium 破解
上傳用戶(hù):程嬰sky
Altium教程交互式布線篇PCB,推薦下,免積分下載啦
標(biāo)簽: Altium PCB 教程 交互式
上傳用戶(hù):宋桃子
使用VHDL語(yǔ)言編寫(xiě)的A/D轉(zhuǎn)換程序,可在FPGA平臺(tái)使用
標(biāo)簽: VHDL 語(yǔ)言 編寫(xiě) 程序
上傳時(shí)間: 2013-08-06
上傳用戶(hù):杏簾在望
基于Altium Designer 6.0的FPGA開(kāi)發(fā)
標(biāo)簽: Designer Altium FPGA 6.0
上傳時(shí)間: 2013-08-08
上傳用戶(hù):lbbyxmoran
]本文介紹了如何利用CPLD(復(fù)雜可編程邏輯器件)與單片機(jī)的結(jié)合實(shí)現(xiàn)并行I/\r\nO(輸入/輸出)接口的擴(kuò)展。該設(shè)計(jì)與用8255做并行I/O接口相比,與單片機(jī)軟件完全兼容,\r\n同時(shí)擁有速度快,功耗低,價(jià)格便宜,使用靈活等特點(diǎn)
標(biāo)簽: CPLD 如何利用 單片機(jī) 并行
上傳時(shí)間: 2013-08-14
上傳用戶(hù):xa_lgy
:針對(duì)現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)芯片的特點(diǎn),研究FPGA中雙向端口I/O的設(shè)計(jì),同時(shí)給出仿真初始化雙向端口I/O的方法。采用這種雙向端口的設(shè)計(jì)方法,選用Xilinx的Spartan2E芯片設(shè)計(jì)一個(gè)多通道圖像信號(hào)處理系統(tǒng)。
標(biāo)簽: FPGA 雙向端口
上傳時(shí)間: 2013-08-17
上傳用戶(hù):xiaoyunyun
基于Altium Designer6的FPGA項(xiàng)目設(shè)計(jì)圖例教程,80頁(yè).圖片雖模糊,但文字超清晰.
標(biāo)簽: Designer6 Altium FPGA 項(xiàng)目設(shè)計(jì)
上傳時(shí)間: 2013-08-24
上傳用戶(hù):emhx1990
脈沖壓縮技術(shù)是指對(duì)雷達(dá)發(fā)射的寬脈沖信號(hào)進(jìn)行調(diào)制(如線性調(diào)頻、非線性調(diào)頻、相位編碼),并在接收端對(duì)回波寬脈沖信號(hào)進(jìn)行脈沖壓縮處理后得到窄脈沖的實(shí)現(xiàn)過(guò)程。脈沖壓縮有效地解決了雷達(dá)作用距離與距離分辨率之間的矛盾,可以在保證雷達(dá)在一定作用距離下提高距離分辨率。\r\n
標(biāo)簽: 調(diào)頻 脈沖 壓縮技術(shù) 寬
上傳時(shí)間: 2013-08-31
上傳用戶(hù):王楚楚
Altium Designer 6.0的高級(jí)功能介紹與教學(xué),非常實(shí)用
標(biāo)簽: Designer Altium 6.0
上傳時(shí)間: 2013-09-10
上傳用戶(hù):tzl1975
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1