分頻器是FPGA設計中使用頻率非常高的基本單元之一。盡管目前在大部分設計中還廣泛使用集成鎖相環(如altera的PLL,Xilinx的DLL)來進行時鐘的分頻、倍頻以及相移設計,但是,對于時鐘要求不太嚴格的設計,通過自主設計進行時鐘分頻的實現方法仍然非常流行。首先這種方法可以節省鎖相環資源,再者,這種方式只消耗不多的邏輯單元就可以達到對時鐘操作的目的。 偶數倍分頻:偶數倍分頻應該是大家都比較熟悉的分頻,通過計數器計數是完全可以實現的。如進行N倍偶數分頻,那么可以通過由待分頻的時鐘觸發計數器計數,當計數器從0計數到N/2-1時,輸出時鐘進行翻轉,并給計數器一個復位信號,使得下一個時鐘從零開始計數。以此循環下去。這種方法可以實現任意的偶數分頻。
標簽: altera FPGA PLL 分頻器
上傳時間: 2016-06-14
上傳用戶:wpwpwlxwlx
現代通信系統要求通信距離遠、通信容量大、傳輸質量好。作為其關鍵技術之一的調制解調技術一直是人們研究的一 個重要方向。討論和仿真實現了基于FPGA的數字化DPSK調制解調系統。用Altera公司的FPGA開發平臺Quartus II 3.0實現了一 個對基帶信號的DPSK調制解調系統模型的仿真。
標簽: Altera FPGA DPSK 現代通信
上傳時間: 2016-06-15
上傳用戶:shawvi
bp算法實現代碼,在c++ builder 平臺上實現. b p算法實現代碼,在c++ builder 平臺上實現.
標簽: builder 算法 代碼
上傳時間: 2014-01-22
上傳用戶:頂得柱
基于b/s模式的jsp在線考試系統,可以學習學習
標簽: jsp 模式
上傳時間: 2014-11-13
上傳用戶:royzhangsz
用于求解大型稀疏線性方程組Ax=b的數值計算庫.
標簽: Ax 大型 稀疏 方程
上傳時間: 2014-01-04
上傳用戶:稀世之寶039
⑴ 提供簡單命令 A、通過串口加載程序到指定內存 B、將程序燒寫到 NANDFLASH 指定位置 C、LCD 操作函數 I、畫點 II、畫線 III、畫圓 IV、顯示圖像 ⑵ bootloader 具備自我更新能力 ⑶ bootloader 可以啟動 LINUX ⑷ 能通過網絡傳輸文件(FTP/UDP)
標簽: NANDFLASH LCD III 命令
上傳時間: 2016-06-18
上傳用戶:牧羊人8920
實現B樹,并在MFC中將其畫出。 B樹的表示及基本操作的實現。 1.掌握B樹的存貯結構。 2.實現B樹中關鍵字值的插入及刪除操作。 3.屏幕圖形化的顯示。
標簽: 樹
上傳時間: 2013-12-18
上傳用戶:xymbian
遞歸方法實現HANOI塔問題 子程序模塊個數不限。要求: 盤子個數可以輸入,第一個塔為A,第二個塔為B,第三個塔的名稱為C。打印出移動過程。
標簽: HANOI 遞歸 程序 模塊
上傳時間: 2013-12-22
上傳用戶:小鵬
該PDF文檔是CPLD/FPGA的入門教程。里面敘述了PLD的基本結構,選擇CPLD/FPGA的方式方法。
標簽: CPLD FPGA PLD
上傳時間: 2016-06-20
上傳用戶:520
基于CPLD/FPGA的SPI控制的IP核的實現spi_master
標簽: spi_master CPLD FPGA SPI
上傳用戶:sxdtlqqjl
蟲蟲下載站版權所有 京ICP備2021023401號-1