Proteus+7.5+SP3安裝流程
標(biāo)簽: Proteus 7.5 SP 流程
上傳時(shí)間: 2013-11-18
上傳用戶:lx9076
HT45F23 MCU 為用戶提供兩組獨(dú)立的比較器,並都由軟體控制,輸入輸出口安排靈活,均 與I/O 共用引腳。本文著重介紹HT45F23 比較器的功能使用的相關(guān)設(shè)定與應(yīng)用方式。
標(biāo)簽: Comparator 45F F23 HT
上傳時(shí)間: 2013-10-16
上傳用戶:songkun
HT45F23 MCU 含有兩個(gè)運(yùn)算放大器,OPA1 和OPA2,可用於用戶特定的模擬信號處理,通 過控制暫存器,OPA 相關(guān)的應(yīng)用可以很容易實(shí)現(xiàn)。本文主要介紹OPA 的操作,暫存器設(shè)定 以及基本OPA 應(yīng)用,例如:同相放大器、反相放大器和電壓跟隨器。 HT45F23 運(yùn)算放大器OPA1/OPA2 具有多個(gè)開關(guān),輸入路徑可選以及多種參考電壓選擇,此 外OPA2 內(nèi)部有8 種增益選項(xiàng),直接通過軟體設(shè)定。適應(yīng)於各種廣泛的應(yīng)用。
標(biāo)簽: 45F F23 OPA HT
上傳時(shí)間: 2013-11-21
上傳用戶:immanuel2006
提供數(shù)字板維修流程的一些實(shí)際經(jīng)驗(yàn),希望對您有所幫助!
標(biāo)簽: 數(shù)字板 流程
上傳時(shí)間: 2014-11-15
上傳用戶:sssnaxie
1.3.5 嵌入微處理器的FPGA設(shè)計(jì)流程。
標(biāo)簽: FPGA 嵌入微處理器 設(shè)計(jì)流程
上傳時(shí)間: 2013-11-08
上傳用戶:ljj722
用QUARTUS_II做FPGA開發(fā)全流程
標(biāo)簽: QUARTUS_II FPGA 流程 傻瓜式
上傳用戶:DXM35
1.3 FPGA的設(shè)計(jì)流程。
標(biāo)簽: FPGA 1.3 設(shè)計(jì)流程
上傳時(shí)間: 2013-10-09
上傳用戶:lwwhust
使用QUARTUS II做開發(fā)全流程,傻瓜式詳細(xì)教程
標(biāo)簽: QUARTUS 流程
上傳時(shí)間: 2013-10-12
上傳用戶:731140412
電子發(fā)燒友網(wǎng)核心提示:Altera公司昨日宣布,在業(yè)界率先在28 nm FPGA器件上成功測試了復(fù)數(shù)高性能浮點(diǎn)數(shù)字信號處理(DSP)設(shè)計(jì)。獨(dú)立技術(shù)分析公司Berkeley設(shè)計(jì)技術(shù)有限公司(BDTI)驗(yàn)證了能夠在 Altera Stratix V和Arria V 28 nm FPGA開發(fā)套件上簡單方便的高效實(shí)現(xiàn)Altera浮點(diǎn)DSP設(shè)計(jì)流程,同時(shí)驗(yàn)證了要求較高的浮點(diǎn)DSP應(yīng)用的性能。本文是BDTI完整的FPGA浮點(diǎn)DSP分析報(bào)告。 Altera的浮點(diǎn)DSP設(shè)計(jì)流程經(jīng)過規(guī)劃,能夠快速適應(yīng)可參數(shù)賦值接口的設(shè)計(jì)更改,其工作環(huán)境包括來自MathWorks的MATLAB和 Simulink,以及Altera的DSP Builder高級模塊庫,支持FPGA設(shè)計(jì)人員比傳統(tǒng)HDL設(shè)計(jì)更迅速的實(shí)現(xiàn)并驗(yàn)證復(fù)數(shù)浮點(diǎn)算法。這一設(shè)計(jì)流程非常適合設(shè)計(jì)人員在應(yīng)用中采用高性能 DSP,這些應(yīng)用包括,雷達(dá)、無線基站、工業(yè)自動化、儀表和醫(yī)療圖像等。
標(biāo)簽: Altera FPGA DSP 28
上傳時(shí)間: 2014-12-28
上傳用戶:18888888888
ISE13[1].1_設(shè)計(jì)流程詳解
標(biāo)簽: ISE 13 設(shè)計(jì)流程
上傳時(shí)間: 2013-10-14
上傳用戶:hebmuljb
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1