亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

8279A可編程鍵盤顯示接口

  • 可編程控制器應用技術實訓

    plc可編程控制器應用技術實訓

    標簽: 可編程控制器 應用技術

    上傳時間: 2014-01-07

    上傳用戶:q3290766

  • TLV5616 12 位 3微秒 DAC 串行輸入可編程設置時間 功耗

    TLV5616 12 位 3微秒 DAC 串行輸入可編程設置時間 功耗

    標簽: 5616 TLV DAC 12

    上傳時間: 2013-11-02

    上傳用戶:xinyuzhiqiwuwu

  • 占空比可調矩形波產生電路

    占空比可調矩形波產生電路 multisim仿真

    標簽: 矩形波 產生電路

    上傳時間: 2013-11-08

    上傳用戶:zhengjian

  • 利用傳統(tǒng)旋鈕接口控制AD5111

    數(shù)字電位計是機械電位計的最佳替代產品,因其具有小尺寸封裝、更高可靠性、高精度和更小電壓毛刺等優(yōu)勢。數(shù)字電位計可采用各種數(shù)字和手動接口。手動或按鈕接口直接通過兩個按鈕開關進行控制, 例如AD5116或AD5228。按向上按鈕可提高電阻,按向下按鈕可降低電阻,如圖1所示。

    標簽: 5111 AD 旋鈕接口 控制

    上傳時間: 2013-10-11

    上傳用戶:wyiman

  • 適合過程控制應用的完全可編程通用模擬前端

      本電路針對過程控制應用提供一款完全可編程的通用模擬前端(AFE),支持2/3/4線RTD配置、帶冷結補償?shù)臒犭娕驾斎搿螛O性和雙極性輸入電壓、4 mA至20 mA輸入,串行控制的8通道單刀單擲開關ADG1414用于配置選定的測量模式。

    標簽: 過程 控制應用 可編程 模擬前端

    上傳時間: 2013-10-23

    上傳用戶:taozhihua1314

  • 時鐘分相技術應用

    摘要: 介紹了時鐘分相技術并討論了時鐘分相技術在高速數(shù)字電路設計中的作用。 關鍵詞: 時鐘分相技術; 應用 中圖分類號: TN 79  文獻標識碼:A   文章編號: 025820934 (2000) 0620437203 時鐘是高速數(shù)字電路設計的關鍵技術之一, 系統(tǒng)時鐘的性能好壞, 直接影響了整個電路的 性能。尤其現(xiàn)代電子系統(tǒng)對性能的越來越高的要求, 迫使我們集中更多的注意力在更高頻率、 更高精度的時鐘設計上面。但隨著系統(tǒng)時鐘頻率的升高。我們的系統(tǒng)設計將面臨一系列的問 題。 1) 時鐘的快速電平切換將給電路帶來的串擾(Crosstalk) 和其他的噪聲。 2) 高速的時鐘對電路板的設計提出了更高的要求: 我們應引入傳輸線(T ransm ission L ine) 模型, 并在信號的匹配上有更多的考慮。 3) 在系統(tǒng)時鐘高于100MHz 的情況下, 應使用高速芯片來達到所需的速度, 如ECL 芯 片, 但這種芯片一般功耗很大, 再加上匹配電阻增加的功耗, 使整個系統(tǒng)所需要的電流增大, 發(fā) 熱量增多, 對系統(tǒng)的穩(wěn)定性和集成度有不利的影響。 4) 高頻時鐘相應的電磁輻射(EM I) 比較嚴重。 所以在高速數(shù)字系統(tǒng)設計中對高頻時鐘信號的處理應格外慎重, 盡量減少電路中高頻信 號的成分, 這里介紹一種很好的解決方法, 即利用時鐘分相技術, 以低頻的時鐘實現(xiàn)高頻的處 理。 1 時鐘分相技術 我們知道, 時鐘信號的一個周期按相位來分, 可以分為360°。所謂時鐘分相技術, 就是把 時鐘周期的多個相位都加以利用, 以達到更高的時間分辨。在通常的設計中, 我們只用到時鐘 的上升沿(0 相位) , 如果把時鐘的下降沿(180°相位) 也加以利用, 系統(tǒng)的時間分辨能力就可以 提高一倍(如圖1a 所示)。同理, 將時鐘分為4 個相位(0°、90°、180°和270°) , 系統(tǒng)的時間分辨就 可以提高為原來的4 倍(如圖1b 所示)。 以前也有人嘗試過用專門的延遲線或邏輯門延時來達到時鐘分相的目的。用這種方法產生的相位差不夠準確, 而且引起的時間偏移(Skew ) 和抖動 (J itters) 比較大, 無法實現(xiàn)高精度的時間分辨。 近年來半導體技術的發(fā)展, 使高質量的分相功能在一 片芯片內實現(xiàn)成為可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能優(yōu)異的時鐘 芯片。這些芯片的出現(xiàn), 大大促進了時鐘分相技術在實際電 路中的應用。我們在這方面作了一些嘗試性的工作: 要獲得 良好的時間性能, 必須確保分相時鐘的Skew 和J itters 都 比較小。因此在我們的設計中, 通常用一個低頻、高精度的 晶體作為時鐘源, 將這個低頻時鐘通過一個鎖相環(huán)(PLL ) , 獲得一個較高頻率的、比較純凈的時鐘, 對這個時鐘進行分相, 就可獲得高穩(wěn)定、低抖動的分 相時鐘。 這部分電路在實際運用中獲得了很好的效果。下面以應用的實例加以說明。2 應用實例 2. 1 應用在接入網(wǎng)中 在通訊系統(tǒng)中, 由于要減少傳輸 上的硬件開銷, 一般以串行模式傳輸 圖3 時鐘分為4 個相位 數(shù)據(jù), 與其同步的時鐘信號并不傳輸。 但本地接收到數(shù)據(jù)時, 為了準確地獲取 數(shù)據(jù), 必須得到數(shù)據(jù)時鐘, 即要獲取與數(shù) 據(jù)同步的時鐘信號。在接入網(wǎng)中, 數(shù)據(jù)傳 輸?shù)慕Y構如圖2 所示。 數(shù)據(jù)以68MBös 的速率傳輸, 即每 個bit 占有14. 7ns 的寬度, 在每個數(shù)據(jù) 幀的開頭有一個用于同步檢測的頭部信息。我們要找到與它同步性好的時鐘信號, 一般時間 分辨應該達到1ö4 的時鐘周期。即14. 7ö 4≈ 3. 7ns, 這就是說, 系統(tǒng)時鐘頻率應在300MHz 以 上, 在這種頻率下, 我們必須使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型門延遲為340p s) , 如前所述, 這樣對整個系統(tǒng)設計帶來很多的困擾。 我們在這里使用鎖相環(huán)和時鐘分相技術, 將一個16MHz 晶振作為時鐘源, 經(jīng)過鎖相環(huán) 89429 升頻得到68MHz 的時鐘, 再經(jīng)過分相芯片AMCCS4405 分成4 個相位, 如圖3 所示。 我們只要從4 個相位的68MHz 時鐘中選擇出與數(shù)據(jù)同步性最好的一個。選擇的依據(jù)是: 在每個數(shù)據(jù)幀的頭部(HEAD) 都有一個8bit 的KWD (KeyWord) (如圖1 所示) , 我們分別用 這4 個相位的時鐘去鎖存數(shù)據(jù), 如果經(jīng)某個時鐘鎖存后的數(shù)據(jù)在這個指定位置最先檢測出這 個KWD, 就認為下一相位的時鐘與數(shù)據(jù)的同步性最好(相關)。 根據(jù)這個判別原理, 我們設計了圖4 所示的時鐘分相選擇電路。 在板上通過鎖相環(huán)89429 和分相芯片S4405 獲得我們所要的68MHz 4 相時鐘: 用這4 個 時鐘分別將輸入數(shù)據(jù)進行移位, 將移位的數(shù)據(jù)與KWD 作比較, 若至少有7bit 符合, 則認為檢 出了KWD。將4 路相關器的結果經(jīng)過優(yōu)先判選控制邏輯, 即可輸出同步性最好的時鐘。這里, 我們運用AMCC 公司生產的 S4405 芯片, 對68MHz 的時鐘進行了4 分 相, 成功地實現(xiàn)了同步時鐘的獲取, 這部分 電路目前已實際地應用在某通訊系統(tǒng)的接 入網(wǎng)中。 2. 2 高速數(shù)據(jù)采集系統(tǒng)中的應用 高速、高精度的模擬- 數(shù)字變換 (ADC) 一直是高速數(shù)據(jù)采集系統(tǒng)的關鍵部 分。高速的ADC 價格昂貴, 而且系統(tǒng)設計 難度很高。以前就有人考慮使用多個低速 圖5 分相技術應用于采集系統(tǒng) ADC 和時鐘分相, 用以替代高速的ADC, 但由 于時鐘分相電路產生的相位不準確, 時鐘的 J itters 和Skew 比較大(如前述) , 容易產生較 大的孔徑晃動(Aperture J itters) , 無法達到很 好的時間分辨。 現(xiàn)在使用時鐘分相芯片, 我們可以把分相 技術應用在高速數(shù)據(jù)采集系統(tǒng)中: 以4 分相后 圖6 分相技術提高系統(tǒng)的數(shù)據(jù)采集率 的80MHz 采樣時鐘分別作為ADC 的 轉換時鐘, 對模擬信號進行采樣, 如圖5 所示。 在每一采集通道中, 輸入信號經(jīng)過 緩沖、調理, 送入ADC 進行模數(shù)轉換, 采集到的數(shù)據(jù)寫入存儲器(M EM )。各個 采集通道采集的是同一信號, 不過采樣 點依次相差90°相位。通過存儲器中的數(shù) 據(jù)重組, 可以使系統(tǒng)時鐘為80MHz 的采 集系統(tǒng)達到320MHz 數(shù)據(jù)采集率(如圖6 所示)。 3 總結 靈活地運用時鐘分相技術, 可以有效地用低頻時鐘實現(xiàn)相當于高頻時鐘的時間性能, 并 避免了高速數(shù)字電路設計中一些問題, 降低了系統(tǒng)設計的難度。

    標簽: 時鐘 分相 技術應用

    上傳時間: 2013-12-17

    上傳用戶:xg262122

  • 信號放大電路

    2-1 何謂測量放大電路?對其基本要求是什么? 在測量控制系統(tǒng)中,用來放大傳感器輸出的微弱電壓,電流或電荷信號的放大電路稱為測量放大電路,亦稱儀用放大電路。對其基本要求是:①輸入阻抗應與傳感器輸出阻抗相匹配;②一定的放大倍數(shù)和穩(wěn)定的增益;③低噪聲;④低的輸入失調電壓和輸入失調電流以及低的漂移;⑤足夠的帶寬和轉換速率(無畸變的放大瞬態(tài)信號);⑥高輸入共模范圍(如達幾百伏)和高共模抑制比;⑦可調的閉環(huán)增益;⑧線性好、精度高;⑨成本低。   2-2 圖2-2a所示斬波穩(wěn)零放大電路中,為什么采用高、低頻兩個通道,即R3、C3組成的高頻通道和調制、解調、交流放大器組成的低頻通道? 采用高頻通道是為了使斬波穩(wěn)零放大電路能在較寬的頻率范圍內工作,而采用低頻通道則能對微弱的直流或緩慢變化的信號進行低漂移和高精度的放大。   2-3 請參照圖2-3,根據(jù)手冊中LF347和CD4066的連接圖(即引腳圖),將集成運算放大器LF347和集成模擬開關CD4066接成自動調零放大電路。 LF347和CD4066接成的自動調零放大電路如圖X2-1。

    標簽: 信號放大電路

    上傳時間: 2013-10-09

    上傳用戶:ysjing

  • CMOS模擬開關工作原理

    開關在電路中起接通信號或斷開信號的作用。最常見的可控開關是繼電器,當給驅動繼電器的驅動電路加高電平或低電平時,繼電器就吸合或釋放,其觸點接通或斷開電路。CMOS模擬開關是一種可控開關,它不象繼電器那樣可以用在大電流、高電壓場合,只適于處理幅度不超過其工作電壓、電流較小的模擬或數(shù)字信號。 一、常用CMOS模擬開關引腳功能和工作原理  1.四雙向模擬開關CD4066  CD4066 的引腳功能如圖1所示。每個封裝內部有4個獨立的模擬開關,每個模擬開關有輸入、輸出、控制三個端子,其中輸入端和輸出端可互換。當控制端加高電平時,開關導通;當控制端加低電平時開關截止。模擬開關導通時,導通電阻為幾十歐姆;模擬開關截止時,呈現(xiàn)很高的阻抗,可以看成為開路。模擬開關可傳輸數(shù)字信號和模擬信號,可傳輸?shù)哪M信號的上限頻率為40MHz。各開關間的串擾很小,典型值為-50dB。

    標簽: CMOS 模擬開關 工作原理

    上傳時間: 2013-10-27

    上傳用戶:bibirnovis

  • HDL的可綜合設計簡介

    本文簡單探討了verilog HDL設計中的可綜合性問題,適合HDL初學者閱讀     用組合邏輯實現(xiàn)的電路和用時序邏輯實現(xiàn)的   電路要分配到不同的進程中。   不要使用枚舉類型的屬性。   Integer應加范圍限制。    通常的可綜合代碼應該是同步設計。   避免門級描述,除非在關鍵路徑中。

    標簽: HDL 綜合設計

    上傳時間: 2013-10-21

    上傳用戶:smallfish

  • PCB的可制造性與可測試性

    PCB的可制造性與可測試性,很詳細的pcb學習資料。

    標簽: PCB 可制造性 測試

    上傳時間: 2014-06-22

    上傳用戶:熊少鋒

主站蜘蛛池模板: 新疆| 桃园市| 云南省| 乐昌市| 阿拉善盟| 盐城市| 公主岭市| 沙河市| 华池县| 吴堡县| 泗阳县| 玛曲县| 衡南县| 金坛市| 甘孜| 宣威市| 遂宁市| 图片| 龙南县| 科技| 钦州市| 泰安市| 泰州市| 桃园县| 正阳县| 墨脱县| 虹口区| 保德县| 喀什市| 日土县| 太原市| 东海县| 保康县| 金山区| 桐庐县| 景泰县| 图片| 仁怀市| 托克逊县| 贵港市| 伊吾县|