亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

4排排針

  • 2.1.4 VIRTEX-ⅡPRO和和VIRTEX-ⅡPROX系列產品

    2.1.4 VIRTEX-ⅡPRO和和VIRTEX-ⅡPROX系列產品。

    標簽: VIRTEX PROX PRO

    上傳時間: 2013-11-04

    上傳用戶:jackgao

  • 4層電路板布線指南說明

    此文檔詳細說明了關于4層板的設計方法和注意事項

    標簽: 4層電路板 布線

    上傳時間: 2013-12-26

    上傳用戶:ddddddd

  • PADS9.4破解文件

    PADS9.4破解文件

    標簽: PADS 9.4 破解文件

    上傳時間: 2013-11-02

    上傳用戶:lbbyxmraon

  • DS306-PPC405 Virtex-4 Wrapper

    The PPC405 Virtex-4 is a wrapper around the Virtex-4PowerPC™ 405 Processor Block primitive. For detailsregarding the PowerPC 405, see the PowerPC 405 ProcessorBlock Reference Guide.

    標簽: Wrapper Virtex 306 405

    上傳時間: 2015-01-02

    上傳用戶:JIUSHICHEN

  • LT Spice 4 (LT SPICE IV 視頻教程)

    LT Spice 4  traning,LT SPICE IV 視頻教程

    標簽: Spice SPICE LT IV

    上傳時間: 2013-10-30

    上傳用戶:daoyue

  • UART 4 UART參考設計,Xilinx提供VHDL代碼

    UART 4 UART參考設計,Xilinx提供VHDL代碼 uart_vhdl This zip file contains the following folders:  \vhdl_source  -- Source VHDL files:      uart.vhd  - top level file      txmit.vhd - transmit portion of uart      rcvr.vhd -  - receive portion of uart \vhdl_testfixture  -- VHDL Testbench files. This files only include the testbench behavior, they         do not instantiate the DUT. This can easily be done in a top-level VHDL          file or a schematic. This folder contains the following files:      txmit_tb.vhd  -- Test bench for txmit.vhd.      rcvr_tf.vhd  -- Test bench for rcvr.vhd.

    標簽: UART Xilinx VHDL 參考設計

    上傳時間: 2013-11-02

    上傳用戶:18862121743

  • 4層樓電梯程序

    4層樓電梯程序,請大家多多指教。

    標簽: 電梯 程序

    上傳時間: 2015-01-02

    上傳用戶:xja31415

  • PLC(可編程序控制器)原理和基礎知識4

    PLC(可編程序控制器)原理和基礎知識4

    標簽: PLC 可編程序控制器 基礎知識

    上傳時間: 2013-10-26

    上傳用戶:wwwwwen5

  • 微電腦型盤面式控制電表(顯示幕0.4”)

    特點 精確度0.05%滿刻度 ±1位數 可量測交直流電流/交直流電壓/電位計/傳送器/Pt-100/荷重元/電阻等信號 顯示范圍0- ±19999可任意規劃 數位化指撥設定操作簡易 具有自動歸零與保持功能 4組警報功能 15BIT 類比輸出功能 數位RS-485界面

    標簽: 0.4 微電腦 控制 電表

    上傳時間: 2013-10-18

    上傳用戶:dianxin61

  • XAPP713 -Virtex-4 RocketIO誤碼率測試器

      The data plane of the reference design consists of a configurable multi-channel XBERT modulethat generates and checks high-speed serial data transmitted and received by the MGTs. Eachchannel in the XBERT module consists of two MGTs (MGTA and MGTB), which physicallyoccupy one MGT tile in the Virtex-4 FPGA. Each MGT has its own pattern checker, but bothMGTs in a channel share the same pattern generator. Each channel can load a differentpattern. The MGT serial rate depends on the reference clock frequency and the internal PMAdivider settings. The reference design can be scaled anywhere from one channel (two MGTs)to twelve channels (twenty-four MGTs).

    標簽: RocketIO Virtex XAPP 713

    上傳時間: 2013-12-25

    上傳用戶:jkhjkh1982

主站蜘蛛池模板: 松滋市| 钦州市| 阿拉善盟| 长海县| 双流县| 阳信县| 大城县| 浙江省| 县级市| 津南区| 沂水县| 崇州市| 图木舒克市| 泽普县| 连平县| 德保县| 叶城县| 漾濞| 拜泉县| 修武县| 西充县| 收藏| 满洲里市| 砀山县| 庄河市| 河源市| 武宣县| 扶余县| 安泽县| 新平| 年辖:市辖区| 东安县| 张北县| 竹山县| 枣阳市| 赤峰市| 东阳市| 云龙县| 阿尔山市| 开平市| 固原市|