802.11b物理層的simulink建模。模型支持1Mbps, 2Mbps, 5.5Mbps, and 11Mbps 的模式,模型包括幀的生成,BPSK、QPSK調(diào)制,巴克碼擴(kuò)展,CCK以及信道頻移量的選擇和一個AWGN信道。 使用說明:先將壓縮包解壓縮到一個新文件夾中,改變matlab當(dāng)前執(zhí)行目錄,然后運行WiFi.mdl文件。 壓縮包中包括6個文件:WiFi.mdl,WiFi_lib.mdl,WiFi_init.m,cck_codes.mat,ber_test.m,test_level_1.m。 模型使用標(biāo)準(zhǔn):IEEE Std 802.11b-1999, 來源于: http://standards.ieee.org/reading/ieee/std/lanman/
標(biāo)簽: Mbps simulink 802.11 5.5
上傳時間: 2014-08-05
上傳用戶:黑漆漆
A Low-Power ASIC Implementation of 2Mbps Antenna-Rake Combiner for WCDMA with MRC and LMS Capabilities.pdf
標(biāo)簽: Implementation Antenna-Rake Capabiliti Low-Power
上傳時間: 2013-12-16
上傳用戶:yuzsu
介紹NRF24L01的增強(qiáng)型突發(fā)模式(Enhanced ShockBurst Mode),此模式有效數(shù)據(jù)速率為2Mbps。其中文件nrf24l01.c實現(xiàn)增強(qiáng)型突發(fā)模式,同樣提供了發(fā)、發(fā)的HEX文件便于實驗。
標(biāo)簽: ShockBurst Enhanced 2Mbps 24
上傳時間: 2014-01-22
上傳用戶:WMC_geophy
隨著對高處理能力、網(wǎng)絡(luò)通信、實時多任務(wù),超低功耗這些需求的增長,傳統(tǒng)8位處理器已經(jīng)不能滿足新產(chǎn)品的要求了,高端嵌入式處理器已經(jīng)得到了普遍的重視和應(yīng)用.ARM是目前嵌入式領(lǐng)域應(yīng)用最廣泛的RISC微處理器結(jié)構(gòu),該文研究了基于ARM處理器的嵌入式系統(tǒng)的開發(fā),介紹了利用一款A(yù)RM微處理器和FPGA設(shè)計的四路E1中繼板卡的硬件結(jié)構(gòu)和工作原理,并在這個硬件平臺上進(jìn)行軟件開發(fā)的過程.該四路E1收發(fā)器能夠提供四條E1鏈路,把帶寬從2Mbps提高到8Mbps,能夠同時負(fù)載120個用戶的通信,解決了數(shù)字環(huán)路系統(tǒng)中卡槽數(shù)目限制的問題.目前,建立在G. 703基礎(chǔ)上的El接口在分組網(wǎng)、幀中繼網(wǎng)、GSM移動基站及軍事通信中得到廣泛的應(yīng)用,傳送語音信號、數(shù)據(jù)、圖像等業(yè)務(wù).文中首先分析了當(dāng)前數(shù)字環(huán)路系統(tǒng)的發(fā)展現(xiàn)狀和趨勢,隨著網(wǎng)絡(luò)通信的用戶數(shù)目及信息量的猛增,拓寬數(shù)據(jù)傳輸?shù)耐ǖ朗且豁椦芯繜狳c,這是開發(fā)四路E1收發(fā)器的一個目的.接著敘述了數(shù)字環(huán)路系統(tǒng)的結(jié)構(gòu)和工作原理,即四路E1收發(fā)器的應(yīng)用環(huán)境,著重介紹了四路E1板卡在整個系統(tǒng)中所扮演的角色和嵌入式處理器ARM的體系結(jié)構(gòu)和特點,鑒于數(shù)據(jù)傳輸中對時鐘的要求比較嚴(yán)格,該文還介紹了FPGA技術(shù),應(yīng)用它主要是為系統(tǒng)提供各個精確的時鐘.然后,在分析了四路E1收發(fā)器的工作原理和比較了各類處理器特點的基礎(chǔ)上,提出了四路E1收發(fā)器的硬件設(shè)計,分別介紹了時鐘模塊、系統(tǒng)接口電路、存儲系統(tǒng)模塊、四通道E1合成器模塊、CPU模塊以及時隙交換模塊.接著,在研究分析了G.703和G.704等通信協(xié)議后,再根據(jù)系統(tǒng)要求提出了四路E1收發(fā)器的軟件設(shè)計.先介紹了實時操作系統(tǒng)RTXC,詳細(xì)闡述了ARM處理器啟動代碼程序的設(shè)計,然后給出了在此操作系統(tǒng)下軟件設(shè)計的整體結(jié)構(gòu),分四個任務(wù)分別闡述此軟件功能,其中詳細(xì)介紹了信令處理模塊、接口中斷處理模塊、系統(tǒng)運行監(jiān)測模塊和RC消息LC消息處理模塊.最后介紹了軟件和硬件的調(diào)試方法以及設(shè)計過程中的調(diào)試開發(fā)過程,整個系統(tǒng)設(shè)計完成后,經(jīng)過反復(fù)調(diào)試、測驗已達(dá)到了預(yù)期的效果,現(xiàn)正投入使用中.
標(biāo)簽: FPGA ARM 處理器 中的應(yīng)用
上傳時間: 2013-04-24
上傳用戶:夢雨軒膂
可靠通信要求消息從信源到信宿盡量無誤傳輸,這就要求通信系統(tǒng)具有很好的糾錯能力,如使用差錯控制編碼。自仙農(nóng)定理提出以來,先后有許多糾錯編碼被相繼提出,例如漢明碼,BCH碼和RS碼等,而C。Berrou等人于1993年提出的Turbo碼以其優(yōu)異的糾錯性能成為通信界的一個里程碑。 然而,Turbo碼迭代譯碼復(fù)雜度大,導(dǎo)致其譯碼延時大,故而在工程中的應(yīng)用受到一定限制,而并行Turbo譯碼可以很好地解決上述問題。本論文的主要工作是通過硬件實現(xiàn)一種基于幀分裂和歸零處理的新型并行Turbo編譯碼算法。論文提出了一種基于多端口存儲器的并行子交織器解決方法,很好地解決了并行訪問存儲器沖突的問題。 本論文在現(xiàn)場可編程門陣列(FPGA)平臺上實現(xiàn)了一種基于幀分裂和籬笆圖歸零處理的并行Turbo編譯碼器。所實現(xiàn)的并行Turbo編譯碼器在時鐘頻率為33MHz,幀長為1024比特,并行子譯碼器數(shù)和最大迭代次數(shù)均為4時,可支持8.2Mbps的編譯碼數(shù)掘吞吐量,而譯碼時延小于124us。本文還使用EP2C35FPGA芯片設(shè)計了系統(tǒng)開發(fā)板。該開發(fā)板可提供高速以太網(wǎng)MAC/PHY和PCI接口,很好地滿足了通信系統(tǒng)需求。系統(tǒng)測試結(jié)果表明,本文所實現(xiàn)的并行Turbo編譯碼器及其開發(fā)板運行正確、有效且可靠。 本論文主要分為五章,第一章為緒論,介紹Turbo碼背景和硬件實現(xiàn)相關(guān)技術(shù)。第二章為基于幀分裂和歸零的并行Turbo編碼的設(shè)計與實現(xiàn),分別介紹了編碼器和譯碼器的RTL設(shè)計,還提出了一種基于多端口存儲器的并行子交織器和解交織器設(shè)計。第三章討論了使用NIOS處理器的SOC架構(gòu),使用SOC架構(gòu)處理系統(tǒng)和基于NIOSII處理器和uC/0S一2操作系統(tǒng)的架構(gòu)。第四章介紹了FPGA系統(tǒng)開發(fā)板設(shè)計與調(diào)試的一些工作。最后一章為本文總結(jié)及其展望。
上傳時間: 2013-04-24
上傳用戶:ziyu_job1234
用VHDL實現(xiàn)的通信滑碼處理,線路為2.3Mbps,通信終端為2Mbps
上傳時間: 2015-10-25
上傳用戶:s363994250
仿真標(biāo)準(zhǔn)串口,用于升級原串口外圍設(shè)備,或者通過USB 增加額外串口。 ● 計算機(jī)端Windows 操作系統(tǒng)下的串口應(yīng)用程序完全兼容,無需修改。 ● 硬件全雙工串口,內(nèi)置收發(fā)緩沖區(qū),支持通訊波特率50bps~2Mbps。 ● 支持5、6、7 或者8 個數(shù)據(jù)位,支持奇校驗、偶校驗、空白、標(biāo)志以及無校驗。 ● 支持串口發(fā)送使能、串口接收就緒等傳輸速率控制信號和MODEM 聯(lián)絡(luò)信號。 異步串口/RS232/RS485/RS422 轉(zhuǎn)換并口打印機(jī)為USB 打印機(jī) EPP 并口和MEM 并口 常用的2 線和4 線同步串口 DD+ 計算機(jī) 或者 其它 USB 主機(jī) CH341 轉(zhuǎn)接芯片 CH341 中文手冊(一) 2 ● 通過外加電平轉(zhuǎn)換器件,提供RS232、RS485、RS422 等接口。 ● 支持以標(biāo)準(zhǔn)的串口通訊方式間接地訪問CH341 外掛的串行EEPROM 存儲器。
標(biāo)簽: 仿真 串口 標(biāo)準(zhǔn)
上傳時間: 2013-11-29
上傳用戶:15736969615
wifi模塊,RAK411 是一款完全符合802.11b/g/n 無線協(xié)議的Wi-Fi 模塊,內(nèi)部集成完整的TCP/IP 協(xié)議棧,支 持ARP、IP、ICMP、TCP 、UDP、DHCP CLIENT、DHCP SERVER、DNS 等多種協(xié)議。支持AP 模式, Station 及Ad-hoc。用戶可以方便、快速地使用模塊實現(xiàn)組網(wǎng)及數(shù)據(jù)收發(fā)。在SPI 接口下,模塊最大傳輸 速率可達(dá)2Mbps。
上傳時間: 2018-05-17
上傳用戶:luke242
CH340C設(shè)計USB轉(zhuǎn)TLL串口通信模塊(原理圖+PCB)PADS 9.5版本模塊描述:1、CH340C USB轉(zhuǎn)TTL模塊以CH340C芯片為核心,內(nèi)部自帶晶振,最高波特率可達(dá)2Mbps;2、軟件兼容CH341驅(qū)動,過流保護(hù),引出相應(yīng)的通訊接口與電源接口,通訊接口帶有指示燈指示工作狀態(tài),通訊穩(wěn)定,體積小3、支持3.3V與5V選擇
上傳時間: 2021-10-27
上傳用戶:
RK3288資料說明:? DDR3 方案采用 4x16bit、 2x32bit 等模板;? LPDDR2 方案采用 2 x 32bit(168pin)、 1 x 32bit x 2channel(pop216pin)、 1x32bitx 2channel(pop220pin) 等模板;? LPDDR3 方案采用 2 x 32bit(178pin)模板? PMIC 方案采用 RT5C620(單節(jié)電池)、 ACT8846(雙節(jié)電池);? Memory 默認(rèn)為 eMMC Flash,兼容 Nand Flash 及 tSD 的設(shè)計;? TP 包括 COF 及三種 COB 接法;? 顯示包括 eDP、單 MIPI、雙 MIPI、 LVDS 四種兼容設(shè)計;? 3G 包括 3G-UNA(DS 7.2Mbps)、 3G-UNA LITE(DS 14.4Mbps) 兩種模組兼容;? Audio 包括 ES8323(低成本)、 ALC5631、 ALC3224(BT 語音)三種兼容;? WIFI 兼容 AP6XXX 各模開發(fā)包包含以下幾部分資料1、RK3288原廠參考原理圖,DSN原始文檔。2、RK3288發(fā)布原理圖修改記錄、規(guī)格書等3、RK3288原廠參考的DDR模板,包含DSN原理圖和pads PCB4、RK3288 PCB庫文件總的來說,拿到這份資料之后即可進(jìn)行RK3288的硬件開發(fā)設(shè)計,可以畫原理圖、PCB。
上傳時間: 2022-06-12
上傳用戶:bluedrops
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1