十二、軟件問題報(bào)告 1.登記號 1 2.登記日期 1 3.問題發(fā)現(xiàn)日期 1 4.活動 2 5.狀態(tài) 2 6.報(bào)告人 2 7.問題屬于什么方面 2 8.模塊/子系統(tǒng) 2 9.修訂版本號 2 10.磁帶 2 11.?dāng)?shù)據(jù)庫 2 12.文件號 2 13.測試用例 2 14.硬件 2 15.問題描述/影響 2 16.附注 2
標(biāo)簽: 報(bào)告 軟件 發(fā)現(xiàn) 子系統(tǒng)
上傳時(shí)間: 2015-08-08
上傳用戶:xzt
十三、軟件修改報(bào)告 1.登記號 1 2.登記日期 1 3.時(shí)間 2 4.報(bào)告人 2 5.子系統(tǒng)名 2 6.模塊名 2 7.“軟件修改報(bào)告”的編號 2 8.修改 2 9.修改描述 2 10.批準(zhǔn)人 2 11.語句類型 2 12.程序名 2 13.老修訂版 2 14.新修訂版 2 15.?dāng)?shù)據(jù)庫 2 16.?dāng)?shù)據(jù)庫修改報(bào)告 2 17.文件 2 18.文件更新 2 19.修改是否已測試 2 20.“軟件問題報(bào)告”是否給出問題的準(zhǔn)確描述 2 21.問題注釋 2 22.問題源 2 23.資源 2
標(biāo)簽: 修改 報(bào)告 軟件 子系統(tǒng)
上傳時(shí)間: 2015-08-08
上傳用戶:qunquan
卷積碼譯碼算法改進(jìn) 實(shí)現(xiàn)Conv.(2,1,9)的編碼、軟判決滑動窗維特比譯碼,其生成多項(xiàng)式為G0=561(八進(jìn)制),G1=753(八進(jìn)制),調(diào)制方式為BPSK,信道為AWGN,比較不同的譯碼深度對譯碼器性能的影響
標(biāo)簽: Conv 譯碼 卷積碼 算法改進(jìn)
上傳時(shí)間: 2014-01-05
上傳用戶:wfl_yy
基于Verilog-HDL的硬件電路的實(shí)現(xiàn) 9.1 簡單的可編程單脈沖發(fā)生器 9.1.1 由系統(tǒng)功能描述時(shí)序關(guān)系 9.1.2 流程圖的設(shè)計(jì) 9.1.3 系統(tǒng)功能描述 9.1.4 邏輯框圖 9.1.5 延時(shí)模塊的詳細(xì)描述及仿真 9.1.6 功能模塊Verilog-HDL描述的模塊化方法 9.1.7 輸入檢測模塊的詳細(xì)描述及仿真 9.1.8 計(jì)數(shù)模塊的詳細(xì)描述 9.1.9 可編程單脈沖發(fā)生器的系統(tǒng)仿真 9.1.10 可編程單脈沖發(fā)生器的硬件實(shí)現(xiàn) 9.1.11 關(guān)于電路設(shè)計(jì)中常用的幾個(gè)有關(guān)名詞
標(biāo)簽: Verilog-HDL 9.1 功能描述
上傳時(shí)間: 2015-09-16
上傳用戶:chfanjiang
基于Verilog-HDL的硬件電路的實(shí)現(xiàn) 9.3 脈沖計(jì)數(shù)與顯示 9.3.1 脈沖計(jì)數(shù)器的工作原理 9.3.2 計(jì)數(shù)模塊的設(shè)計(jì)與實(shí)現(xiàn) 9.3.3 parameter的使用方法 9.3.4 repeat循環(huán)語句的使用方法 9.3.5 系統(tǒng)函數(shù)$random的使用方法 9.3.6 脈沖計(jì)數(shù)器的Verilog-HDL描述 9.3.7 特定脈沖序列的發(fā)生 9.3.8 脈沖計(jì)數(shù)器的硬件實(shí)現(xiàn)
標(biāo)簽: Verilog-HDL parameter 9.3 硬件電路
上傳時(shí)間: 2013-12-14
上傳用戶:jeffery
基于Verilog-HDL的硬件電路的實(shí)現(xiàn) 9.4 脈沖頻率的測量與顯示 9.4.1 脈沖頻率的測量原理 9.4.2 頻率計(jì)的工作原理 9.4.3 頻率測量模塊的設(shè)計(jì)與實(shí)現(xiàn) 9.4.4 while循環(huán)語句的使用方法 9.4.5 門控信號發(fā)生模塊的設(shè)計(jì)與實(shí)現(xiàn) 9.4.6 頻率計(jì)的Verilog-HDL描述 9.4.7 頻率計(jì)的硬件實(shí)現(xiàn)
標(biāo)簽: Verilog-HDL 9.4 脈沖 頻率
上傳時(shí)間: 2013-12-01
上傳用戶:frank1234
基于Verilog-HDL的硬件電路的實(shí)現(xiàn) 9.5 脈沖周期的測量與顯示 9.5.1 脈沖周期的測量原理 9.5.2 周期計(jì)的工作原理 9.5.3 周期測量模塊的設(shè)計(jì)與實(shí)現(xiàn) 9.5.4 forever循環(huán)語句的使用方法 9.5.5 disable禁止語句的使用方法 9.5.6 時(shí)標(biāo)信號發(fā)生模塊的設(shè)計(jì)與實(shí)現(xiàn) 9.5.7 周期計(jì)的Verilog-HDL描述 9.5.8 周期計(jì)的硬件實(shí)現(xiàn) 9.5.9 周期測量模塊的設(shè)計(jì)與實(shí)現(xiàn)之二 9.5.10 改進(jìn)型周期計(jì)的Verilog-HDL描述 9.5.11 改進(jìn)型周期計(jì)的硬件實(shí)現(xiàn) 9.5.12 兩種周期計(jì)的對比
標(biāo)簽: Verilog-HDL 周期 9.5 脈沖
上傳時(shí)間: 2015-09-16
上傳用戶:皇族傳媒
基于Verilog-HDL的硬件電路的實(shí)現(xiàn) 9.6 脈沖高電平和低電平持續(xù)時(shí)間的測量與顯示 9.6.1 脈沖高電平和低電平持續(xù)時(shí)間測量的工作原理 9.6.2 高低電平持續(xù)時(shí)間測量模塊的設(shè)計(jì)與實(shí)現(xiàn) 9.6.3 改進(jìn)型高低電平持續(xù)時(shí)間測量模塊的設(shè)計(jì)與實(shí)現(xiàn) 9.6.4 begin聲明語句的使用方法 9.6.5 initial語句和always語句的使用方法 9.6.6 時(shí)標(biāo)信號發(fā)生模塊的設(shè)計(jì)與實(shí)現(xiàn) 9.6.7 脈沖高低電平持續(xù)時(shí)間測量的Verilog-HDL描述 9.6.8 脈沖高低電平持續(xù)時(shí)間測量的硬件實(shí)現(xiàn)
標(biāo)簽: Verilog-HDL 低電平 9.6 時(shí)間測量
上傳時(shí)間: 2013-11-30
上傳用戶:chenlong
基于Verilog-HDL的硬件電路的實(shí)現(xiàn) 9.7 步進(jìn)電機(jī)的控制 9.7.1 步進(jìn)電機(jī)驅(qū)動的邏輯符號 9.7.2 步進(jìn)電機(jī)驅(qū)動的時(shí)序圖 9.7.3 步進(jìn)電機(jī)驅(qū)動的邏輯框圖 9.7.4 計(jì)數(shù)模塊的設(shè)計(jì)與實(shí)現(xiàn) 9.7.5 譯碼模塊的設(shè)計(jì)與實(shí)現(xiàn) 9.7.6 步進(jìn)電機(jī)驅(qū)動的Verilog-HDL描述 9.7.7 編譯指令-"宏替換`define"的使用方法 9.7.8 編譯指令-"時(shí)間尺度`timescale"的使用方法 9.7.9 系統(tǒng)任務(wù)-"$finish"的使用方法 9.7.10 步進(jìn)電機(jī)驅(qū)動的硬件實(shí)現(xiàn)
標(biāo)簽: Verilog-HDL 步進(jìn)電機(jī)驅(qū)動 9.7 硬件電路
上傳時(shí)間: 2014-01-23
上傳用戶:拔絲土豆
基于Verilog-HDL的硬件電路的實(shí)現(xiàn) 9.8 基于256點(diǎn)陣的漢字顯示 9.8.1 單個(gè)靜止?jié)h字顯示的設(shè)計(jì)原理及其仿真實(shí)現(xiàn) 9.8.2 單個(gè)靜止?jié)h字顯示的硬件實(shí)現(xiàn) 9.8.3 多個(gè)靜止?jié)h字顯示的設(shè)計(jì)原理及其硬件實(shí)現(xiàn) 9.8.4 單個(gè)運(yùn)動漢字顯示的設(shè)計(jì)原理及其硬件實(shí)現(xiàn) 9.8.5 多個(gè)運(yùn)動漢字顯示的設(shè)計(jì)原理及其硬件實(shí)現(xiàn)
標(biāo)簽: Verilog-HDL 漢字顯示 9.8 256
上傳時(shí)間: 2013-12-31
上傳用戶:l254587896
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1