并行總線PATA從設(shè)計至今已快20年歷史,如今它的缺陷已經(jīng)嚴(yán)重阻礙了系統(tǒng)性能的進(jìn)一步提高,已被串行ATA(Serial ATA)即SATA總線所取代。SATA作為新一代磁盤接口總線,采用點對點方式進(jìn)行數(shù)據(jù)傳輸,內(nèi)置數(shù)據(jù)/命令校驗單元,支持熱插拔,具有150MB/s(SATA1.0)或300MB/s(SATA2.0)的傳輸速度。目前SATA已在存儲領(lǐng)域廣泛應(yīng)用,但國內(nèi)尚無獨(dú)立研發(fā)的面向FPGA的SATAIP CORE,在這樣的條件下設(shè)計面向FPGA應(yīng)用的SATA IP CORE具有重要的意義。 本論文對協(xié)議進(jìn)行了詳細(xì)的分析,建立了SATA IP CORE的層次結(jié)構(gòu),將設(shè)備端SATA IP CORE劃分成應(yīng)用層、傳輸層、鏈路層和物理層;介紹了實現(xiàn)該IPCORE所選擇的開發(fā)工具、開發(fā)語言和所選用的芯片;在此基礎(chǔ)上著重闡述協(xié)議IP CORE的設(shè)計,并對各個部分的設(shè)計予以分別闡述,并編碼實現(xiàn);最后進(jìn)行綜合和測試。 采用FPGA集成硬核RocketIo MGT(RocketIo Multi-Gigabit Transceiver)實現(xiàn)了1.5Gbps的串行傳輸鏈路;設(shè)計滿足協(xié)議需求、適合FPGA設(shè)計的并行結(jié)構(gòu),實現(xiàn)了多狀態(tài)機(jī)的協(xié)同工作:在高速設(shè)計中,使用了流水線方法進(jìn)行并行設(shè)計,以提高速度,考慮到系統(tǒng)不同部分復(fù)雜度的不同,設(shè)計采用部分流水線結(jié)構(gòu);采用在線邏輯分析儀Chipscope pro與SATA總線分析儀進(jìn)行片上調(diào)試與測試,使得調(diào)試工作方便快捷、測試數(shù)據(jù)準(zhǔn)確;嚴(yán)格按照SATA1.0a協(xié)議實現(xiàn)了SATA設(shè)備端IP CORE的設(shè)計。 最終測試數(shù)據(jù)表明,本論文設(shè)計的基于FPGA的SATA IP CORE滿足協(xié)議需求。設(shè)計中的SATA IP CORE具有使用方便、集成度高、成本低等優(yōu)點,在固態(tài)電子硬盤SSD(Solid-State Disk)開發(fā)中應(yīng)用本設(shè)計,將使開發(fā)變得方便快捷,更能夠適應(yīng)市場需求。
上傳時間: 2013-06-21
上傳用戶:xzt
本研究針對目標(biāo)識別等系統(tǒng)中由于載機(jī)轉(zhuǎn)動而使目標(biāo)圖像發(fā)生旋轉(zhuǎn),給測量及人眼觀察帶來的影響,因此需要對目標(biāo)圖像進(jìn)行實時的反旋轉(zhuǎn)處理,對目前出現(xiàn)的消像旋技術(shù)進(jìn)行分析和比較,選擇從電子學(xué)消旋方法出發(fā),研究圖像消像旋的方法,并給出了基于FPGA的實時消像旋系統(tǒng)的完整結(jié)構(gòu)和相應(yīng)的算法設(shè)計。 本文在對電子圖像消旋原理的深入分析的基礎(chǔ)上,設(shè)計并利用Visual C++6.0軟件仿真實現(xiàn)了一種優(yōu)化的快速旋轉(zhuǎn)算法,再利用后插值處理保證了圖像的質(zhì)量;構(gòu)建了以ACEX EP1K100為核心的數(shù)字圖像實時消像旋系統(tǒng),利用VHDL硬件描述語言實現(xiàn)了整個消像旋算法的FPGA設(shè)計。該系統(tǒng)利用高速相機(jī)和Camera Link接口傳輸圖像,提高了系統(tǒng)的運(yùn)行速度。利用QuartusII和Matlab軟件對整個算法設(shè)計進(jìn)行混合仿真實驗。實驗結(jié)果表明,該系統(tǒng)能夠成功地對采集到的灰度圖像進(jìn)行消像旋處理,旋轉(zhuǎn)后的圖像清晰穩(wěn)定,像素誤差小于一個像素,而且對于視頻信號只有一幀的延時不到20ms,達(dá)到系統(tǒng)參數(shù)要求。
上傳時間: 2013-07-04
上傳用戶:MATAIYES
本文著重研究用現(xiàn)場可編程門陣列(FPGA)來開發(fā)設(shè)計精插補(bǔ)芯片。選用Altera公司的Cyclone系列的EP1C3T144C8芯片設(shè)計了逐點比較法,數(shù)字積分法和比較積分法三種經(jīng)典插補(bǔ)算法,并對各種算法模塊進(jìn)行了仿真驗證。又設(shè)計了三個算法選通信號,將三種算法模塊綜合成了一個整電路。 在完成了FPGA內(nèi)部三種算法的實現(xiàn)后,設(shè)計以一個STC單片機(jī)為粗插補(bǔ)處理器的FPGA實驗開發(fā)系統(tǒng),并制作了PCB板。實驗開發(fā)系統(tǒng)板中設(shè)計了單片機(jī)程序下載和的FPGA下載配置電路,并且配有FPGA專用配置芯片,能實現(xiàn)FPGA上電自動配置。可用該實驗系統(tǒng)板進(jìn)行精插補(bǔ)芯片的設(shè)計與開發(fā),以及對所完成設(shè)計的功能進(jìn)行驗證。 為驗證所設(shè)計芯片的插補(bǔ)功能,編寫了單片機(jī)粗插補(bǔ)程序,將產(chǎn)生的粗插補(bǔ)坐標(biāo)增量發(fā)給FPGA進(jìn)行插補(bǔ)實驗,得到了理想的插補(bǔ)輸出脈沖。又編寫了單片機(jī)脈沖處理程序,讀回了FPGA的輸出脈沖,并由串口發(fā)送給PC機(jī)。最后通過編寫PC機(jī)的串口通信程序以及根據(jù)插補(bǔ)脈沖繪圖的程序,把FPGA的輸出脈沖繪制成了插補(bǔ)軌跡圖形。 最終繪圖結(jié)果顯示,在20M輸入時鐘頻率下,由插補(bǔ)脈沖生成的插補(bǔ)軌跡圖形正確,驗證了本文設(shè)計的三種插補(bǔ)算法功能的正確性。本設(shè)計插補(bǔ)芯片達(dá)到了高速插補(bǔ)功能要求。
標(biāo)簽: FPGA 數(shù)控 片的設(shè)計
上傳時間: 2013-04-24
上傳用戶:zgu489
衛(wèi)星導(dǎo)航定位系統(tǒng)可以為公路、鐵路、空中和海上的交通運(yùn)輸工具提供導(dǎo)航定位服務(wù)。它能夠軍民兩用,戰(zhàn)略作用與商業(yè)利益并舉。只要持有便攜式接收機(jī),則無論身處陸地、海上還是空中,都能收到衛(wèi)星發(fā)出的特定信號。接收機(jī)選取至少四顆衛(wèi)星發(fā)出的信號進(jìn)行分析,就能確定接收機(jī)持有者的位置。 GPS導(dǎo)航定位接收機(jī)的理論基礎(chǔ)即是擴(kuò)頻通信理論,擴(kuò)頻通信技術(shù)與常規(guī)的通信技術(shù)相比,具有低截獲率,強(qiáng)抗噪聲,抗干擾性,具有信息隱蔽和多址通信等特點,目前己從軍事領(lǐng)域向民用領(lǐng)域迅速發(fā)展,成為進(jìn)入信息時代的高新技術(shù)通信傳輸方式之一。擴(kuò)頻通信技術(shù)中,最常見的是直接序列擴(kuò)頻通信(DSSS)系統(tǒng),本文所研究的就是這一類系統(tǒng)。 目前在衛(wèi)星信號的捕獲上一般使用兩種方法:順序捕獲方法(時域法,基于大規(guī)模并行相關(guān)器)和并行捕獲方法(頻域法,基于FFT)。本文在第二章分別分析了現(xiàn)有順序捕獲和并行捕獲技術(shù)的原理,并給出了它們的優(yōu)缺點。 本文第三章對長碼的直接捕獲進(jìn)行了深入的研究,基于對國內(nèi)外相關(guān)文獻(xiàn)中長碼直捕方法的分析與對比,并且結(jié)合在實際過程中硬件資源需求的考慮,應(yīng)用了基于分段補(bǔ)零循環(huán)相關(guān)和FFT搜索頻偏的直捕方法。此方法大大減少了計算量,加快了信號捕獲的速度。本方法利用FFT實現(xiàn)接收信號與本地長碼的并行相關(guān),同時完成頻偏的搜索,將傳統(tǒng)的二維搜索轉(zhuǎn)換為并行的一維搜索,從而能快速實現(xiàn)長碼捕獲。 GPS信號十分微弱,靈敏度低,在戰(zhàn)場環(huán)境下,GPS接收機(jī)會面臨各種人為的干擾。如何從復(fù)雜的干擾信號中實現(xiàn)對GPS信號的捕獲,即抗干擾技術(shù)的研究,是GPS也是本文研究一個的方面。第四章即研究了GPS接收機(jī)干擾抑制算法,在強(qiáng)干擾環(huán)境下,需要借助信號處理技術(shù)在不增加信號帶寬的條件下提高系統(tǒng)的抗干擾能力,以保證后續(xù)捕獲跟蹤模塊有充足的處理增益。 本文在第五章給出了GPS接收機(jī)長碼捕獲以及干擾抑制的FPGA實現(xiàn)方案,并對各主要子模塊進(jìn)行了詳細(xì)地分析。基本型接收機(jī)中長碼捕獲采用頻域方法,選用Altera StratixⅡ EP2S180芯片實現(xiàn);抗干擾型接收機(jī)中選用Xilinx xc4vlx100芯片。實現(xiàn)了各模塊的單獨(dú)測試和整個系統(tǒng)的聯(lián)調(diào),通過聯(lián)調(diào)驗證,本文提出的長碼直接捕獲方法正確、可行。 本文提出的長碼直捕方法可以在不需要C/A碼輔助捕獲下完成對長碼的直接捕獲,可以應(yīng)用于GPS接收機(jī),監(jiān)測站接收機(jī)的同步等,對我國自主研發(fā)導(dǎo)航定位接收機(jī)也有重大的現(xiàn)實及經(jīng)濟(jì)意義。
標(biāo)簽: FPGA 衛(wèi)星導(dǎo)航 接收機(jī)
上傳時間: 2013-06-18
上傳用戶:wang5829
本文研究特種LCD的圖像處理方法和FPGA實現(xiàn)方案,并研制出基于FPGA的若干實際應(yīng)用系統(tǒng),有效地解決目前存在的問題。本文主要研究內(nèi)容為: (1)給出一種基于彩色空間變換的色彩調(diào)整方法,在YCrCb空間內(nèi)實現(xiàn)亮度和色度分離,避免了RGB空間兩者同時變化造成偏色和失真的現(xiàn)象,并在FPGA內(nèi)采用流水線結(jié)構(gòu)改進(jìn)3階矩陣運(yùn)算的邏輯結(jié)構(gòu),節(jié)省出2/3的邏輯資源,提高了模塊的最高運(yùn)行速度。 (2)研究利用FPGA實現(xiàn)圖像實時縮放處理的方法,選擇能夠滿足特種LCD要求的雙線性插值法作為研究對象,實時計算插值系數(shù)dx和dy,并采用流水線結(jié)構(gòu)進(jìn)行插值計算,僅使用FPGA中的3個雙端口RAM來緩沖圖像數(shù)據(jù),沒有外擴(kuò)大容量幀存儲器,降低了成本,提高特種LCD的系統(tǒng)兼容性。 (3)設(shè)計一種針對特種LCD更為簡捷、有效的隔行轉(zhuǎn)逐行掃描的實現(xiàn)方案,即利用圖像實時縮放的方法,把一場圖像縮放到LCD的分辨率,實現(xiàn)復(fù)合視頻圖像在LCD的“滿屏”顯示,改善現(xiàn)有特種LCD在顯示隔行掃描的復(fù)合視頻信號時,遇到圖像信息丟失或顯示效果不佳的問題。 (4)設(shè)計出一種基于字符和位圖的數(shù)字OSD控制核,合理使用分布式RAM和塊RAM兩種邏輯資源來存儲字符和位圖信息,OSD圖像由數(shù)字邏輯自動合成,編程簡單靈活,使特種LCD的參數(shù)調(diào)整更加方便。 (5)研制成功基于FPGA的特種LCD顯示控制板,能顯示三種分辨率640×480,800×600,1024×768的圖像信號;支持寬范圍的亮度、對比度、顯示位置等參數(shù)的實時調(diào)整,并提供全功能的透明OSD菜單進(jìn)行指示。 (6)研制成功基于FPGA的特種LCD圖像調(diào)節(jié)板,用于對某型號機(jī)載特種LCD進(jìn)行改造,增加寬范圍的亮度、對比度、圖像顯示位置的實時調(diào)整功能,提供無信號輸入檢測與OSD指示功能,提高圖像顯示的性能,通過了環(huán)境溫度試驗與性能測試,并已裝機(jī)。 (7)研制成功基于DSP和FPGA的圖像采集顯示板,實現(xiàn)了對全分辨率復(fù)合視頻信號進(jìn)行25幀/秒的實時采集和顯示,在DSP內(nèi)使用“三幀”輪換的圖像數(shù)據(jù)緩沖方法提高了系統(tǒng)的實時處理能力,使之能夠完成一定復(fù)雜度的實時圖像處理。
上傳時間: 2013-06-12
上傳用戶:ivan-mtk
在合成孔徑雷達(dá)的研究和研制工作中,合成孔徑雷達(dá)模擬技術(shù)具有十分重要的作用。本文以440MHz帶寬線性調(diào)頻信號,采樣頻率500MHz高分辨合成孔徑雷達(dá)視頻模擬器為研究對象。首先對模擬器的幾項主要技術(shù)進(jìn)行分析,在對點目標(biāo)回波信號模型分析研究的基礎(chǔ)上,對點目標(biāo)原始回波數(shù)據(jù)進(jìn)行模擬并做了成像驗證,從而為硬件實現(xiàn)提供了正確的信號模型;針對傳統(tǒng)的“波形存儲直讀法”方案,即在計算機(jī)平臺上用模擬軟件產(chǎn)生原始回波數(shù)據(jù)并存儲,再通過計算機(jī)接口實現(xiàn)數(shù)據(jù)傳輸,最后完成數(shù)模轉(zhuǎn)換產(chǎn)生視頻信號這一過程,分析指出該方案在實現(xiàn)高分辨率時的速度和容量瓶頸。 針對具體的設(shè)計要求,圍繞速度和容量問題,本文著眼于高分辨率SAR模擬器的FPGA實現(xiàn)研究,指出FPGA實時生成點目標(biāo)原始回波數(shù)據(jù)是其實現(xiàn)的核心;針對這一核心問題,充分利用現(xiàn)代VLSI設(shè)計中的流水線技術(shù)與并行陣列技術(shù)以及FPGA的優(yōu)良性能和豐富資源,在時間上采用同步流水結(jié)構(gòu)、空間上采用并行陣列形式,將速度和容量問題統(tǒng)一為數(shù)據(jù)的高速生成問題;給出了系統(tǒng)總體設(shè)計思想,該方案不需要大容量存儲器單元,大大減少模擬器復(fù)雜度;對原始回波數(shù)據(jù)實時生成模塊的各主要單元給出了結(jié)構(gòu)并進(jìn)行了仿真,結(jié)果表明FPGA可以滿足課題設(shè)計要求;同時,對該模擬器片上系統(tǒng)的實現(xiàn)、增強(qiáng)人機(jī)交互性,給出了人機(jī)界面的設(shè)計思路。 分析指出了點目標(biāo)原始回波數(shù)據(jù)實時生成模塊通過并行擴(kuò)展即可實現(xiàn)多點目標(biāo)的原始回波數(shù)據(jù)實時生成;最后對復(fù)雜場景目標(biāo)模擬器的實現(xiàn)進(jìn)行了構(gòu)思,指出了傳統(tǒng)方案在改進(jìn)的基礎(chǔ)上實現(xiàn)高分辨率視頻模擬器的可行性。本文首次提出以FPGA實現(xiàn)高分辨率合成孔徑雷達(dá)原始回波數(shù)據(jù)實時生成的思想,為國內(nèi)業(yè)界在此方向做了一些理論和實踐上的有益探索,對于國內(nèi)高分辨率合成孔徑雷達(dá)的研制具有一定的實際意義。
標(biāo)簽: FPGA 高分辨率 合成孔徑 雷達(dá)視頻
上傳時間: 2013-04-24
上傳用戶:阿四AIR
在合成孔徑雷達(dá)的研究和研制工作中,合成孔徑雷達(dá)模擬技術(shù)具有十分重要的作用。本文以440MHz帶寬線性調(diào)頻信號,采樣頻率500MHz高分辨合成孔徑雷達(dá)視頻模擬器為研究對象。首先對模擬器的幾項主要技術(shù)進(jìn)行分析,在對點目標(biāo)回波信號模型分析研究的基礎(chǔ)上,對點目標(biāo)原始回波數(shù)據(jù)進(jìn)行模擬并做了成像驗證,從而為硬件實現(xiàn)提供了正確的信號模型;針對傳統(tǒng)的“波形存儲直讀法”方案,即在計算機(jī)平臺上用模擬軟件產(chǎn)生原始回波數(shù)據(jù)并存儲,再通過計算機(jī)接口實現(xiàn)數(shù)據(jù)傳輸,最后完成數(shù)模轉(zhuǎn)換產(chǎn)生視頻信號這一過程,分析指出該方案在實現(xiàn)高分辨率時的速度和容量瓶頸。 針對具體的設(shè)計要求,圍繞速度和容量問題,本文著眼于高分辨率SAR模擬器的FPGA實現(xiàn)研究,指出FPGA實時生成點目標(biāo)原始回波數(shù)據(jù)是其實現(xiàn)的核心;針對這一核心問題,充分利用現(xiàn)代VLSI設(shè)計中的流水線技術(shù)與并行陣列技術(shù)以及FPGA的優(yōu)良性能和豐富資源,在時間上采用同步流水結(jié)構(gòu)、空間上采用并行陣列形式,將速度和容量問題統(tǒng)一為數(shù)據(jù)的高速生成問題;給出了系統(tǒng)總體設(shè)計思想,該方案不需要大容量存儲器單元,大大減少模擬器復(fù)雜度;對原始回波數(shù)據(jù)實時生成模塊的各主要單元給出了結(jié)構(gòu)并進(jìn)行了仿真,結(jié)果表明FPGA可以滿足課題設(shè)計要求;同時,對該模擬器片上系統(tǒng)的實現(xiàn)、增強(qiáng)人機(jī)交互性,給出了人機(jī)界面的設(shè)計思路。 分析指出了點目標(biāo)原始回波數(shù)據(jù)實時生成模塊通過并行擴(kuò)展即可實現(xiàn)多點目標(biāo)的原始回波數(shù)據(jù)實時生成;最后對復(fù)雜場景目標(biāo)模擬器的實現(xiàn)進(jìn)行了構(gòu)思,指出了傳統(tǒng)方案在改進(jìn)的基礎(chǔ)上實現(xiàn)高分辨率視頻模擬器的可行性。本文首次提出以FPGA實現(xiàn)高分辨率合成孔徑雷達(dá)原始回波數(shù)據(jù)實時生成的思想,為國內(nèi)業(yè)界在此方向做了一些理論和實踐上的有益探索,對于國內(nèi)高分辨率合成孔徑雷達(dá)的研制具有一定的實際意義。
標(biāo)簽: FPGA USB 性能 數(shù)據(jù)采集模塊
上傳時間: 2013-05-26
上傳用戶:alia
耦合、隔直和旁路電容的選擇。。對電源方面會有一定的幫助。。
上傳時間: 2013-06-03
上傳用戶:cc111
在信息化發(fā)展的當(dāng)前,音視頻等多媒體作為信息的載體,在社會生活的各個領(lǐng)域,起著越來越重要的作用。數(shù)字視頻的海量性成為阻礙其應(yīng)用的的瓶頸之一。在這種情況下,H.264作為新一代的視頻壓縮標(biāo)準(zhǔn),以其高性能的壓縮效率,成為備受關(guān)注的焦點和研究問題。H.264通過運(yùn)動估計/運(yùn)動補(bǔ)償(MP/MC)消除視頻時間冗余,對差值圖像進(jìn)行離散余弦變換(DCT)消除空間冗余,對量化后的系數(shù)進(jìn)行可變長編碼(VLC)消除統(tǒng)計冗余,獲得了極高的壓縮效率。隨著嵌入式處理器性能的逐漸提升和3G網(wǎng)絡(luò)即將商用的推動,H.264以其優(yōu)秀的壓縮性能,無論是無線信道傳輸方面,還是存儲容量有限的嵌入式設(shè)備都具有廣闊的應(yīng)用前景。 但H.264在提升壓縮性能的同時付出的代價是算法復(fù)雜度的成倍增加,實際應(yīng)用中人們對視頻解碼的實時性要求嚴(yán)格,已出現(xiàn)的對應(yīng)算法代碼多基于PC通用處理器實現(xiàn),而嵌入式設(shè)備的主頻和處理能力仍然相對有限,存儲容量相對較小,總線速率相對偏低,因此必須對標(biāo)準(zhǔn)對應(yīng)算法進(jìn)行優(yōu)化移植,才能滿足實際應(yīng)用的需求。 本文在對H.264標(biāo)準(zhǔn)及其新特性進(jìn)行詳細(xì)介紹后,重點研究了在解碼端如何針對解碼耗時較多的模塊進(jìn)行改進(jìn),然后將算法移植到ARM平臺,并針對平臺特點作出相應(yīng)優(yōu)化,最后完成解碼圖象顯示,并給出了測試結(jié)果。本文主要完成的工作如下: 詳細(xì)分析了H.264的參考軟件JM中解碼流程,并利用測試工具分析了各模塊耗時,針對耗時較多的模塊如插值運(yùn)算及去塊濾波模塊,提出了對應(yīng)的改進(jìn)算法并在H.264的參考軟件JM86上進(jìn)行了實現(xiàn),PC測試實驗證明了算法改進(jìn)的優(yōu)越性和運(yùn)算優(yōu)化的可行性。最后針對ARM平臺,在對程序結(jié)構(gòu)和對應(yīng)代碼進(jìn)行優(yōu)化之后,將其移植到WINCE系統(tǒng)之下,同時給出了WINCE平臺解碼后圖象加速顯示方法,并對最終測試結(jié)果與性能做出了評價。
標(biāo)簽: 264 ARM 解碼 算法優(yōu)化
上傳時間: 2013-06-04
上傳用戶:shijiang
隨著通信技術(shù)飛速發(fā)展和直放站的廣泛應(yīng)用,直放站監(jiān)控系統(tǒng)在實時監(jiān)測直放站的工作狀態(tài)和遠(yuǎn)程控制方面發(fā)揮了重大作用,然而當(dāng)前的直放站監(jiān)控系統(tǒng)多采用單片機(jī)作為主控制器,通過GSM網(wǎng)絡(luò)或PSTN網(wǎng)絡(luò)傳輸監(jiān)控數(shù)據(jù),隨著直放站監(jiān)控系統(tǒng)日益復(fù)雜化,目前的直放站監(jiān)控系統(tǒng)顯得處理速度慢,處理的任務(wù)有限,遠(yuǎn)程傳輸數(shù)據(jù)效率不高;為了改善當(dāng)前直放站監(jiān)控系統(tǒng)現(xiàn)有的這些缺點,采用新的主控制器ARM7系列芯片,利用新的傳輸數(shù)據(jù)技術(shù)GPRS,設(shè)計并實現(xiàn)了一款光纖直放站監(jiān)控系統(tǒng)。 在充分研究當(dāng)前直放站監(jiān)控系統(tǒng)發(fā)展現(xiàn)狀和實現(xiàn)技術(shù)的基礎(chǔ)上,根據(jù)《中國移動直放站監(jiān)控系統(tǒng)數(shù)據(jù)需求規(guī)范》對監(jiān)控參數(shù)和功能設(shè)置的要求,論證了光纖直放站監(jiān)控系統(tǒng)的整體設(shè)計方案和監(jiān)控終端的實現(xiàn)架構(gòu),選擇了PHILIPS的ARM7芯片LPC2134作為主控制器,選擇了SIMCOM300作為遠(yuǎn)程通信模塊;詳細(xì)介紹了光纖直放站監(jiān)控系統(tǒng)監(jiān)控終端的硬件電路設(shè)計,闡釋了監(jiān)控終端嵌入軟件的設(shè)計思路流程,分析了如何把嵌入式軟件開發(fā)技術(shù)和GPRS遠(yuǎn)程數(shù)據(jù)傳輸?shù)募夹g(shù)運(yùn)用到項目實踐中去,說明了監(jiān)控系統(tǒng)中所用的通信協(xié)議,并且利用VC++開發(fā)環(huán)境,采用SOCKET網(wǎng)絡(luò)編程技術(shù)和ADO數(shù)據(jù)庫開發(fā)技術(shù),設(shè)計了光纖直放站監(jiān)控系統(tǒng)監(jiān)控中心應(yīng)用軟件。 經(jīng)過實驗驗證,該設(shè)備運(yùn)行結(jié)果良好,提高了光纖直放站的穩(wěn)定性和可靠性,光纖直放站監(jiān)控系統(tǒng)監(jiān)控終端處理任務(wù)的能力得到增強(qiáng),遠(yuǎn)程傳輸數(shù)據(jù)速度變快,傳輸數(shù)據(jù)所耗費(fèi)用降低,為光纖直放站系統(tǒng)的監(jiān)控提供了一種新的設(shè)計實現(xiàn)。
標(biāo)簽: GPRS ARM 光纖直放站 監(jiān)控系統(tǒng)
上傳時間: 2013-08-02
上傳用戶:aa17807091
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1