實(shí)時監(jiān)控8路電參數(shù),通過STM32精確采集頻率,此設(shè)備精度非常高。每路設(shè)備可單獨(dú)調(diào)校校準(zhǔn)
標(biāo)簽: 電能采集器
上傳時間: 2022-07-01
上傳用戶:qingfengchizhu
基于∑-△噪聲整形技術(shù)和過采樣技術(shù)的數(shù)模轉(zhuǎn)換器(DAC)可以可靠地把數(shù)字信號轉(zhuǎn)換成為高精度的模擬信號。采用這一結(jié)構(gòu)進(jìn)行數(shù)模轉(zhuǎn)換具有諸多優(yōu)點(diǎn),例如極低的失配噪聲和高的可靠性,便于作為IP模塊嵌入到其他芯片系統(tǒng)中等,更重要的是可以得到其他DAC結(jié)構(gòu)所無法達(dá)到的精度和動態(tài)范圍。在高精度測量、音頻轉(zhuǎn)換、汽車電子等領(lǐng)域有著廣泛的應(yīng)用價值。 由于非線性和不穩(wěn)定性的存在,高階∑-△調(diào)制器的設(shè)計(jì)與實(shí)現(xiàn)存在較大的難度。本設(shè)計(jì)綜合大量文獻(xiàn)中的經(jīng)驗(yàn)原則和方法,首先闡述了∑-△調(diào)制器的一般原理,并討論了一般結(jié)構(gòu)調(diào)制器的設(shè)計(jì)過程,然后描述了穩(wěn)定的高階高精度調(diào)制器的設(shè)計(jì)流程。根據(jù)市場需求,設(shè)定了整個設(shè)計(jì)方案的性能指標(biāo),并據(jù)此設(shè)計(jì)了達(dá)到16bit精度和滿量程輸入范圍的三階128倍過采樣調(diào)制器。 本設(shè)計(jì)采用∑-△結(jié)構(gòu),根據(jù)系統(tǒng)要求設(shè)計(jì)了量化器位數(shù)、調(diào)制器過采樣比和階數(shù)。在分析高階單環(huán)路調(diào)制器穩(wěn)定性的基礎(chǔ)上,成功設(shè)計(jì)了六位量化三階單環(huán)路調(diào)制器結(jié)構(gòu)。在16比特的輸入信號下,達(dá)到了90dB左右的信噪比。該設(shè)計(jì)已經(jīng)在Cyclone系列FPGA器件下得到硬件實(shí)現(xiàn)和驗(yàn)證,并實(shí)現(xiàn)了實(shí)時音頻驗(yàn)證。測試表明,該DAC模塊輸出信號的信噪比能滿足16比特?cái)?shù)據(jù)轉(zhuǎn)換應(yīng)用的分辨率要求,并具備良好的兼容性和通用性。 本設(shè)計(jì)可作為IP核廣泛地在其他系統(tǒng)中進(jìn)行復(fù)用,具有很強(qiáng)的應(yīng)用性和一定的創(chuàng)新性。
上傳時間: 2013-07-10
上傳用戶:chuandalong
根據(jù)機(jī)械電子工程類專業(yè)測控實(shí)驗(yàn)教學(xué)平臺數(shù)據(jù)采集的需要,在綜合考慮成本和性能基礎(chǔ)上,提出以為主處理芯片的數(shù)據(jù)采集卡設(shè)計(jì)方案。 該方案的主要特點(diǎn)是,使用基于ARM7TDMI內(nèi)核的,工作主頻最高可達(dá)44MHz;內(nèi)置高性能的ADC和DAC模塊,采樣速度最高可達(dá)1MSPS,采樣精度為12位;模擬信號輸入通道最多可達(dá)16路,模擬信號輸出通道最高可達(dá)4路;具有豐富的外設(shè)資源可以使用,GPIO口數(shù)目最高可達(dá)40個。 在設(shè)計(jì)中采用了模塊化思想,將系統(tǒng)分為四個功能模塊:主模塊的功能是控制ADC進(jìn)行信號采集和DAC進(jìn)行模擬信號輸出;模擬信號模塊的作用是對傳感器輸入信號和DAC輸出波形進(jìn)行簡單的調(diào)理;數(shù)字信號模塊引出32路數(shù)字I/O口,可用于需要采集數(shù)字量的場合;JTAG模塊可進(jìn)行程序的調(diào)試和下載,對于數(shù)據(jù)采集卡的二次開發(fā)有很大的作用。 在本數(shù)據(jù)采集卡上,嘗試進(jìn)行了μC/OSⅡ操作系統(tǒng)的移植,成功實(shí)現(xiàn)了四個任務(wù)的管理。在實(shí)際應(yīng)用中,工作數(shù)小時仍可保持正常的運(yùn)行。 為檢驗(yàn)數(shù)據(jù)采集卡的串口通訊能力,利用LabVIEW程序讀取下位機(jī)串口發(fā)送的已采集到的數(shù)據(jù),進(jìn)行波形圖繪制。 為檢驗(yàn)本數(shù)據(jù)采集卡的ADC和DAC精度,設(shè)計(jì)實(shí)驗(yàn)利用DAC輸出波形,并利用ADC將采集到的波形通過LabVIEW顯示,測量結(jié)果顯示兩者電壓值誤差均在可允許的3LSB(Least Significant Bit)范圍內(nèi),表明本數(shù)據(jù)采集卡已基本實(shí)現(xiàn)預(yù)期設(shè)計(jì)指標(biāo)。
標(biāo)簽: ARM 數(shù)據(jù)采集卡
上傳時間: 2013-04-24
上傳用戶:bruce
基于ARM的嵌入式運(yùn)動控制器是集計(jì)算機(jī)數(shù)字控制技術(shù)、ARM技術(shù)、運(yùn)動控制技術(shù)以及嵌入式操作系統(tǒng)技術(shù)等技術(shù)為一體的技術(shù)含量高的運(yùn)動控制器;是對低成本、高性能運(yùn)動控制器研究的一個新的嘗試。本論文的研究重是點(diǎn)基于雙端口RAM上下位機(jī)通訊的數(shù)控系統(tǒng)總體軟件架構(gòu)設(shè)計(jì)、嵌入式運(yùn)動控制器軌跡規(guī)劃算法的研究、嵌入式系統(tǒng)軟件的構(gòu)建以及運(yùn)動控制器外設(shè)驅(qū)動程序的開發(fā),其主要工作及成果如下: 1.針對數(shù)控系統(tǒng)上下位機(jī)信息交互頻繁,提出了一種基于雙端口RAM通訊結(jié)構(gòu)的上下位機(jī)交互方式,實(shí)現(xiàn)了上下位機(jī)信息的高速、穩(wěn)定通訊;且完成了基于雙端口RAM上下位機(jī)通訊結(jié)構(gòu)的數(shù)控系統(tǒng)總體軟件架構(gòu)設(shè)計(jì)。 2. 針對目前高速數(shù)控加工軌跡規(guī)劃中存在的一些關(guān)鍵問題進(jìn)行深入的探討。提出一種軌跡拐角的速度平滑方法,當(dāng)高速加工不在同一直線方向而形成拐角的加工段時,在拐角過渡時能獲得很好的速度響應(yīng)和較小的輪廓誤差;還提出了一種高速數(shù)控加工小線段的前瞻平滑算法,當(dāng)高速加工多段微小直線段時,能夠優(yōu)化規(guī)劃多段微小線段的加工速度,有效避免了頻繁的加減速給系統(tǒng)帶來較大沖擊以及加工效率低的問題。 3. 構(gòu)建了適合本運(yùn)動控制器系統(tǒng)的系統(tǒng)軟件;研究了嵌入式運(yùn)動控制器引導(dǎo)程序的移植、嵌入式Linux內(nèi)核的優(yōu)化配置以及根文件系統(tǒng)的構(gòu)建。 4.探討了Linux驅(qū)動程序開發(fā)的原理以及流程;并以雙端口RAM為例介紹了運(yùn)動控制外設(shè)驅(qū)動程序開發(fā)的方法。
標(biāo)簽: ARM 嵌入式 運(yùn)動控制器
上傳時間: 2013-07-02
上傳用戶:笨小孩
數(shù)字圖像的壓縮是解決圖像數(shù)據(jù)量大、存儲和傳輸困難的基本措施。圖像壓縮的方法很多,一般可分為有損壓縮和無損壓縮兩大類。有損壓縮允許一定程度的信息丟失,在滿足實(shí)際應(yīng)用的條件下能夠取得較高的壓縮比;無損壓縮不允許信息丟失,但是壓縮比難以提高。在醫(yī)學(xué)圖像、遙感圖像等應(yīng)用領(lǐng)域,對于圖像的壓縮比和失真度都有著較高要求,因此需要采用近無損壓縮的方法。近無損壓縮是有損壓縮和無損壓縮的一個折衷,允許一定的失真,能夠獲得高保真還原圖像的同時,得到比無損壓縮更高的壓縮比。 JPEG-LS是連續(xù)色調(diào)靜止圖像無損和近無損壓縮的國際標(biāo)準(zhǔn),算法復(fù)雜度低,壓縮性能優(yōu)越,但是JPEG-LS對不同圖像壓縮時壓縮比不可控制。本文在研究JPEG-LS近無損圖像壓縮算法的基礎(chǔ)上,針對具體應(yīng)用背景,提出了一種基于塊的近無損壓縮方法。進(jìn)一步利用圖像局部紋理特性分析,對不同特性的區(qū)域容忍不同的信息丟失程度,實(shí)現(xiàn)了對圖像壓縮的碼率控制。針對某工程應(yīng)用中的具體要求,我們以FPGA為平臺,采用Verilog HDL語言對改進(jìn)算法進(jìn)行了硬件實(shí)現(xiàn)。 實(shí)驗(yàn)結(jié)果證明,這種基于塊的具有碼率控制的近無損圖像壓縮算法,在實(shí)現(xiàn)較為精確的碼率控制的同時,能夠獲得較高的還原圖像質(zhì)量,而且硬件實(shí)現(xiàn)復(fù)雜度低,能夠滿足對圖像的實(shí)時壓縮要求。
上傳時間: 2013-06-18
上傳用戶:zzbbqq99n
·穩(wěn)壓電源實(shí)用手冊(書),共1100頁 穩(wěn)壓電源是各種電子線路的動力源,也是電路的核心部分。這里我們分析了引起電源出現(xiàn)不穩(wěn)定的主要原因、技術(shù)指標(biāo)和電源的分類。并對出現(xiàn)的問題分十一章逐一解答。第一章 緒論;第二章 穩(wěn)定電源常用的一些元器件機(jī)電路;第三章 參數(shù)型穩(wěn)壓電源;第四章 串聯(lián)反饋調(diào)整型穩(wěn)壓電源;第五章開關(guān)滯留穩(wěn)壓電源;第六章 集成穩(wěn)壓電源;第七章 可控硅直流穩(wěn)
上傳時間: 2013-05-25
上傳用戶:qiuqing
AD5360系列發(fā)電機(jī)組數(shù)顯自動控制器 功能: 1. 自動/手動啟動機(jī)組; 2. 遠(yuǎn)程通訊監(jiān)控機(jī)組; 3. 運(yùn)行、通電停機(jī)、起動、預(yù)熱、高/低速電源輸出; 4. 發(fā)電機(jī)三相電壓、電流、頻率、功率、功率因素顯示; 5. (雙)油壓、(雙)水溫、油位、機(jī)油溫、轉(zhuǎn)速、運(yùn)行時間、電池電壓及機(jī)組狀態(tài)顯示; 6. 4×16字符中英文LCD液晶背光顯示屏; 7. 油壓低、水溫高、油位低、機(jī)油溫高、電池電壓高/低,預(yù)警/報(bào)警;超速、起動故障、停機(jī)故障,報(bào)警; 8. 欠壓、過壓、過載、過流預(yù)警/報(bào)警;逆功報(bào)警; 9. 中英文模式、各種參數(shù)設(shè)置; 10. 故障公共報(bào)警輸出; 11. 設(shè)置保存密碼鎖。
上傳時間: 2013-04-24
上傳用戶:SimonQQ
一直以來, 電子電路斷路器( E C B ) 都是由一個MOSFET、一個 MOSFET 控制器和一個電流檢測電阻器所組成的。
上傳時間: 2013-10-18
上傳用戶:qwerasdf
本設(shè)計(jì)要點(diǎn)介紹了兩款能夠增加太陽能電池板接收能量的簡單電路。在這兩款電路中,均由太陽能電池板給電池充電,再由電池在沒有陽光照射的情況下提供應(yīng)用電路運(yùn)作所需的電源。
上傳時間: 2013-11-16
上傳用戶:KSLYZ
為了提高電壓表的測量精度和性價比,提出了一種以AT89C51單片機(jī)為控制核心的,基于Proteus仿真技術(shù)的數(shù)字電壓表設(shè)計(jì)方案。詳細(xì)介紹了數(shù)字電壓表的硬件電路設(shè)計(jì)和軟件編程方法,并利用Proteus 軟件進(jìn)行了仿真調(diào)試。結(jié)果表明,所設(shè)計(jì)的數(shù)字電壓表結(jié)構(gòu)簡單,性價比高,并具有較高的測量精度;同時,也證明了Proteus仿真軟件的運(yùn)用,可以有效地縮短單片機(jī)系統(tǒng)的開發(fā)周期,降低開發(fā)成本。
標(biāo)簽: Proteus 數(shù)字電壓表 仿真設(shè)計(jì)
上傳時間: 2013-11-10
上傳用戶:xianglee
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1