數(shù)據(jù)采集系統(tǒng)是信號(hào)與信息處理系統(tǒng)中不可缺少的重要組成部分,同時(shí)也是軟件無(wú)線電系統(tǒng)中的核心模塊,在現(xiàn)代雷達(dá)系統(tǒng)以及無(wú)線基站系統(tǒng)中的應(yīng)用越來(lái)越廣泛。為了能夠滿足目前對(duì)軟件無(wú)線電接收機(jī)自適應(yīng)性及靈活性的要求,并充分體現(xiàn)在高性能FPGA平臺(tái)上設(shè)計(jì)SOC系統(tǒng)的思路,本文提出了由高速高精度A/D轉(zhuǎn)換芯片、高性能FPGA、PCI總線接口、DB25并行接口組成的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)方案及實(shí)現(xiàn)方法。其中FPGA作為本系統(tǒng)的控制核心和傳輸橋梁,發(fā)揮了極其重要的作用。通過(guò)FPGA不僅完成了系統(tǒng)中全部數(shù)字電路部分的設(shè)計(jì),并且使系統(tǒng)具有了較高的可適應(yīng)性、可擴(kuò)展性和可調(diào)試性。 在時(shí)序數(shù)字邏輯設(shè)計(jì)上,充分利用FPGA中豐富的時(shí)序資源,如鎖相環(huán)PLL、觸發(fā)器,緩沖器FIFO、計(jì)數(shù)器等,能夠方便的完成對(duì)系統(tǒng)輸入輸出時(shí)鐘的精確控制以及根據(jù)系統(tǒng)需要對(duì)各處時(shí)序延時(shí)進(jìn)行修正。 在存儲(chǔ)器設(shè)計(jì)上,采用FPGA片內(nèi)存儲(chǔ)器。可根據(jù)系統(tǒng)需要隨時(shí)進(jìn)行設(shè)置,并且能夠方便的完成數(shù)據(jù)格式的合并、拆分以及數(shù)據(jù)傳輸率的調(diào)整。 在傳輸接口設(shè)計(jì)上,采用并行接口和PCI總線接口的兩種數(shù)據(jù)傳輸模式。通過(guò)FPGA中的宏功能模塊和IP資源實(shí)現(xiàn)了對(duì)這兩種接口的邏輯控制,可使系統(tǒng)方便的在兩種傳輸模式下進(jìn)行切換。 在系統(tǒng)工作過(guò)程控制上,通過(guò)VB程序編寫(xiě)了應(yīng)用于PC端的上層控制軟件。并通過(guò)并行接口實(shí)現(xiàn)了PC和FPGA之間的交互,從而能夠方便的在PC機(jī)上完成對(duì)系統(tǒng)工作過(guò)程的控制和工作模式的選擇。 在系統(tǒng)調(diào)試方面,充分利用QuartuslI軟件中自帶的嵌入式邏輯分析儀SignalTaplI,實(shí)時(shí)準(zhǔn)確的驗(yàn)證了在系統(tǒng)整個(gè)傳輸過(guò)程中數(shù)據(jù)的正確性和時(shí)序性,并極大的降低了用常規(guī)儀器觀測(cè)FPGA中眾多待測(cè)引腳的難度。 本文第四章針對(duì)FPGA中各功能模塊的邏輯設(shè)計(jì)進(jìn)行了詳細(xì)分析,并對(duì)每個(gè)模塊都給出了精確的仿真結(jié)果。同時(shí),文中還在其它章節(jié)詳細(xì)介紹了系統(tǒng)的硬件電路設(shè)計(jì)、并行接口設(shè)計(jì)、PCI接口設(shè)計(jì)、PC端控制軟件設(shè)計(jì)以及用于調(diào)試過(guò)程中的SignalTapⅡ嵌入式邏輯分析儀的使用方法,并且也對(duì)系統(tǒng)的仿真結(jié)果和測(cè)試結(jié)果給出了分析及討論。最后還附上了系統(tǒng)的PCB版圖、FPGA邏輯設(shè)計(jì)圖、實(shí)物圖及注釋詳細(xì)的相關(guān)源程序清單。
標(biāo)簽: FPGA 控制 高速數(shù)據(jù) 采集系統(tǒng)
上傳時(shí)間: 2013-06-09
上傳用戶(hù):lh25584
PCB設(shè)計(jì)高級(jí)講座資料,對(duì)PCB高速設(shè)計(jì)有比較深刻的闡述,有關(guān)PCB中EMV也有一定的解說(shuō)。
上傳時(shí)間: 2013-06-05
上傳用戶(hù):123啊
最新Cadence Allegro 16.6破解版,Windows 7下32位和64位,經(jīng)實(shí)際測(cè)試,順利運(yùn)行,請(qǐng)仔細(xì)閱讀安裝說(shuō)明。 后面附有高速百度網(wǎng)盤(pán)下載鏈接,壓縮包中包括破解文件及安裝說(shuō)明,下面 Cadence16.6的版本個(gè)人感覺(jué)值得更新,有很多更新真心很實(shí)用很強(qiáng)大,但最重要的Display net names的功能的加入實(shí)在是感激涕零啊,因?yàn)楫?dāng)初從AD轉(zhuǎn)到Cadence16.3時(shí)最不習(xí)慣的就是PCB上木有NET顯示啊... 小弟win7安裝時(shí)破解方法如下: 具體的步驟: 1、安裝licensemanager,問(wèn)license時(shí),單擊cancel,然后finish. 2、接下來(lái)安裝cadence的product,即第二項(xiàng),直到結(jié)束. 3、在任務(wù)管理器中確認(rèn)一下是否有這兩個(gè)進(jìn)程,有就結(jié)束掉,即cdsNameServer.exe和cdsMsgServer.exe,沒(méi)有就算了.(電腦開(kāi)機(jī)沒(méi)運(yùn)行過(guò)Cadence軟件就不用執(zhí)行這一步). 5、把破解文件夾crack中LicenseManager文件夾下的pubkey、pubkey.exe和lLicenseManagerPubkey.bat放到Cadence\\LicenseManager目錄下并運(yùn)行l(wèi)LicenseManagerPubkey.bat (如果是WIN764位操作系統(tǒng)請(qǐng)把cdslmd.exe文件復(fù)制到Cadence\\LicenseManager目錄下覆蓋原文件。其他操作系統(tǒng)不用,直接下一步) 6、把破解文件夾crack里crack\\SPB_16.6\\tools的pubkey、pubkey.exe和Tools.bat放到Cadence\\SPB_16.6\\tools目錄下并運(yùn)行Tools.bat (注意看一下DOS窗口會(huì)不會(huì)一閃而過(guò),如果運(yùn)行差不多一分鐘就說(shuō)明破解成功) 7、打開(kāi)破解文件夾crack里L(fēng)icGen文件夾,然后雙擊licgen.bat生成新的license.lic,習(xí)慣上把這license文件拷到桌面上放著. 8.在電腦開(kāi)始菜單中的程序里找到cadence文件夾,點(diǎn)開(kāi)再點(diǎn)開(kāi)License Manager,運(yùn)行License servers configuration Unilily,彈出的對(duì)話框中點(diǎn)browes...指向第7步拷貝到桌面上的license.lic,打開(kāi) 它(open)再點(diǎn)下一步(next),將Host Name項(xiàng)中主機(jī)名改成你的電腦系統(tǒng)里的主機(jī)名(完整的計(jì)算機(jī)名稱(chēng)),然后點(diǎn)下一步按界面提示直到完成第7步. 9.在電腦開(kāi)始菜單中的程序里找到cadence文件夾(windows7下),點(diǎn)開(kāi)再點(diǎn)開(kāi),運(yùn)行License client configuration Unility,填入5280@(你的主機(jī)名),點(diǎn)下一步(next),最后點(diǎn)finish,完成這第8步. 10.在電腦開(kāi)始菜單中的程序里找到cadence文件夾(windows7下),點(diǎn)開(kāi)再點(diǎn)開(kāi),運(yùn)行Lm Tools,點(diǎn)Config Services項(xiàng),Path to the license file項(xiàng)中,點(diǎn)Browes指向c:\\cadence\\License Manager\\license.dat(如果看不見(jiàn)icense.dat,請(qǐng)?jiān)陬?lèi)型中下拉選擇DAT類(lèi)型),打開(kāi)它 (open)再點(diǎn)Save Service.然后啟動(dòng)一下服務(wù)。到此,破解完成. 11、如果以上步驟都完成了,打開(kāi)軟件提示找不到證書(shū),請(qǐng)打開(kāi)環(huán)境變量,用戶(hù)變量中看看 CDS_LIC_FILE 變量值是否為 5280@(你的主機(jī)名),如果沒(méi) CDS_LIC_FILE變量名,請(qǐng)?zhí)砑右粋€(gè)變量。變量名為CDS_LIC_FILE 變量值為 5280@(你的主機(jī)名) 12. 64位操作系統(tǒng),軟件破解完請(qǐng)把cdslmd.exe文件復(fù)制到Cadence\\LicenseManager目錄下覆蓋原文件。 附我用的破解文件,希望給win7安裝不成功的有點(diǎn)幫助
標(biāo)簽: Cadence Allegro Crack 16.6
上傳時(shí)間: 2013-07-23
上傳用戶(hù):
差分信號(hào)(Differential Signal)在高速電路設(shè)計(jì)中的應(yīng)用越來(lái)越廣泛,差分線大多為電路中最關(guān)鍵的信號(hào),差分線布線的好壞直接影響到PCB板子信號(hào)質(zhì)量。
標(biāo)簽: Differential Allegro Signal 差分信號(hào)
上傳時(shí)間: 2013-09-04
上傳用戶(hù):jennyzai
DAC34H84 是一款由德州儀器(TI)推出的四通道、16 比特、采樣1.25GSPS、功耗1.4W 高性能的數(shù)模轉(zhuǎn)換器。支持625MSPS 的數(shù)據(jù)率,可用于寬帶與多通道系統(tǒng)的基站收發(fā)信機(jī)。由于無(wú)線通信技術(shù)的高速發(fā)展與各設(shè)備商基站射頻拉遠(yuǎn)單元(RRU/RRH)多種制式平臺(tái)化的要求,目前收發(fā)信機(jī)單板支持的發(fā)射信號(hào)頻譜越來(lái)越寬,而中頻頻率一般沒(méi)有相應(yīng)提高,所以中頻發(fā)射DAC 發(fā)出中頻(IF)信號(hào)的二次諧波(HD2)或中頻與采樣頻率Fs 混疊產(chǎn)生的信號(hào)(Fs-2*IF)離主信號(hào)也越來(lái)越近,因此這些非線性雜散越來(lái)越難被外部模擬濾波器濾除。這些子進(jìn)行pcb設(shè)計(jì)布局,能取得較好的信號(hào)完整性效果,可以在pcb打樣后,更放心。這些雜散信號(hào)會(huì)降低發(fā)射機(jī)的SFDR 性能,優(yōu)化DAC 輸出的二次諧波性能也就變得越來(lái)越重要。
上傳時(shí)間: 2013-10-23
上傳用戶(hù):lalalal
本文通過(guò)對(duì)微帶傳輸特性、常用板材性能參數(shù)進(jìn)行比較分析,給出用于無(wú)線通信模擬前端、高速數(shù)字信號(hào)等應(yīng)用中PCB板材選取方案,進(jìn)一步從線寬、過(guò)孔、線間串?dāng)_、屏蔽等方面總結(jié)高頻板PCB設(shè)計(jì)要點(diǎn)
上傳時(shí)間: 2013-11-10
上傳用戶(hù):waves_0801
設(shè)計(jì)PCB時(shí),往往很想使用自動(dòng)布線。通常,純數(shù)字的電路板(尤其信號(hào)電平比較低,電路密度比較小時(shí))采用自動(dòng)布線是沒(méi)有問(wèn)題的。但是,在設(shè)計(jì)模擬、混合信號(hào)或高速電路板時(shí),如果采用布線軟件的自動(dòng)布線工具,可能會(huì)出現(xiàn)一些問(wèn)題,甚至很可能帶來(lái)嚴(yán)重的電路性能問(wèn)題。
標(biāo)簽: PCB 布線設(shè)計(jì) 超級(jí)
上傳時(shí)間: 2013-11-19
上傳用戶(hù):wangrong
本內(nèi)容匯總了近30個(gè)PCB布線知識(shí)面試題是PCB工程師必備的知識(shí)點(diǎn)總結(jié),也是面試者需要的知識(shí)。如何處理實(shí)際布線中的一些理論沖突的問(wèn)題,在高速設(shè)計(jì)中,如何解決信號(hào)的完整性問(wèn)題?差分布線方式是如何實(shí)現(xiàn)的?對(duì)于只有一個(gè)輸出端的時(shí)鐘信號(hào)線,如何實(shí)現(xiàn)差分布線?等問(wèn)題
上傳時(shí)間: 2013-12-15
上傳用戶(hù):asdfasdfd
復(fù)雜的物理和電氣規(guī)則, 高密度的元器件布局, 以及更高的高速技術(shù)要求, 這一切都增加了當(dāng)今PCB設(shè)計(jì)的復(fù)雜性。 不管是在設(shè)計(jì)過(guò)程的哪一個(gè)階段, 設(shè)計(jì)師都需要能夠輕松地定義,管理和確認(rèn)簡(jiǎn)單的物理/間距規(guī)則, 以及至關(guān)重要的高速信號(hào);同時(shí), 他們還要確保最終的PCB滿足傳統(tǒng)制造以及測(cè)試規(guī)格所能達(dá)到的性能 目標(biāo)。
上傳時(shí)間: 2013-11-09
上傳用戶(hù):gxm2052
隨著系統(tǒng)設(shè)計(jì)復(fù)雜性和集成度的大規(guī)模提高,電子系統(tǒng)設(shè)計(jì)師們正在從事100MHZ以上的電路設(shè)計(jì),總線的工作頻率也已經(jīng)達(dá)到或者超過(guò)50MHZ,有一大部分甚至超過(guò)100MHZ。目前約80% 的設(shè)計(jì)的時(shí)鐘頻率超過(guò)50MHz,將近50% 以上的設(shè)計(jì)主頻超過(guò)120MHz,有20%甚至超過(guò)500M。當(dāng)系統(tǒng)工作在50MHz時(shí),將產(chǎn)生傳輸線效應(yīng)和信號(hào)的完整性問(wèn)題;而當(dāng)系統(tǒng)時(shí)鐘達(dá)到120MHz時(shí),除非使用高速電路設(shè)計(jì)知識(shí),否則基于傳統(tǒng)方法設(shè)計(jì)的PCB將無(wú)法工作。因此,高速電路信號(hào)質(zhì)量仿真已經(jīng)成為電子系統(tǒng)設(shè)計(jì)師必須采取的設(shè)計(jì)手段。只有通過(guò)高速電路仿真和先進(jìn)的物理設(shè)計(jì)軟件,才能實(shí)現(xiàn)設(shè)計(jì)過(guò)程的可控性。傳輸線效應(yīng)基于上述定義的傳輸線模型,歸納起來(lái),傳輸線會(huì)對(duì)整個(gè)電路設(shè)計(jì)帶來(lái)以下效應(yīng)。 · 反射信號(hào)Reflected signals · 延時(shí)和時(shí)序錯(cuò)誤Delay & Timing errors · 過(guò)沖(上沖/下沖)Overshoot/Undershoot · 串?dāng)_Induced Noise (or crosstalk) · 電磁輻射EMI radiation
標(biāo)簽: 高速電路 傳輸線 效應(yīng)分析
上傳時(shí)間: 2013-11-16
上傳用戶(hù):lx9076
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1