亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

高速衛(wèi)星通信系統(tǒng)中的盲均衡算法研究_李昂陽(yáng)

  • 基于DSP的光伏并網(wǎng)發(fā)電系統(tǒng)研究.rar

    隨著能源消耗的不斷增長(zhǎng)和生態(tài)環(huán)境的日益惡化,世界各國(guó)都在積極尋找一種可持續(xù)發(fā)展且無污染的新能源。太陽(yáng)能作為一種高效無污染的新能源,尤其受到人類的重視。近年來,許多國(guó)家都非常重視發(fā)展太陽(yáng)能光伏發(fā)電系統(tǒng),光伏并網(wǎng)發(fā)電技術(shù)已成為太陽(yáng)能光伏應(yīng)用的主流。本文對(duì)光伏并網(wǎng)發(fā)電系統(tǒng)進(jìn)行了詳細(xì)介紹,并對(duì)其控制方法進(jìn)行了研究。太陽(yáng)能光伏并網(wǎng)發(fā)電系統(tǒng)的兩大核心部分是太陽(yáng)能電池板的最大功率點(diǎn)跟蹤(MPPT)控制和光伏并網(wǎng)逆變控制。首先,本文對(duì)太陽(yáng)能電池的工作原理及工作特性進(jìn)行介紹,詳細(xì)分析太陽(yáng)能電池工作的等效電路和數(shù)學(xué)模型。其次,本文對(duì)幾種傳統(tǒng)的最大功率點(diǎn)跟蹤(MPPT)控制算法進(jìn)行了研究、分析和比較,提出各自優(yōu)缺點(diǎn)。基于最大功率跟蹤過程的快速性和穩(wěn)定性,設(shè)計(jì)采用逐步逼近法實(shí)現(xiàn)光伏發(fā)電系統(tǒng)中太陽(yáng)能電池的最大功率輸出,以提高系統(tǒng)的性能和最大功率點(diǎn)跟蹤速度。再次,基于光伏并網(wǎng)逆變器的控制目標(biāo),研究了光伏并網(wǎng)逆變器的常用控制方法,參考國(guó)內(nèi)外資料,選擇重復(fù)-PI控制作為光伏并網(wǎng)逆變器的控制策略。最后,基于TMS320LF2407高速數(shù)字信號(hào)處理器,設(shè)計(jì)光伏并網(wǎng)發(fā)電系統(tǒng),給出系統(tǒng)的硬件參數(shù)和軟件流程圖,并針對(duì)實(shí)驗(yàn)和仿真波形進(jìn)行分析。

    標(biāo)簽: DSP 光伏并網(wǎng)發(fā)電 系統(tǒng)研究

    上傳時(shí)間: 2013-06-06

    上傳用戶:lo25643

  • 嵌入式視頻監(jiān)控系統(tǒng)的FPGA圖像處理子系統(tǒng)設(shè)計(jì).rar

    隨著圖像處理技術(shù)的不斷發(fā)展,圖像處理技術(shù)在國(guó)民經(jīng)濟(jì)和社會(huì)生活的各個(gè)方面都得到了廣泛的運(yùn)用。與此同時(shí),人們對(duì)圖像處理的要求也越來越高。傳統(tǒng)的數(shù)字圖像處理器件主要有專用集成芯片(Application Specific Integrated Circuit)和數(shù)字信號(hào)處理器(Digital Signal Process)。進(jìn)入20世紀(jì)以來,伴隨著半導(dǎo)體技術(shù)的發(fā)展,現(xiàn)場(chǎng)可編程門陣列FPGA以其應(yīng)用靈活、集成度高、功能強(qiáng)大、設(shè)計(jì)周期短、開發(fā)成本低的特點(diǎn),越來越多地被應(yīng)用在圖像處理領(lǐng)域。大量實(shí)踐證明,F(xiàn)PGA的并行處理能力與流水線作業(yè)能顯著地提高圖像處理的速度,因此基于FPGA的圖像處理系統(tǒng)有著廣闊的發(fā)展前景。 本文研究的是一個(gè)在嵌入式視頻監(jiān)控系統(tǒng)下的圖像預(yù)處理子系統(tǒng)。首先實(shí)現(xiàn)了一個(gè)通用可重復(fù)配置的圖像處理算法研究硬件平臺(tái),完成圖像的采集、接收、處理、存儲(chǔ)、輸出等功能。由于FPGA本身具有完全的可重復(fù)配置性,所以該架構(gòu)的硬件平臺(tái)可以很方便的升級(jí)和重復(fù)配置。其次在該平臺(tái)上,本文使用Verilog HDL硬件語(yǔ)言在FPGA芯片上實(shí)現(xiàn)了多種圖像預(yù)處理算法。在實(shí)現(xiàn)過程中,為了充分發(fā)揮FPGA在并行處理方面的強(qiáng)大功能,本文對(duì)算法做了一定的改進(jìn),使其盡量能使用并行處理的方式來完成。實(shí)驗(yàn)結(jié)果表明,本圖像預(yù)處理系統(tǒng)能在毫秒級(jí)高速地完成多種圖像算法,完全能夠滿足視頻監(jiān)控系統(tǒng)50幀/秒的輸出要求。 最后根據(jù)視頻監(jiān)控系統(tǒng)在實(shí)際運(yùn)用中出現(xiàn)的噪聲類型多樣化的情況,我們?cè)O(shè)計(jì)了一種基于反饋理論的圖像處理效果控制模塊。該模塊能通過對(duì)處理后圖像峰值信噪比(PSNR)的分析,控制FPGA對(duì)下一幅圖像的噪聲采用更有針對(duì)性的圖像處理方法。

    標(biāo)簽: FPGA 嵌入式視頻 圖像處理

    上傳時(shí)間: 2013-05-20

    上傳用戶:gundamwzc

  • 單片機(jī)論文資料,精華中的精華,保證你下的不后悔,做畢設(shè)必備的資料.rar

    單片機(jī)論文資料,精華中的精華,保證你下的不后悔,做畢設(shè)必備的資料..,歡迎下載

    標(biāo)簽: 單片機(jī) 論文資料

    上傳時(shí)間: 2013-04-24

    上傳用戶:edisonfather

  • DVB系統(tǒng)信道編碼的研究與FPGA實(shí)現(xiàn).rar

    數(shù)字圖像通信的最廣泛的應(yīng)用就是數(shù)字電視廣播系統(tǒng),與以往的模擬電視業(yè)務(wù)相比,數(shù)字電視在節(jié)省頻譜資源、提高節(jié)目質(zhì)量方面帶來了一場(chǎng)新的革命,而與此對(duì)應(yīng)的DVB(Digital Video Broadcasting)標(biāo)準(zhǔn)的建立更是加速了數(shù)字電視廣播系統(tǒng)的大規(guī)模應(yīng)用。DVB標(biāo)準(zhǔn)選定MPEG—2標(biāo)準(zhǔn)作為音頻及視頻的編碼壓縮方式,隨后對(duì)MPEG—2碼流進(jìn)行打包形成TS流(transport stream),進(jìn)行多個(gè)傳輸流復(fù)用,最后通過不同媒介進(jìn)行傳輸。在DVB標(biāo)準(zhǔn)的傳輸系統(tǒng)中,無論是衛(wèi)星傳輸,電纜傳輸還是地面?zhèn)鬏敚瑸榱吮U蠄D像質(zhì)量,使數(shù)字節(jié)目在傳輸過程中避免出現(xiàn)因受到各種信道噪聲干擾而出現(xiàn)失真的現(xiàn)象,都采用了信道編碼的方式來保護(hù)傳輸數(shù)據(jù)。信道編碼是數(shù)字通信系統(tǒng)中一個(gè)必需的、重要的環(huán)節(jié)。 信道編碼設(shè)計(jì)方案的優(yōu)劣決定了DVB系統(tǒng)的成功與否,本文重點(diǎn)研究了DVB系統(tǒng)中的信道編碼算法及其FPGA實(shí)現(xiàn)方案,主要進(jìn)行了如下幾項(xiàng)工作: 1)介紹了DVB系統(tǒng)信道編碼的基本概念及特點(diǎn),深入研究了DVB標(biāo)準(zhǔn)中信道編碼部分的關(guān)鍵技術(shù),并針對(duì)每個(gè)信道編碼模塊進(jìn)行工作原理分析、算法分析。 2)根據(jù)DVB信道編碼的特點(diǎn),重點(diǎn)對(duì)信道編碼中四個(gè)模塊,包括擾碼、RS編碼、卷積交織編碼和卷積編碼的FPGA硬件實(shí)現(xiàn)算法進(jìn)行了比較詳細(xì)的分析,并闡述了每個(gè)模塊及QPSK調(diào)制的設(shè)計(jì)方案及實(shí)現(xiàn)模塊功能的程序流程。 3)在RS(204,188)編碼過程中,利用有限域常數(shù)乘法器的特點(diǎn),對(duì)編碼器進(jìn)行了優(yōu)化,在很大程度上提高了編碼效率,卷積交織器部分采用RAM移位法,實(shí)現(xiàn)起來更為簡(jiǎn)單且節(jié)省了FPGA器件內(nèi)部資源。 4)設(shè)計(jì)以Altera公司的QuartusⅡ?yàn)殚_發(fā)平臺(tái),利用FPGA芯片EP1C6Q240C8完成了信道編碼各模塊及QPSK調(diào)制的硬件實(shí)現(xiàn),通過Verilog HDL描述和時(shí)序仿真來驗(yàn)證算法的可行性,并給出系統(tǒng)設(shè)計(jì)中減少毛刺的方法,使系統(tǒng)更為穩(wěn)定。最終的系統(tǒng)仿真結(jié)果表明該系統(tǒng)工作穩(wěn)定,達(dá)到了DVB系統(tǒng)信道編碼設(shè)計(jì)的要求。

    標(biāo)簽: FPGA DVB

    上傳時(shí)間: 2013-06-26

    上傳用戶:allen-zhao123

  • 軟件無線電中數(shù)字下變頻技術(shù)研究及FPGA實(shí)現(xiàn).rar

    軟件無線電(SDR,Software Defined Radio)由于具備傳統(tǒng)無線電技術(shù)無可比擬的優(yōu)越性,已成為業(yè)界公認(rèn)的現(xiàn)代無線電通信技術(shù)的發(fā)展方向。理想的軟件無線電系統(tǒng)強(qiáng)調(diào)體系結(jié)構(gòu)的開放性和可編程性,減少靈活性著的硬件電路,把數(shù)字化處理(ADC和DAC)盡可能靠近天線,通過軟件的更新改變硬件的配置、結(jié)構(gòu)和功能。目前,直接對(duì)射頻(RF)進(jìn)行采樣的技術(shù)尚未實(shí)現(xiàn)普及的產(chǎn)品化,而用數(shù)字變頻器在中頻進(jìn)行數(shù)字化是普遍采用的方法,其主要思想是,數(shù)字混頻器用離散化的單頻本振信號(hào)與輸入采樣信號(hào)在乘法器中相乘,再經(jīng)插值或抽取濾波,其結(jié)果是,輸入信號(hào)頻譜搬移到所需頻帶,數(shù)據(jù)速率也相應(yīng)改變,以供后續(xù)模塊做進(jìn)一步處理。數(shù)字變頻器在發(fā)射設(shè)備和接收設(shè)備中分別稱為數(shù)字上變頻器(DUC,Digital Upper Converter)和數(shù)字下變頻器(DDC,Digital Down Converter),它們是軟件無線電通信設(shè)備的關(guān)鍵部什。大規(guī)模可編程邏輯器件的應(yīng)用為現(xiàn)代通信系統(tǒng)的設(shè)計(jì)帶來極大的靈活性。基于FPGA的數(shù)字變頻器設(shè)計(jì)是深受廣大設(shè)計(jì)人員歡迎的設(shè)計(jì)手段。本文的重點(diǎn)研究是數(shù)字下變頻器(DDC),然而將它與數(shù)字上變頻器(DUC)完全割裂后進(jìn)行研究顯然是不妥的,因此,本文對(duì)數(shù)字上變頻器也作適當(dāng)介紹。 第一章簡(jiǎn)要闡述了軟件無線電及數(shù)字下變頻的基本概念,介紹了研究背景及所完成的主要研究工作。 第二章介紹了數(shù)控振蕩器(NCO),介紹了兩種實(shí)現(xiàn)方法,即基于查找表和基于CORDIC算法的實(shí)現(xiàn)。對(duì)CORDIc算法作了重點(diǎn)介紹,給出了傳統(tǒng)算法和改進(jìn)算法,并對(duì)基于傳統(tǒng)CORDIC算法的NCO的FPGA實(shí)現(xiàn)進(jìn)行了EDA仿真。 第三章介紹了變速率采樣技術(shù),重點(diǎn)介紹了軟件無線電中廣泛采用的級(jí)聯(lián)積分梳狀濾波器 (cascaded integratot comb, CIC)和ISOP(Interpolated Second Order Polynomial)補(bǔ)償法,對(duì)前者進(jìn)行了基于Matlab的理論仿真和FPGA實(shí)現(xiàn)的EDA仿真,后者只進(jìn)行了基于Matlab的理論仿真。 第四章介紹了分布式算法和軟件無線電中廣泛采用的半帶(half-band,HB)濾波器,對(duì)基于分布式算法的半帶濾波器的FPGA實(shí)現(xiàn)進(jìn)行了EDA仿真,最后簡(jiǎn)要介紹了FIR的多相結(jié)構(gòu)。 第五章對(duì)數(shù)字下變頻器系統(tǒng)進(jìn)行了噪聲綜合分析,給出了一個(gè)噪聲模型。 第六章介紹了數(shù)字下變頻器在短波電臺(tái)中頻數(shù)字化應(yīng)用中的一個(gè)實(shí)例,給出了測(cè)試結(jié)果,重點(diǎn)介紹了下變頻器的:FPGA實(shí)現(xiàn),其對(duì)應(yīng)的VHDL程序收錄在本文最后的附錄中,希望對(duì)從事該領(lǐng)域設(shè)計(jì)的技術(shù)人員具有一定參考價(jià)值。

    標(biāo)簽: FPGA 軟件無線電 數(shù)字下變頻

    上傳時(shí)間: 2013-06-30

    上傳用戶:huannan88

  • 北京航空航天大學(xué)在參加飛思卡爾智能車比賽中的技術(shù)報(bào)告.rar

    北京航空航天大學(xué)在參加飛思卡爾智能車比賽中的技術(shù)報(bào)告

    標(biāo)簽: 航空航天 大學(xué) 技術(shù)報(bào)告

    上傳時(shí)間: 2013-06-22

    上傳用戶:是王洪文

  • PCF8583的工作原理及在單片機(jī)接口中的實(shí)現(xiàn)

    PCF8583的工作原理及在單片機(jī)接口中的實(shí)現(xiàn):時(shí)鐘/日歷芯片PCF8583是一種實(shí)時(shí)時(shí)鐘集成電路,硬件方面介紹了PCF8583的結(jié)構(gòu)、功能廈工作原理;軟件方面,因?yàn)镻CF8583是通過I C總線方式

    標(biāo)簽: 8583 PCF 工作原理 單片機(jī)接口

    上傳時(shí)間: 2013-06-10

    上傳用戶:asdfasdfd

  • MCS51系列單片機(jī)在工程數(shù)據(jù)采集中的應(yīng)用

    MCS51系列單片機(jī)在工程數(shù)據(jù)采集中的應(yīng)用:隨著現(xiàn)代科學(xué)技術(shù)的發(fā)展,單片機(jī)已深入應(yīng)用到社會(huì)發(fā)展的各個(gè)領(lǐng)域,如家電制造業(yè)、工程數(shù)據(jù)采集、智能儀表等。因而各芯片制造廠商紛紛推出不同系列的單片機(jī),以滿足不同

    標(biāo)簽: MCS 51 單片機(jī) 中的應(yīng)用

    上傳時(shí)間: 2013-08-06

    上傳用戶:zhf1234

  • RT0S在MCS-51系列單片機(jī)中的應(yīng)用

    RT0S在MCS-51系列單片機(jī)中的應(yīng)用:在嵌入式應(yīng)用中使用實(shí)時(shí)操作系統(tǒng)(RTOS),已成為單片機(jī)應(yīng)用領(lǐng)域的一個(gè)熱點(diǎn).本文對(duì)RTOS內(nèi)核做了簡(jiǎn)單的介紹.討論了在KEIL C V6.23編譯器中,移植實(shí)

    標(biāo)簽: RT0S MCS 51 單片機(jī)

    上傳時(shí)間: 2013-07-02

    上傳用戶:nanshan

  • 自動(dòng)檢測(cè)80C51串行通訊中的波特率

    自動(dòng)檢測(cè)80C51串行通訊中的波特率:本文介紹一種在80C51 串行通訊應(yīng)用中自動(dòng)檢測(cè)波特率的方法。按照經(jīng)驗(yàn),程序起動(dòng)后所接收到的第1 個(gè)字符用于測(cè)量波特率。這種方法可以不用設(shè)定難于記憶的開關(guān),還可以

    標(biāo)簽: 80C51 自動(dòng)檢測(cè) 串行通訊 波特率

    上傳時(shí)間: 2013-04-24

    上傳用戶:dyctj

主站蜘蛛池模板: 扶绥县| 酒泉市| 石狮市| 康马县| 堆龙德庆县| 桓台县| 兴和县| 西藏| 高唐县| 磐安县| 堆龙德庆县| 黄山市| 沙田区| 苏州市| 彰武县| 淮安市| 太谷县| 米林县| 清镇市| 西安市| 会同县| 五常市| 贺州市| 车致| 庐江县| 巧家县| 司法| 虹口区| 蒙城县| 武胜县| 班戈县| 绍兴县| 威海市| 宝山区| 壤塘县| 集贤县| 东乡族自治县| 元江| 宁海县| 兴山县| 台中县|