亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

頻率控制

  • 高速并行信號處理板數(shù)據(jù)接口與控制的FPGA設計

    隨著信息社會的發(fā)展,人們要處理的各種信息總量變得越來越大,尤其在處理大數(shù)據(jù)量與實時處理數(shù)據(jù)方面,對處理設備的要求是非常高的。為滿足這些要求,實時快速的各種CPU、處理板應運而生。這類CPU與板卡處理數(shù)據(jù)速度快,效率高,并且不斷的完善與發(fā)展。此類板卡要求與外部設備通訊,同時也要進行內部的數(shù)據(jù)交換,于是板卡的接口設備調試與內部數(shù)據(jù)交換也成為必須要完成的工作。本文所作的工作正是基于一種高速通用信號處理板的外部接口和內部數(shù)據(jù)通道的設計。 本文首先介紹了通用信號處理板的應用開發(fā)背景,包括此類板卡使用的處理芯片、板上設備、發(fā)展概況以及和外部相連的各種總線概況,同時說明了本人所作的主要工作。 其次,介紹了PCI接口的有關規(guī)范,給出了通用信號處理板與CPCI的J1口的設計時序;介紹了DDR存儲器的概況、電平標準以及功能寄存器,并給出了與DDR.存儲器接口的設計時序;介紹了片上主要數(shù)據(jù)處理器件TS-202的有關概況,設計了板卡與DSP的接口時序。 再次,介紹了Altera公司FPGA的程序設計流程,并使用VHDL語言編程完成各個模塊之間的數(shù)據(jù)傳遞,并重點介紹了DDR控制核的編寫。 再次,介紹了WDM驅動程序的結構,程序設計方法等。 最后,通過從工控機向通用信號處理板寫連續(xù)遞增的數(shù)據(jù)驗證了整個系統(tǒng)已經(jīng)正常工作。實現(xiàn)了信號處理板內部數(shù)據(jù)通道設計以及與外部接口的通訊;并且還提到了對此設計以后地完善與發(fā)展。 本文所作的工作如下: 1、設計完成了處理板各接口時序,使處理板可以從接口接受/發(fā)送數(shù)據(jù)。 2、完成了FPGA內部的數(shù)據(jù)通道的設計,使數(shù)據(jù)可以從CPCI準確的傳送到DSP進行處理,并編寫了DSP的測試程序。 3、完成了DDR SDRAM控制核的VHDL程序編寫。 4、完成了PCI驅動程序的編寫。

    標簽: FPGA 高速并行 信號處理板 數(shù)據(jù)接口

    上傳時間: 2013-06-30

    上傳用戶:唐僧他不信佛

  • PID調節(jié)控制作電極速度控制

    闡述如何使用PID算法進行變頻控制,通過方程確定輸入電機的電壓和頻率,達到安全控制電機速度的目的

    標簽: PID 調節(jié)控制 電極 速度控制

    上傳時間: 2013-05-24

    上傳用戶:jacking

  • 變頻器矢量控制及PID控制

    變頻器矢量控制及PID控制變頻器矢量控制及PID控制

    標簽: PID 變頻器 矢量控制 控制

    上傳時間: 2013-04-24

    上傳用戶:dyy618

  • 電磁爐主諧振電路研究與功率控制

    當電磁爐負載(鍋具)的大小和材質發(fā)生變化時,負載的等效電感會發(fā)生變化,這將造成電磁爐主電路諧振頻率變化,這樣電磁爐的輸出功率會不穩(wěn)定,常會使功率管IGBT過壓損壞。針對這種情況,本文提出了一種雙閉環(huán)控制結構和模糊控制方法,使負載變化時保持電磁爐的輸出功率穩(wěn)定。實際運行結果證明了該設計的有效性和可靠性

    標簽: 電磁爐 功率控制 諧振電路

    上傳時間: 2013-08-02

    上傳用戶:yw14205

  • (2,1,9)軟判決Viterbi譯碼器的設計與FPGA實現(xiàn)

    卷積碼是無線通信系統(tǒng)中廣泛使用的一種信道編碼方式。Viterbi譯碼算法是一種卷積碼的最大似然譯碼算法,它具有譯碼效率高、速度快等特點,被認為是卷積碼的最佳譯碼算法。本文的主要內容是在FPGA上實現(xiàn)約束長度為9,碼率為1/2,采用軟判決方式的Viterbi譯碼器。 本文首先介紹了卷積碼的基本概念,闡述了Viterbi算法的原理,重點討論了決定Viterbi算法復雜度和譯碼性能的關鍵因素,在此基礎上設計了采用“串-并”結合運算方式的Viterbi譯碼器,并在Altera EP1C20 FPGA芯片上測試通過。本文的主要工作如下: 1.對輸入數(shù)據(jù)采用了二比特四電平量化的軟判決方式,對歐氏距離的計算方法進行了簡化,以便于用硬件電路方式實現(xiàn)。 2.對ACS運算單元采用了“串-并”結合的運算方式,和全并行的設計相比,在滿足譯碼速度的同時,節(jié)約了芯片資源。本文中提出了一種路徑度量值存儲器的組織方式,簡化了控制模塊的邏輯電路,優(yōu)化了系統(tǒng)的時序。 3.在幸存路徑的選擇輸出上采用了回溯譯碼方法,與傳統(tǒng)的寄存器交換法相比,減少了寄存器的使用,大大降低了功耗和設計的復雜度。 4.本文中設計了一個仿真平臺,采用Modelsim仿真器對設計進行了功能仿真,結果完全正確。同時提出了一種在被測設計內部插入監(jiān)視器的調試方法,巧妙地利用了Matlab算法仿真程序的輸出結果,提高了追蹤錯誤的效率。 5.該設計在Altera EP1C20 FPGA芯片上通過測試,最大運行時鐘頻率110MHz,最大譯碼輸出速率10.3Mbps。 本文對譯碼器的綜合結果和Altera設計的Viterbi譯碼器IP核進行了性能比較,比較結果證明本文中設計的Viterbi譯碼器具有很高的工程實用價值。

    標簽: Viterbi FPGA 軟判決 譯碼器

    上傳時間: 2013-07-23

    上傳用戶:葉山豪

  • 卷積碼在CDMA2000中的應用及其譯碼器FPGA實現(xiàn)

    數(shù)字信息在有噪聲的信道中傳輸時,受到噪聲的影響,誤碼總是不可避免的。根據(jù)香農(nóng)信息理論,只要使Es/N0足夠大,就可以達到任意小的誤碼率。采用差錯控制編碼,即信道編碼技術,可以在一定的Es/N0條件下有效地降低誤碼率。按照對信息元處理方式不同,信道編碼分為分組碼與卷積碼兩類。卷積碼的k0和n0較小,實現(xiàn)最佳譯碼與準最佳譯碼更加容易。卷積碼運用廣泛,被ITU選入第三代移動通信系統(tǒng),作為包括WCDMA,CDMA2000和TD-SCDMA在內的信道編碼的標準方案。 本文研究了CDMA2000業(yè)務通道中的幀結構,對CDMA2000系統(tǒng)中的卷積碼特性及維特比譯碼的性能限進行了分析,并基于MATLAB平臺做了相應的譯碼性能仿真。我們設計了一種可用于CDMA2000通信系統(tǒng)的通用、高速維特比譯碼器。該譯碼器在設計上具有以下創(chuàng)新之處:(1)采用通用碼表結構,支持可變碼率;幀控制模塊和頻率控制器模塊的設計中采用計數(shù)器、定時器等器件實現(xiàn)了可變幀長、可變數(shù)據(jù)速率的數(shù)據(jù)幀處理方式。(2)結合流水線結構思想,利用四個ACS模塊并行運行,加快數(shù)據(jù)處理速度;在ACS模塊中,將路徑度量值存貯器的存儲結構進行優(yōu)化,防止數(shù)據(jù)讀寫的阻塞,縮短存儲器讀寫時間,使譯碼器的處理速度更快。(3)為了防止路徑度量值和幸存路徑長度的溢出,提出了保護處理策略。我們還將設計結果在APEXEP20K30E芯片上進行了硬件實現(xiàn)。該譯碼器芯片具有可變的碼率和幀長處理能力,可以運行于40MHZ系統(tǒng)時鐘下,內部最高譯碼速度可達625kbps。本文所提出的維特比譯碼器硬件結構具有很強的通用性和高速性,可以方便地應用于CDMA2000移動通信系統(tǒng)。

    標簽: CDMA 2000 FPGA 卷積碼

    上傳時間: 2013-06-24

    上傳用戶:lingduhanya

  • 寬帶射頻數(shù)字接收機實驗平臺的FPGA實現(xiàn)

    該文利用FPGA技術,設計了全概率寬帶數(shù)字接收機的實驗平臺,并在其上提出了數(shù)字接收機實現(xiàn)的可行性方法,以及對這些方法的驗證.該文的主要貢獻和創(chuàng)新有以下幾個方面.提出了并行結構算法的工程實現(xiàn),討論了解決前端采樣的高速數(shù)據(jù)流遠遠超過后端DSP處理能力問題的可行性方法.利用多相濾波下變頻的并行結構特點,使濾波器能夠以高效的形式實現(xiàn),也使得后端的混頻能夠工作在一個較低的速率上.經(jīng)過多相濾波下變頻處理后的數(shù)據(jù),在速率和數(shù)量上都有大幅減少,達到了現(xiàn)有通用DSP器件的處理能力的要求.針對多相濾波下變頻與短數(shù)據(jù)快速測頻算法的特點,用FPGA搭建了其實驗模型,并利用微機EPP接口,對實驗目標板進行控制并與其進行數(shù)據(jù)交換.利用FPGA的在線編程特性,可以方便靈活對各種實現(xiàn)方法加以驗證、比較.同時也給調試帶來了方便,可以每個模塊單獨調試而不用改變硬件結構,使調試效率大大提高.該平臺也可用來對其他數(shù)字處理算法進行實現(xiàn)性分析與實驗.參考軟件無線電設計的概念和國內外相關文獻,提出了多項濾波下變頻結構的FPGA實現(xiàn).傳統(tǒng)的DDC通過數(shù)字混頻、濾波、抽取實現(xiàn)數(shù)字下變頻,在高速A/D和電子偵察環(huán)境條件下商用DDC不能使用.該文采用濾波器多相分解方法,按數(shù)字混頻序列劃分調諧信道,使用先抽取,后低通濾波,再混頻的數(shù)字下變頻結構,高效實現(xiàn)了變載頻帶通信號數(shù)字下變頻.結合多相濾波下變頻結構、算法對測頻精度及速度的要求,提出了短數(shù)據(jù)快速測頻算法的具體實現(xiàn),使用流水線的設計方法,提高了系統(tǒng)的數(shù)據(jù)吞吐率,在盡可能短的時間內提供多相濾波下變頻所需的載頻位置信息.以上兩部分的FPGA實現(xiàn)除了純粹的算法模塊外,還包括測試用的外圍模塊,以及運行于實驗平臺上的控制模塊、緩存、數(shù)據(jù)控制等.這些模塊也用FPGA來實現(xiàn).

    標簽: FPGA 寬帶 實驗 射頻

    上傳時間: 2013-06-22

    上傳用戶:haoxiyizhong

  • 基于ARM與FPGA的機械手自動控制系統(tǒng)的研究

    機械手是自動裝配生產(chǎn)線上必不可少的設備,它可以模擬人手臂的部分動作,按預定的程序、軌跡和要求,實現(xiàn)抓取、搬運和裝配等工作。在減輕人的勞動強度、提高裝配質量和提高裝配效率等方面,起到了積極的作用。本文基于ARM和FPGA嵌入式系統(tǒng),開展了機械手控制系統(tǒng)的研發(fā)工作,實現(xiàn)了機械手的自動控制。 嵌入式ARM處理器,具有運行速度快、功耗低、程序設計靈活、外圍硬件資源豐富等優(yōu)點,但其普通輸入輸出口的高低電平變化周期最快只能到1微妙左右,不適合高速輸入輸出;FPGA芯片高速輸入輸出數(shù)據(jù),時間可縮短至幾十納秒。通過ARM處理器和FPGA技術的有機結合,發(fā)揮各自的優(yōu)勢,使系統(tǒng)具有程序設計靈活、以太網(wǎng)通信、大容量存儲、高速數(shù)據(jù)輸山、低成本等特點,滿足高速機械手自動控制的要求。 本文分析了ARM和FPGA系統(tǒng),以及機械手控制系統(tǒng)的功能要求;設計硬件模塊、接口電路;闡述了系統(tǒng)軟件的設計過程,包括啟動代碼U—BOOT、操作系統(tǒng)μCLinux的移植;并介紹了如何利用便件描述語言VHDL來實現(xiàn)機械手邏輯控制。

    標簽: FPGA ARM 機械手 自動控制系統(tǒng)

    上傳時間: 2013-04-24

    上傳用戶:luyanping

  • 基于DSP和FPGA的機器人運動控制系統(tǒng)的研究

    近年來,基于DSP和FPGA的運動控制系統(tǒng)己成為新一代運動控制系統(tǒng)的主流。基于DSP和FPGA的運動控制系統(tǒng)不僅具有信息處理能力強,而且具有開放性、實時性、可靠性的特點,因此在機器人運動控制領域具有重要的應用價值。 論文從步行康復訓練器的設計與制作出發(fā),主要進行機器人的運動控制系統(tǒng)設計和研究。文章首先提出了多種運動控制系統(tǒng)的實現(xiàn)方案。根據(jù)它們的優(yōu)缺點,選定以DSP和FPGA為核心進行運動控制系統(tǒng)平臺的設計。 論文詳細研究了以DSP和FPGA為核心實現(xiàn)運動控制系統(tǒng)的軟、硬件設計,利用DSP實現(xiàn)運動控制系統(tǒng)總體結構與相關功能模塊,利用FPGA實現(xiàn)運動控制系統(tǒng)地址譯碼電路、脈沖分配電路以及光電編碼器信號處理電路,并對以上電路系統(tǒng)進行了功能仿真和時序仿真。 結果表明,基于DSP和FPGA為核心的運動控制系統(tǒng)不僅實現(xiàn)了設計功能要求,同時提高了機器人運動控制系統(tǒng)的開放性、實時性和可靠性,并大大減小了系統(tǒng)的體積與功耗。

    標簽: FPGA DSP 機器人 運動控制系統(tǒng)

    上傳時間: 2013-06-22

    上傳用戶:debuchangshi

  • 基于DSP和FPGA的運動控制卡的研究與開發(fā)

    隨著微電子技術和電力電子技術的飛速發(fā)展,運動控制系統(tǒng)正朝著通用化、智能化、微型化的方向發(fā)展。目前,以數(shù)字信號處理器(DSP)和現(xiàn)場可編程門陣列(FPGA)為核心的運動控制卡已成為運動控制器的發(fā)展主流。它可方便地以插卡形式嵌入PC機,將PC機強大的信息處理能力和開放式特點與運動控制卡的運動控制能力相結合,具有信息處理能力強、開放程度高、運動控制方便、通用性好的特點。因此,本文通過對運動控制技術的深入研究,開發(fā)了一款以DSP和FPGA為主控單元、基于PCI總線的運動控制卡。 首先,設計了運動控制卡硬件電路,對控制卡的DSP和FPGA外圍電路、PCI總線接口電路、模擬量輸出電路、編碼器信號采集電路、通用I/O接口電路等實現(xiàn)方法進行了詳細討論。 為提高控制卡的硬件集成度和可靠性,通過對FPGA的編程設計,在FPGA中實現(xiàn)了PCI總線目標設備接口控制器、雙端口RAM、DDA精插補電路、DAC接口電路、編碼器信號處理電路和數(shù)字I/O信號處理電路。 基于改進的數(shù)字PID控制器和前饋控制,設計開發(fā)了運動控制卡的位置閉環(huán)伺服控制器,并整定了控制器參數(shù),獲得良好的伺服控制特性。 最后,采用WinDriver開發(fā)了控制卡的驅動程序,并詳細介紹了驅動程序的開發(fā)流程。

    標簽: FPGA DSP 運動控制卡

    上傳時間: 2013-08-01

    上傳用戶:00.00

主站蜘蛛池模板: 突泉县| 积石山| 尖扎县| 博野县| 翁牛特旗| 平原县| 独山县| 台中市| 清河县| 巨鹿县| 云安县| 西充县| 府谷县| 察隅县| 永新县| 秦皇岛市| 常德市| 夏河县| 江安县| 万荣县| 洛南县| 扶沟县| 荣成市| 吐鲁番市| 岐山县| 安阳县| 仪陇县| 伊吾县| 寿宁县| 安乡县| 西昌市| 久治县| 福海县| 墨江| 玉龙| 航空| 永寿县| 灌南县| 沁水县| 山阳县| 夹江县|