】本文介紹了一個使用單片機和CPLD聯合控制步進電機的方案。首先闡明步進電機的工作原理及控制方法,然后\r\n提出了系統的軟硬件設計框架,詳細討論了單片機和CPLD的邏輯接口問題和交換數據的協議,以及用狀態機來設計脈沖分配器\r\n的方法。
標簽: CPLD 用單片機 控制 步進電機
上傳時間: 2013-08-14
上傳用戶:y13567890
TI 原裝開發板 DM6467 原理圖 CPLD 給需要的人
標簽: 6467 DM 開發板 原理圖
上傳用戶:qingzhuhu
多路18b20測溫顯示系統,可同時測量n個第三18b20
標簽: 18b20 多路 測溫 顯示系統
上傳時間: 2013-08-21
上傳用戶:zhangchu0807
可編程邏輯器件的開發與應用實驗教學大綱\r\n本課程是高等院校電氣、信息、通信類專業的一門技術基礎課。通過本課程的學習,使學生獲得數字系統設計和可編程邏輯器件方面的基本概念、基本知識和基本技能,培養他們對數字系統的分析與設計的能力,為后續課程的學習及今后的實際工作打下良好的基礎。
標簽: 可編程邏輯器件 實驗 教學大綱
上傳時間: 2013-08-26
上傳用戶:shinesyh
自己現在用的CPLD下載線,用74HC244芯片\r\n要注意設置下載模式
標簽: CPLD 244 74 HC
上傳時間: 2013-08-31
上傳用戶:dancnc
TI推薦的ALTERA的FPGA電源器件選型手冊,比較實用
標簽: ALTERA FPGA 電源器件 選型手冊
上傳時間: 2013-09-04
上傳用戶:2467478207
工作原理:\r\n 脈沖輸入,記錄30個脈沖的間隔時間(總時間),LED顯示出來,牽涉到數碼管的輪流點亮,以及LED的碼。輸入端口一定要用個\r\n74LS14整一下,圖上沒有。數碼管使用共陰數碼管。MAXPLUS編譯。\r\n測試時將光電門的信號端一塊連接到J2口的第三管腳,同時第一管腳為地,應該與光電門的地連接(共地)。\r\n開始測試:\r\n 按下按鍵,應該可以見到LED被點亮,指示可以開始轉動轉動慣量盤,等遮光片遮擋30次光電門后,\r\n LED熄滅,數碼管有數字顯示,此為時間值,單位為秒,與
標簽: CPLD LED 控制 數碼管
上傳時間: 2013-09-05
上傳用戶:123454
該工程文件實現ARM系統中CPLD的邏輯工作,起到外圍資源的邏輯地址譯碼功能
標簽: CPLD ARM 工程
上傳用戶:zcs023047
在這里可以進行工作環境、界面和顯示效果的一些設定,執行菜單\r\nSetup>User Preferences出現下面窗體,因為這里涉及的內容比較多,而且很多功\r\n能都很少用到,所以下面只針對一些常用設置作介紹。
標簽: Preference Allegro User
上傳時間: 2013-09-06
上傳用戶:lbbyxmoran
Allegro 是一套功能強大,但相對的也\r\n是一套相當復雜的系統,它提供許多的專\r\n屬環境變量供使用者設定,讓使用者可以\r\n自訂一個專屬于自己的Allegro 操作環境,\r\n讓整個的Allegro 操作環境,可以隨心所欲\r\n地調整成為個人的最佳工作平臺,接下來\r\n將分兩個章節,為讀者介紹每個專屬環境\r\n變量的用法。
標簽: Allegro 軟件 電子書
上傳用戶:cherrytree6
蟲蟲下載站版權所有 京ICP備2021023401號-1