cpld max7128s控制3路AD7472采樣,希望對大家有幫助。
標(biāo)簽: 7128s cpld 7128 7472
上傳時(shí)間: 2013-08-22
上傳用戶:hn891122
MIL-STD一1553B是一種集中控制式、時(shí)分指令/響應(yīng)型多路串行數(shù)據(jù)總線標(biāo)\r\n準(zhǔn),具有高可靠性和靈活性,已經(jīng)成為現(xiàn)代航空機(jī)載系統(tǒng)設(shè)備互聯(lián)的最有效的解\r\n決方案,廣泛的應(yīng)用于飛機(jī)、艦船、坦克等武器平臺上,并且越來越多的應(yīng)用到\r\n民用領(lǐng)域。完成1553B總線數(shù)據(jù)傳輸功能的關(guān)鍵部件是總線接口芯片11][41。\r\n在對M幾STD一1553B數(shù)據(jù)總線協(xié)議進(jìn)行研究后,參考國外一些芯片的功能結(jié)\r\n構(gòu),結(jié)合EDA技術(shù),本論文提出了基于FPGA的1553B總線接口芯片的設(shè)計(jì)方案。\r\n在介紹了總線
標(biāo)簽: MIL-STD 1553B 集中控制 時(shí)分
上傳時(shí)間: 2013-08-26
上傳用戶:manlian
真序擴(kuò)頻通信系統(tǒng)的SYSTEMVIEW信真及其FPGA實(shí)現(xiàn)發(fā)送端設(shè)計(jì)
標(biāo)簽: SYSTEMVIEW FPGA 發(fā)送
上傳時(shí)間: 2013-08-28
上傳用戶:debuchangshi
1.?dāng)?shù)據(jù)管理:包括司機(jī)基本信息、汽車基本信息、車輛事故信息、車輛維修信\r\n息等的管理;\r\n2.派車運(yùn)營記錄管理:登記派車的情況、進(jìn)行派車修改;\r\n來確定庫存是否有需要的車型,為賣車做好準(zhǔn)備;\r\n3.查詢管理:能夠根據(jù)車輛編號和派車日期查詢當(dāng)日的派車情況,并能進(jìn)行統(tǒng)\r\n計(jì)派車次數(shù)等;\r\n 4.系統(tǒng)管理:用戶管理和系統(tǒng)退出等。\r\n
標(biāo)簽: 數(shù)據(jù)管理 汽車
上傳時(shí)間: 2013-09-09
上傳用戶:wanqunsheng
附件有二個(gè)文當(dāng),都是dxp2004教程 ,第一部份DXP2004的相關(guān)快捷鍵,以及中英文對照的意思。第二部份細(xì)致的講解的如何使用DXP2004。 dxp2004教程第一部份: 目錄 1 快捷鍵 2 常用元件及封裝 7 創(chuàng)建自己的集成庫 12 板層介紹 14 過孔 15 生成BOM清單 16 頂層原理圖: 16 生成PCB 17 包地 18 電路板設(shè)計(jì)規(guī)則 18 PCB設(shè)計(jì)注意事項(xiàng) 20 畫板心得 22 DRC 規(guī)則英文對照 22 一、Error Reporting 中英文對照 22 A : Violations Associated with Buses 有關(guān)總線電氣錯(cuò)誤的各類型(共 12 項(xiàng)) 22 B :Violations Associated Components 有關(guān)元件符號電氣錯(cuò)誤(共 20 項(xiàng)) 22 C : violations associated with document 相關(guān)的文檔電氣錯(cuò)誤(共 10 項(xiàng)) 23 D : violations associated with nets 有關(guān)網(wǎng)絡(luò)電氣錯(cuò)誤(共 19 項(xiàng)) 23 E : Violations associated with others 有關(guān)原理圖的各種類型的錯(cuò)誤 (3 項(xiàng) ) 24 二、 Comparator 規(guī)則比較 24 A : Differences associated with components 原理圖和 PCB 上有關(guān)的不同 ( 共 16 項(xiàng) ) 24 B : Differences associated with nets 原理圖和 PCB 上有關(guān)網(wǎng)絡(luò)不同(共 6 項(xiàng)) 25 C : Differences associated with parameters 原理圖和 PCB 上有關(guān)的參數(shù)不同(共 3 項(xiàng)) 25 Violations Associated withBuses欄 —總線電氣錯(cuò)誤類型 25 Violations Associated with Components欄 ——元件電氣錯(cuò)誤類型 26 Violations Associated with documents欄 —文檔電氣連接錯(cuò)誤類型 27 Violations Associated with Nets欄 ——網(wǎng)絡(luò)電氣連接錯(cuò)誤類型 27 Violations Associated with Parameters欄 ——參數(shù)錯(cuò)誤類型 28 dxp2004教程第二部份 路設(shè)計(jì)自動(dòng)化( Electronic Design Automation ) EDA 指的就是將電路設(shè)計(jì)中各種工作交由計(jì)算機(jī)來協(xié)助完成。如電路圖( Schematic )的繪制,印刷電路板( PCB )文件的制作執(zhí)行電路仿真( Simulation )等設(shè)計(jì)工作。隨著電子工業(yè)的發(fā)展,大規(guī)模、超大規(guī)模集成電路的使用是電路板走線愈加精密和復(fù)雜。電子線路 CAD 軟件產(chǎn)生了, Protel 是突出的代表,它操作簡單、易學(xué)易用、功能強(qiáng)大。 1.1 Protel 的產(chǎn)生及發(fā)展 1985 年 誕生 dos 版 Protel 1991 年 Protel for Widows 1998 年 Protel98 這個(gè) 32 位產(chǎn)品是第一個(gè)包含 5 個(gè)核心模塊的 EDA 工具 1999 年 Protel99 既有原理圖的邏輯功能驗(yàn)證的混合信號仿真,又有了 PCB 信號完整性 分析的板級仿真,構(gòu)成從電路設(shè)計(jì)到真實(shí)板分析的完整體系。 2000 年 Protel99se 性能進(jìn)一步提高,可以對設(shè)計(jì)過程有更大控制力。 2002 年 Protel DXP 集成了更多工具,使用方便,功能更強(qiáng)大。 1.2 Protel DXP 主要特點(diǎn) 1 、通過設(shè)計(jì)檔包的方式,將原理圖編輯、電路仿真、 PCB 設(shè)計(jì)及打印這些功能有機(jī)地結(jié)合在一起,提供了一個(gè)集成開發(fā)環(huán)境。 2 、提供了混合電路仿真功能,為設(shè)計(jì)實(shí)驗(yàn)原理圖電路中某些功能模塊的正確與否提供了方便。 3 、提供了豐富的原理圖組件庫和 PCB 封裝庫,并且為設(shè)計(jì)新的器件提供了封裝向?qū)С绦颍喕朔庋b設(shè)計(jì)過程。 4 、提供了層次原理圖設(shè)計(jì)方法,支持“自上向下”的設(shè)計(jì)思想,使大型電路設(shè)計(jì)的工作組開發(fā)方式成為可能。 5 、提供了強(qiáng)大的查錯(cuò)功能。原理圖中的 ERC (電氣法則檢查)工具和 PCB 的 DRC (設(shè)計(jì)規(guī)則檢查)工具能幫助設(shè)計(jì)者更快地查出和改正錯(cuò)誤。 6 、全面兼容 Protel 系列以前版本的設(shè)計(jì)文件,并提供了 OrCAD 格式文件的轉(zhuǎn)換功能。 7 、提供了全新的 FPGA 設(shè)計(jì)的功能,這好似以前的版本所沒有提供的功能。
上傳時(shí)間: 2013-10-22
上傳用戶:qingzhuhu
旁路電容的使用與選擇,intersil公司的旁路電容的使用與選擇資料。
上傳時(shí)間: 2013-11-11
上傳用戶:qq521
在QPSK調(diào)制方式下,分別研究推導(dǎo)了基于輔助數(shù)據(jù)的極大似然比信噪比估計(jì)算法研究、基于矩的信噪比估計(jì)算法研究以及基于高階累積量的信噪比估計(jì)算法。通過仿真比較了信噪比估計(jì)算法的性能,著重分析比較了采用的迭代次數(shù)及數(shù)據(jù)長度等參數(shù)對算法性能的影響,最終根據(jù)算法各自的特點(diǎn)給出了相應(yīng)的適用范圍。
上傳時(shí)間: 2013-10-20
上傳用戶:15736969615
汽車類雙路 FET 輸入低失真運(yùn)算放大器
上傳時(shí)間: 2013-10-11
上傳用戶:fandeshun
模擬信號鏈路產(chǎn)品指南
標(biāo)簽: 模擬信號 產(chǎn)品指南 鏈路
上傳時(shí)間: 2013-11-07
上傳用戶:wweqas
本文是關(guān)于在印刷電路板 (PCB) 開發(fā)階段使用數(shù)字輸入/輸出緩沖信息規(guī)范(IBIS) 模擬模型的系列文章之第 3 部分(共三部分)。“第 1 部分”討論了 IBIS仿真模型的基本組成,以及它們在 SPICE 環(huán)境中產(chǎn)生的過程1。“第 2 部分”討論了 IBIS 模型有效性驗(yàn)證。2 在設(shè)計(jì)階段,我們會碰到許多信號完整性問題,而 IBIS 模型為這些問題帶來了一種簡單的解決方案。本文即“第 3 部分”,將介紹如何使用一個(gè) IBIS 模型來提取一些重要的變量,用于信號完整性計(jì)算和確定 PCB 設(shè)計(jì)解決方案。請注意,該提取值是 IBIS 模型不可或缺的組成部分。
上傳時(shí)間: 2013-10-15
上傳用戶:hehuaiyu
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1