亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

電力電子器件及應(yīng)用技術(shù)

  • 基于FPGA的多路E1反向復(fù)用傳輸芯片的設(shè)計(jì)與實(shí)現(xiàn)

    隨著電信數(shù)據(jù)傳輸對(duì)速率和帶寬的要求變得越來(lái)越迫切,原有建成的網(wǎng)絡(luò)是基于話音傳輸業(yè)務(wù)的網(wǎng)絡(luò),已不能適應(yīng)當(dāng)前的需求.而建設(shè)新的寬帶網(wǎng)絡(luò)需要相當(dāng)大的投資且建設(shè)工期長(zhǎng),無(wú)法滿足特定客戶對(duì)高速數(shù)據(jù)傳輸?shù)慕谛枨?反向復(fù)用技術(shù)是把一個(gè)單一的高速數(shù)據(jù)流在發(fā)送端拆散并放在兩個(gè)或者多個(gè)低速數(shù)據(jù)鏈路上進(jìn)行傳輸,在接收端再還原為高速數(shù)據(jù)流.該文提出一種基于FPGA的多路E1反向復(fù)用傳輸芯片的設(shè)計(jì)方案,使用四個(gè)E1構(gòu)成高速數(shù)據(jù)的透明傳輸通道,支持E1線路間最大相對(duì)延遲64ms,通過(guò)鏈路容量調(diào)整機(jī)制,可以動(dòng)態(tài)添加或刪除某條E1鏈路,實(shí)現(xiàn)靈活、高效的利用現(xiàn)有網(wǎng)絡(luò)實(shí)現(xiàn)視頻、數(shù)據(jù)等高速數(shù)據(jù)的傳輸,能夠節(jié)省帶寬資源,降低成本,滿足客戶的需求.系統(tǒng)分為發(fā)送和接收兩部分.發(fā)送電路實(shí)現(xiàn)四路E1的成幀操作,數(shù)據(jù)拆分采用線路循環(huán)與幀間插相結(jié)合的方法,A路插滿一幀(30時(shí)隙)后,轉(zhuǎn)入B路E1間插數(shù)據(jù),依此類推,循環(huán)間插所有的數(shù)據(jù).接收電路進(jìn)行HDB3解碼,幀同步定位(子幀同步和復(fù)幀同步),線路延遲判斷,FIFO和SDRAM實(shí)現(xiàn)多路數(shù)據(jù)的對(duì)齊,最后按照約定的高速數(shù)據(jù)流的幀格式輸出數(shù)據(jù).整個(gè)數(shù)字電路采用Verilog硬件描述語(yǔ)言設(shè)計(jì),通過(guò)前仿真和后仿真的驗(yàn)證.以30萬(wàn)門(mén)的FPGA器件作為硬件實(shí)現(xiàn),經(jīng)過(guò)綜合和布線,特別是寫(xiě)約束和增量布線手動(dòng)調(diào)整電路的布局,降低關(guān)鍵路徑延時(shí),最終滿足設(shè)計(jì)要求.

    標(biāo)簽: FPGA 多路 傳輸 片的設(shè)計(jì)

    上傳時(shí)間: 2013-07-16

    上傳用戶:asdkin

  • 《Windows CE·NET嵌入式工業(yè)用控制器及自動(dòng)控制系統(tǒng)設(shè)計(jì)》

    ·《Windows CE·NET嵌入式工業(yè)用控制器及自動(dòng)控制系統(tǒng)設(shè)計(jì)》  作者:葉宏材譯者:開(kāi)本:ISBN:730210339 出版社:清華大學(xué)出版社出版日期:2005-02-01  Windows CE·NET嵌入式工業(yè)用控制器及自動(dòng)控制系統(tǒng)設(shè)計(jì)-內(nèi)容簡(jiǎn)介微軟Windows CE是一個(gè)開(kāi)放且多樣化的32位嵌入式操作系統(tǒng)。其設(shè)計(jì)目的是為符合廣泛的智能設(shè)備的需求,例如從諸

    標(biāo)簽: Windows nbsp NET CE

    上傳時(shí)間: 2013-04-24

    上傳用戶:1136815862

  • 《WindowsCE NET嵌入式工業(yè)用控制器及自動(dòng)控制系統(tǒng)設(shè)計(jì)》

    ·《WindowsCE NET嵌入式工業(yè)用控制器及自動(dòng)控制系統(tǒng)設(shè)計(jì)》

    標(biāo)簽: WindowsCE nbsp NET 嵌入式工業(yè)

    上傳時(shí)間: 2013-05-21

    上傳用戶:baiom

  • 用MATLAB編寫(xiě)的LPC編碼器及解碼器源代碼

    ·用MATLAB編寫(xiě)的LPC編碼器及解碼器源代碼

    標(biāo)簽: MATLAB LPC 編寫(xiě) 源代碼

    上傳時(shí)間: 2013-04-24

    上傳用戶:jhksyghr

  • 用OpenCV實(shí)現(xiàn)的圖像小波變換及反變換代碼

    ·詳細(xì)說(shuō)明:用OpenCV實(shí)現(xiàn)的圖像小波變換及反變換代碼,可用于圖像去噪、多分辨率分析等方面。

    標(biāo)簽: OpenCV 圖像 變換 代碼

    上傳時(shí)間: 2013-06-24

    上傳用戶:a296386173

  • 用VHDL語(yǔ)言設(shè)計(jì)基于FPGA器件的高采樣率FIR濾波器

    用VHDL語(yǔ)言設(shè)計(jì)基于FPGA器件的高采樣率FIR濾波器,基于VHDL與CPLD器件的FIR數(shù)字濾波器的設(shè)計(jì)

    標(biāo)簽: VHDL FPGA FIR 語(yǔ)言

    上傳時(shí)間: 2013-08-07

    上傳用戶:ukuk

  • 用FPGA可編程器件和VHDL硬件描述語(yǔ)言來(lái)實(shí)現(xiàn)Flash編程器

    用 FPGA 可編程器件和 VHDL 硬件描述語(yǔ)言來(lái)實(shí)現(xiàn) Flash 編程器

    標(biāo)簽: Flash FPGA VHDL 可編程器件

    上傳時(shí)間: 2013-08-10

    上傳用戶:450976175

  • 常用數(shù)字邏輯功能都在CPLD器件上用VHDL語(yǔ)言實(shí)現(xiàn)

    利用一塊芯片完成除時(shí)鐘源、按鍵、揚(yáng)聲器和顯示器(數(shù)碼管)之外的所有數(shù)字電路功能。所有數(shù)字邏輯功能都在CPLD器件上用VHDL語(yǔ)言實(shí)現(xiàn)。這樣設(shè)計(jì)具有體積小、設(shè)計(jì)周期短(設(shè)計(jì)過(guò)程中即可實(shí)現(xiàn)時(shí)序仿真)、調(diào)試方便、故障率低、修改升級(jí)容易等特點(diǎn)

    標(biāo)簽: CPLD VHDL 數(shù)字邏輯 器件

    上傳時(shí)間: 2013-08-11

    上傳用戶:hn891122

  • 用FPGA器件實(shí)現(xiàn)UART核心功能的一種方法

    用FPGA器件實(shí)現(xiàn)UART核心功能的一種方法.doc

    標(biāo)簽: FPGA UART 器件 核心

    上傳時(shí)間: 2013-08-14

    上傳用戶:1583060504

  • 手把手教你用可編程邏輯器件實(shí)現(xiàn)脈寬調(diào)制

    手把手教你用可編程邏輯器件實(shí)現(xiàn)脈寬調(diào)制,簡(jiǎn)單容易,一學(xué)就會(huì)~(轉(zhuǎn)載的)

    標(biāo)簽: 手把手 可編程邏輯器件 脈寬調(diào)制

    上傳時(shí)間: 2013-08-15

    上傳用戶:taox

主站蜘蛛池模板: 舒兰市| 朔州市| 麦盖提县| 浦东新区| 石屏县| 三门县| 册亨县| 城口县| 孟连| 报价| 利辛县| 静宁县| 长乐市| 宜春市| 万盛区| 拉孜县| 梅州市| 揭东县| 新竹县| 乾安县| 当涂县| 乐安县| 庆阳市| 黄陵县| 沙田区| 上饶市| 安多县| 永靖县| 闻喜县| 平果县| 南京市| 桐城市| 资兴市| 龙井市| 左贡县| 抚松县| 鸡泽县| 灵武市| 科技| 永善县| 鄂托克旗|