NI Multisim 電子電路設(shè)計(jì)和仿真軟件 NI Ultiboard PCB板設(shè)計(jì)軟件 組成電子電路設(shè)計(jì)的套件
標(biāo)簽: Ultiboard Multisim NI 12
上傳時間: 2013-10-12
上傳用戶:ruixue198909
Multisim11.0
標(biāo)簽: Multisim Circuit Design Suite
上傳時間: 2013-10-28
上傳用戶:不懂夜的黑
Xilinx UltraScale™ 架構(gòu)針對要求最嚴(yán)苛的應(yīng)用,提供了前所未有的ASIC級的系統(tǒng)級集成和容量。 UltraScale架構(gòu)是業(yè)界首次在All Programmable架構(gòu)中應(yīng)用最先進(jìn)的ASIC架構(gòu)優(yōu)化。該架構(gòu)能從20nm平面FET結(jié)構(gòu)擴(kuò)展至16nm鰭式FET晶體管技術(shù)甚至更高的技術(shù),同 時還能從單芯片擴(kuò)展到3D IC。借助Xilinx Vivado®設(shè)計(jì)套件的分析型協(xié)同優(yōu)化,UltraScale架構(gòu)可以提供海量數(shù)據(jù)的路由功能,同時還能智能地解決先進(jìn)工藝節(jié)點(diǎn)上的頭號系統(tǒng)性能瓶頸。 這種協(xié)同設(shè)計(jì)可以在不降低性能的前提下達(dá)到實(shí)現(xiàn)超過90%的利用率。 UltraScale架構(gòu)的突破包括: • 幾乎可以在晶片的任何位置戰(zhàn)略性地布置類似于ASIC的系統(tǒng)時鐘,從而將時鐘歪斜降低達(dá)50% • 系統(tǒng)架構(gòu)中有大量并行總線,無需再使用會造成時延的流水線,從而可提高系統(tǒng)速度和容量 • 甚至在要求資源利用率達(dá)到90%及以上的系統(tǒng)中,也能消除潛在的時序收斂問題和互連瓶頸 • 可憑借3D IC集成能力構(gòu)建更大型器件,并在工藝技術(shù)方面領(lǐng)先當(dāng)前行業(yè)標(biāo)準(zhǔn)整整一代 • 能在更低的系統(tǒng)功耗預(yù)算范圍內(nèi)顯著提高系統(tǒng)性能,包括多Gb串行收發(fā)器、I/O以及存儲器帶寬 • 顯著增強(qiáng)DSP與包處理性能 賽靈思UltraScale架構(gòu)為超大容量解決方案設(shè)計(jì)人員開啟了一個全新的領(lǐng)域。
標(biāo)簽: UltraScale Xilinx 架構(gòu)
上傳時間: 2013-12-23
上傳用戶:小儒尼尼奧
Cadence Allegro印制電路板設(shè)計(jì)610,作為Allegro系統(tǒng)互連設(shè)計(jì)平臺的一個600系列產(chǎn)品,是一個完整的、高性能印制電路板設(shè)計(jì)套件。通過頂尖的技術(shù),它為創(chuàng)建和編輯復(fù)雜、多層、高速、高密度的印制電路板設(shè)計(jì)提供了一個交互式、約束驅(qū)動的設(shè)計(jì)環(huán)境。它允許用戶在設(shè)計(jì)過程的任意階段定義、管理和驗(yàn)證關(guān)鍵的高速信號,并能抓住今天最具挑戰(zhàn)性的設(shè)計(jì)問題。Allegro印制電路板設(shè)計(jì)610提高了設(shè)計(jì)效率和縮短設(shè)計(jì)周期,讓你的產(chǎn)品盡快進(jìn)入量產(chǎn)。
標(biāo)簽: Allegro 610 印制 電路板設(shè)計(jì)
上傳時間: 2013-11-23
上傳用戶:hj_18
Ebase實(shí)時數(shù)據(jù)庫系統(tǒng)(Ebase Real-time Database Management System,簡稱EBase實(shí)時數(shù)據(jù)庫)是上海谷益科技有限公司推出的具有自主知識產(chǎn)權(quán)的實(shí)時數(shù)據(jù)庫管理系統(tǒng)及套件產(chǎn)品。 實(shí)時數(shù)據(jù)庫系統(tǒng)理論在新領(lǐng)域的擴(kuò)展,在電力、鋼鐵、化工、造紙領(lǐng)域有著廣闊的應(yīng)用前景,可以為企業(yè)提供高速、實(shí)時數(shù)據(jù)服務(wù),能夠?qū)焖僮兓臄?shù)據(jù)進(jìn)行長期保存,是工廠控制層與生產(chǎn)管理系統(tǒng)之間連接橋梁,同時也是先進(jìn)控制,在線優(yōu)化、故障診斷的數(shù)據(jù)平臺
標(biāo)簽: Ebase 實(shí)時數(shù)據(jù)庫
上傳時間: 2013-10-08
上傳用戶:muhongqing
這是用verilog寫的一個簡單的處理器,雖然只具有5個指令,但是可以透過這個範(fàn)例,來了解到cpu的架構(gòu),與如何開發(fā)處理器,相信會有很大的啟發(fā)。
標(biāo)簽: verilog
上傳時間: 2014-12-08
上傳用戶:ikemada
Realtek RTD2523方案的全部源代碼,有興趣做LCD及LCD TV方案開發(fā)的可以看看。
上傳時間: 2015-05-13
上傳用戶:D&L37
Novatek NT68521A方案的全部源代碼,有興趣做LCD及LCD TV方案開發(fā)的可以看看。
標(biāo)簽: Novatek 68521A 68521 NT
上傳時間: 2014-01-05
上傳用戶:凌云御清風(fēng)
本章將介紹Windows CE 的儲存管理。我們將本章內(nèi)容分為兩大部分,前半部會依序介紹 Windows CE的檔案系統(tǒng)類型、 Windows CE儲存管理結(jié)構(gòu)和每一個層次、以及如何自行開發(fā)檔案系統(tǒng)並載入之,後半部則以Ramdisk上的檔案系統(tǒng)為例,實(shí)際分析儲存管理相關(guān)的原始程式碼與資料型態(tài)。
上傳時間: 2015-07-01
上傳用戶:685
本書詳細(xì)介紹CCNA考試的內(nèi)容,主要有:互連網(wǎng)絡(luò)的模型、Cisco路由器、交換機(jī)和集線器的特點(diǎn);Cisco IOS軟件的初步知識;TCP/IP協(xié)議套件的綜合概括;管理廣域網(wǎng),配置ISDN、幀中繼和ATM;學(xué)習(xí)IP配置;Novell IPX協(xié)議棧、IPX封裝類型和SAP及RIP的配置;使用訪問表進(jìn)行基本的通信量管理;默認(rèn)的局域網(wǎng)連網(wǎng),跨域配置VLAN。 在每一章中,均有針對認(rèn)證目標(biāo)的詳細(xì)說明、有關(guān)認(rèn)證的總結(jié)信息、2分鐘練習(xí)和自我測試題,可幫助讀者更好地理解認(rèn)證的內(nèi)容。
上傳時間: 2014-01-16
上傳用戶:zhaoq123
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1