亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

配置向?qū)?/b>

  • 在這個(gè)專題中我們由淺入深地向大家介紹Java Servlet的基本特征、開發(fā)環(huán)境的配置以及Servlet的一些主要API類。

    在這個(gè)專題中我們由淺入深地向大家介紹Java Servlet的基本特征、開發(fā)環(huán)境的配置以及Servlet的一些主要API類。

    標(biāo)簽: Servlet Java API

    上傳時(shí)間: 2013-12-10

    上傳用戶:jhksyghr

  • 建立一個(gè)傳送和接收SMS訊息的應(yīng)用程式。SMSTalk是一個(gè)對(duì)話方塊導(dǎo)向的、多執(zhí)行緒應(yīng)用程式

    建立一個(gè)傳送和接收SMS訊息的應(yīng)用程式。SMSTalk是一個(gè)對(duì)話方塊導(dǎo)向的、多執(zhí)行緒應(yīng)用程式,監(jiān)視SMS讀取佇列以及提供使用者一個(gè)方法來組合和傳送SMS訊息。

    標(biāo)簽: SMSTalk SMS 程式 接收

    上傳時(shí)間: 2016-06-24

    上傳用戶:gundamwzc

  • 內(nèi)容為DEV C++物件導(dǎo)向程式設(shè)計(jì)的PPT,說明淺顯易懂,希望對(duì)各位有所幫助

    內(nèi)容為DEV C++物件導(dǎo)向程式設(shè)計(jì)的PPT,說明淺顯易懂,希望對(duì)各位有所幫助

    標(biāo)簽: DEV 程式

    上傳時(shí)間: 2014-08-09

    上傳用戶:qunquan

  • 這是jbpm的方法簡單的測試,如和業(yè)務(wù)表的關(guān)聯(lián)如何關(guān)聯(lián),節(jié)點(diǎn)如何向下走,都是用junit測試通過的.除了配置文件都是機(jī)制砂文件

    這是jbpm的方法簡單的測試,如和業(yè)務(wù)表的關(guān)聯(lián)如何關(guān)聯(lián),節(jié)點(diǎn)如何向下走,都是用junit測試通過的.除了配置文件都是機(jī)制砂文件

    標(biāo)簽: junit jbpm 測試 機(jī)制

    上傳時(shí)間: 2016-11-04

    上傳用戶:silenthink

  • 前面我們通過Veritas Cluster Server for DB2雙機(jī)-入門一文已經(jīng)向大家介紹了DB2雙機(jī)的基本原理和配置方法

    前面我們通過Veritas Cluster Server for DB2雙機(jī)-入門一文已經(jīng)向大家介紹了DB2雙機(jī)的基本原理和配置方法,本文將接續(xù)上文,繼續(xù)介紹DB2的高級(jí)需求-大規(guī)模并行處理(Massively Parallel Processing, MPP)-環(huán)境下,用戶如何利用VCS配置雙機(jī)互備環(huán)境。 

    標(biāo)簽: DB2 Veritas Cluster Server

    上傳時(shí)間: 2014-09-04

    上傳用戶:libinxny

  • 通過配置文件向timesten內(nèi)存數(shù)據(jù)庫插數(shù)據(jù)和查數(shù)據(jù)的方法

    通過配置文件向timesten內(nèi)存數(shù)據(jù)庫插數(shù)據(jù)和查數(shù)據(jù)的方法

    標(biāo)簽: timesten 數(shù)據(jù) 內(nèi)存數(shù)據(jù)庫

    上傳時(shí)間: 2013-12-18

    上傳用戶:朗朗乾坤

  • 這是一套非常好用的C++物件導(dǎo)向式程式編輯器

    這是一套非常好用的C++物件導(dǎo)向式程式編輯器,C++是程序語言C的擴(kuò)充,C/C++語言已經(jīng)是一套古老語言,成為了很多作業(yè)系統(tǒng)與應(yīng)用軟體的編輯大宗,環(huán)境適用於WIN95~WINXP。

    標(biāo)簽: 程式

    上傳時(shí)間: 2014-08-06

    上傳用戶:tyler

  • FPGA可配置端口電路的設(shè)計(jì).rar

    可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對(duì)輸入信號(hào)的采集和輸出信號(hào)輸出),電壓之間的轉(zhuǎn)換,對(duì)外圍芯片的驅(qū)動(dòng),完成對(duì)芯片的測試功能以及對(duì)芯片電路保護(hù)等。 本文采用了自頂向下和自下向上的設(shè)計(jì)方法,依據(jù)可配置端口電路能實(shí)現(xiàn)的功能和工作原理,運(yùn)用Cadence的設(shè)計(jì)軟件,結(jié)合華潤上華0.5μm的工藝庫,設(shè)計(jì)了一款性能、時(shí)序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個(gè)方面的內(nèi)容: 1.基于端口電路信號(hào)寄存器的采集和輸出方式,本論文設(shè)計(jì)的端口電路可以通過配置將它設(shè)置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時(shí)序仿真,且建立時(shí)間小于5ns和保持時(shí)間在0ns左右。和xilinx4006e[8]相比較滿足設(shè)計(jì)的要求。 2.基于TAP Controller的工作原理及它對(duì)16種狀態(tài)機(jī)轉(zhuǎn)換的控制,對(duì)16種狀態(tài)機(jī)的轉(zhuǎn)換完成了行為級(jí)描述和實(shí)現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對(duì)觸發(fā)器級(jí)聯(lián)的構(gòu)架這一特點(diǎn),設(shè)計(jì)了一款邊界掃描電路,并運(yùn)用Verilog XL和Hspiee對(duì)它進(jìn)行了功能和時(shí)序的仿真。達(dá)到對(duì)芯片電路測試設(shè)計(jì)的要求。 4.對(duì)于端口電路來講,有時(shí)需要將從CLB中的輸出數(shù)據(jù)實(shí)現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來實(shí)現(xiàn)以上的功能,并運(yùn)用Verilog XL和Hspiee對(duì)它進(jìn)行了功能和時(shí)序的仿真。滿足設(shè)計(jì)要求。 5.對(duì)于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設(shè)置不同的上、下MOS管尺寸來調(diào)整電路的中點(diǎn)電壓,將端口電路設(shè)計(jì)成3.3V和5V兼容的電路,通過仿真性能上已完全達(dá)到這一要求。此外,在輸入端口處加上擴(kuò)散電阻R和電容C組成噪聲濾波電路,這個(gè)電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時(shí)不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動(dòng)大負(fù)載的功能。通過對(duì)管子尺寸的大小設(shè)置和驅(qū)動(dòng)大小的仿真表明:在實(shí)現(xiàn)TTL高電平輸出時(shí),最大的驅(qū)動(dòng)電流達(dá)到170mA,而對(duì)應(yīng)的xilinx4006e的TTL高電平最大驅(qū)動(dòng)電流為140mA[8];同樣,在實(shí)現(xiàn)CMOS高電平最大驅(qū)動(dòng)電流達(dá)到200mA,而xilinx4006e的CMOS驅(qū)動(dòng)電流達(dá)到170[8]mA。 7.與xilinx4006e端口電路相比,在延時(shí)和面積以及功耗略大的情況下,本論文研究設(shè)計(jì)的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實(shí)現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動(dòng)能力更加強(qiáng)大。

    標(biāo)簽: FPGA 可配置 端口

    上傳時(shí)間: 2013-07-20

    上傳用戶:頂?shù)弥?/p>

  • FPGA可配置端口電路的設(shè)計(jì)

    可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對(duì)輸入信號(hào)的采集和輸出信號(hào)輸出),電壓之間的轉(zhuǎn)換,對(duì)外圍芯片的驅(qū)動(dòng),完成對(duì)芯片的測試功能以及對(duì)芯片電路保護(hù)等。 本文采用了自頂向下和自下向上的設(shè)計(jì)方法,依據(jù)可配置端口電路能實(shí)現(xiàn)的功能和工作原理,運(yùn)用Cadence的設(shè)計(jì)軟件,結(jié)合華潤上華0.5μm的工藝庫,設(shè)計(jì)了一款性能、時(shí)序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個(gè)方面的內(nèi)容: 1.基于端口電路信號(hào)寄存器的采集和輸出方式,本論文設(shè)計(jì)的端口電路可以通過配置將它設(shè)置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時(shí)序仿真,且建立時(shí)間小于5ns和保持時(shí)間在0ns左右。和xilinx4006e[8]相比較滿足設(shè)計(jì)的要求。 2.基于TAP Controller的工作原理及它對(duì)16種狀態(tài)機(jī)轉(zhuǎn)換的控制,對(duì)16種狀態(tài)機(jī)的轉(zhuǎn)換完成了行為級(jí)描述和實(shí)現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對(duì)觸發(fā)器級(jí)聯(lián)的構(gòu)架這一特點(diǎn),設(shè)計(jì)了一款邊界掃描電路,并運(yùn)用Verilog XL和Hspiee對(duì)它進(jìn)行了功能和時(shí)序的仿真。達(dá)到對(duì)芯片電路測試設(shè)計(jì)的要求。 4.對(duì)于端口電路來講,有時(shí)需要將從CLB中的輸出數(shù)據(jù)實(shí)現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來實(shí)現(xiàn)以上的功能,并運(yùn)用Verilog XL和Hspiee對(duì)它進(jìn)行了功能和時(shí)序的仿真。滿足設(shè)計(jì)要求。 5.對(duì)于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設(shè)置不同的上、下MOS管尺寸來調(diào)整電路的中點(diǎn)電壓,將端口電路設(shè)計(jì)成3.3V和5V兼容的電路,通過仿真性能上已完全達(dá)到這一要求。此外,在輸入端口處加上擴(kuò)散電阻R和電容C組成噪聲濾波電路,這個(gè)電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時(shí)不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動(dòng)大負(fù)載的功能。通過對(duì)管子尺寸的大小設(shè)置和驅(qū)動(dòng)大小的仿真表明:在實(shí)現(xiàn)TTL高電平輸出時(shí),最大的驅(qū)動(dòng)電流達(dá)到170mA,而對(duì)應(yīng)的xilinx4006e的TTL高電平最大驅(qū)動(dòng)電流為140mA[8];同樣,在實(shí)現(xiàn)CMOS高電平最大驅(qū)動(dòng)電流達(dá)到200mA,而xilinx4006e的CMOS驅(qū)動(dòng)電流達(dá)到170[8]mA。 7.與xilinx4006e端口電路相比,在延時(shí)和面積以及功耗略大的情況下,本論文研究設(shè)計(jì)的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實(shí)現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動(dòng)能力更加強(qiáng)大。

    標(biāo)簽: FPGA 可配置 端口 電路

    上傳時(shí)間: 2013-06-03

    上傳用戶:aa54

  • 探討PROE的配置文件——系統(tǒng)配置文件config.pro

    PROE的配置文件讓不少初學(xué)者感到煩惱,盡管不少教材里都會(huì)提到關(guān)于PROE的配置文件。但大多數(shù)顯得過于理論化,而不便于初學(xué)者理解,可操作性不強(qiáng)。本文力求以通俗的語言結(jié)合實(shí)際運(yùn)用向大家介紹PROE的配置文件,希望能給各位帶來幫助。

    標(biāo)簽: config PROE pro 系統(tǒng)配置

    上傳時(shí)間: 2013-11-16

    上傳用戶:drink!

主站蜘蛛池模板: 池州市| 峨眉山市| 吴江市| 襄樊市| 长海县| 金阳县| 璧山县| 沙田区| 曲阳县| 宁海县| 鄂伦春自治旗| 班玛县| 惠来县| 大余县| 大渡口区| 汕头市| 西乌珠穆沁旗| 全州县| 定结县| 青河县| 鄂尔多斯市| 永城市| 深泽县| 龙山县| 加查县| 沐川县| 定南县| 南涧| 丹凤县| 杂多县| 遂昌县| 扬中市| 平安县| 沛县| 克什克腾旗| 个旧市| 沧州市| 雅安市| 合肥市| 富锦市| 南漳县|