線程 linux實驗用的到的源碼文件 歡迎交流
上傳時間: 2017-08-07
上傳用戶:wangdean1101
創(chuàng)建生產(chǎn)者和消費者線程 C語言文件管理操作系統(tǒng)中的是通過目錄項來的
標(biāo)簽: 線程 C語言 文件管理 操作系統(tǒng)
上傳時間: 2014-01-20
上傳用戶:wangdean1101
有需求,網(wǎng)上找不到相關(guān)工具,所以自己寫了個. 沒有提供給用戶自行定義線程數(shù)量的接口. 本程序不直接讀取IO文件中的密碼,而是將每個 要用到的密碼文件映射到內(nèi)存操作,所以同時最大 只支持32個線程,密碼文件不宜過大,從性能上來 說越小越好,以免過多的造成內(nèi)存碎片,降低機(jī)器 的性能.很抱歉,因為寫它的時候我并沒有打算去 寫個內(nèi)存池來優(yōu)化它的內(nèi)存操作.我僅僅是做個測 試而已,沒有考慮會利用它來做些什么. ps: 本程序僅僅做為技術(shù)的交流、共享.如果非法使用 本程序說造成的后果,本人不在這方面承擔(dān)任何責(zé)任. 下載了本程序表示已經(jīng)認(rèn)同以上條款!謝謝.
上傳時間: 2014-01-05
上傳用戶:asdfasdfd
周立功Magic2410實驗箱光盤源碼 第5章Linux應(yīng)用程序編寫 5.1 HelloWorld程序?qū)嶒? 5.2 Linux定時器實驗 5.3多進(jìn)程實驗 5.4多線程實驗 5.5文件和目錄操作實驗 5.6 UDP實驗 5.7 TCP實驗 5.8 Webserver實驗
標(biāo)簽: Linux HelloWorld Magic 實驗
上傳時間: 2014-01-25
上傳用戶:fnhhs
FPGA采樣AD9238數(shù)據(jù)并通過VGA波形顯示例程 Verilog邏輯源碼Quartus工程文件+文檔說明,FPGA型號Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。ADC 模塊型號為 AN9238,最大采樣率 65Mhz,精度為12 位。實驗中把 AN9238 的 2 路輸入以波形方式在 HDMI 上顯示出來,我們可以用更加直觀的方式觀察波形,是一個數(shù)字示波器雛形。module top( input clk, input rst_n, output ad9238_clk_ch0, output ad9238_clk_ch1, input[11:0] ad9238_data_ch0, input[11:0] ad9238_data_ch1, //vga output output vga_out_hs, //vga horizontal synchronization output vga_out_vs, //vga vertical synchronization output[4:0] vga_out_r, //vga red output[5:0] vga_out_g, //vga green output[4:0] vga_out_b //vga blue);wire video_clk;wire video_hs;wire video_vs;wire video_de;wire[7:0] video_r;wire[7:0] video_g;wire[7:0] video_b;wire grid_hs;wire grid_vs;wire grid_de;wire[7:0] grid_r;wire[7:0] grid_g;wire[7:0] grid_b;wire wave0_hs;wire wave0_vs;wire wave0_de;wire[7:0] wave0_r;wire[7:0] wave0_g;wire[7:0] wave0_b;wire wave1_hs;wire wave1_vs;wire wave1_de;wire[7:0] wave1_r;wire[7:0] wave1_g;wire[7:0] wave1_b;wire adc_clk;wire adc0_buf_wr;wire[10:0] adc0_buf_addr;wire[7:0] adc0_bu
上傳時間: 2021-10-27
上傳用戶:qingfengchizhu
FPGA讀寫SD卡讀取BMP圖片通過LCD顯示例程實驗 Verilog邏輯源碼Quartus工程文件+文檔說明,FPGA型號Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。1 實驗簡介在前面的實驗中我們練習(xí)了 SD 卡讀寫,VGA 視頻顯示等例程,本實驗將 SD 卡里的 BMP 圖片讀出,寫入到外部存儲器,再通過 VGA、LCD 等顯示。本實驗如果通過液晶屏顯示,需要有液晶屏模塊。2 實驗原理在前面的實驗中我們在 VGA、LCD 上顯示的是彩條,是 FPGA 內(nèi)部產(chǎn)生的數(shù)據(jù),本實驗將彩條替換為 SD 內(nèi)的 BMP 圖片數(shù)據(jù),但是 SD 卡讀取速度遠(yuǎn)遠(yuǎn)不能滿足顯示速度的要求,只能先寫入外部高速 RAM,再讀出后給視頻時序模塊顯示module top( input clk, input rst_n, input key1, output [5:0] seg_sel, output [7:0] seg_data, output vga_out_hs, //vga horizontal synchronization output vga_out_vs, //vga vertical synchronization output[4:0] vga_out_r, //vga red output[5:0] vga_out_g, //vga green output[4:0] vga_out_b, //vga blue output sd_ncs, //SD card chip select (SPI mode) output sd_dclk, //SD card clock output sd_mosi, //SD card controller data output input sd_miso, //SD card controller data input output sdram_clk, //sdram clock output sdram_cke, //sdram clock enable output sdram_cs_n, //sdram chip select output sdram_we_n, //sdram write enable output sdram_cas_n, //sdram column address strobe output sdram_ras_n, //sdram row address strobe output[1:0] sdram_dqm, //sdram data enable output[1:0] sdram_ba, //sdram bank address output[12:0] sdram_addr, //sdram address inout[15:0] sdram_dq //sdram data);parameter MEM_DATA_BITS = 16 ; //external memory user interface data widthparameter ADDR_BITS = 24
標(biāo)簽: fpga
上傳時間: 2021-10-27
上傳用戶:
Multisim數(shù)電模電仿真實例大集合共計280個Multisim例程源碼文件:
標(biāo)簽: multisim
上傳時間: 2021-12-12
上傳用戶:
ENC28J60以太網(wǎng)模塊PDF原理圖+AD集成封裝庫文件+STM32開發(fā)板軟件DEMO例程
標(biāo)簽: enc28j60 以太網(wǎng) stm32
上傳時間: 2022-01-14
上傳用戶:slq1234567890
STM32F103C8T6工程文件例程
標(biāo)簽: stm32f103
上傳時間: 2022-06-03
上傳用戶:
DSP28377的例程,包括單核和雙核的例程,頭文件,CMD文件等配置文件等等
上傳時間: 2022-06-23
上傳用戶:
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1