亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

遠(yuǎn)程文件訪問

  • 線程 linux實驗用的到的源碼文件 歡迎交流

    線程 linux實驗用的到的源碼文件 歡迎交流

    標簽: linux 線程 實驗 交流

    上傳時間: 2017-08-07

    上傳用戶:wangdean1101

  • 創建生產者和消費者線程 C語言文件管理操作系統中的是通過目錄項來的

    創建生產者和消費者線程 C語言文件管理操作系統中的是通過目錄項來的

    標簽: 線程 C語言 文件管理 操作系統

    上傳時間: 2014-01-20

    上傳用戶:wangdean1101

  • 有需求,網上找不到相關工具,所以自己寫了個. 沒有提供給用戶自行定義線程數量的接口. 本程序不直接讀取IO文件中的密碼,而是將每個 要用到的密碼文件映射到內存操作,所以同時最大 只支持32個線

    有需求,網上找不到相關工具,所以自己寫了個. 沒有提供給用戶自行定義線程數量的接口. 本程序不直接讀取IO文件中的密碼,而是將每個 要用到的密碼文件映射到內存操作,所以同時最大 只支持32個線程,密碼文件不宜過大,從性能上來 說越小越好,以免過多的造成內存碎片,降低機器 的性能.很抱歉,因為寫它的時候我并沒有打算去 寫個內存池來優化它的內存操作.我僅僅是做個測 試而已,沒有考慮會利用它來做些什么. ps: 本程序僅僅做為技術的交流、共享.如果非法使用 本程序說造成的后果,本人不在這方面承擔任何責任. 下載了本程序表示已經認同以上條款!謝謝.

    標簽: 密碼 用戶 定義 內存

    上傳時間: 2014-01-05

    上傳用戶:asdfasdfd

  • 周立功Magic2410實驗箱光盤源碼 第5章Linux應用程序編寫 5.1 HelloWorld程序實驗 5.2 Linux定時器實驗 5.3多進程實驗 5.4多線程實驗 5.5文件和目

    周立功Magic2410實驗箱光盤源碼 第5章Linux應用程序編寫 5.1 HelloWorld程序實驗 5.2 Linux定時器實驗 5.3多進程實驗 5.4多線程實驗 5.5文件和目錄操作實驗 5.6 UDP實驗 5.7 TCP實驗 5.8 Webserver實驗

    標簽: Linux HelloWorld Magic 實驗

    上傳時間: 2014-01-25

    上傳用戶:fnhhs

  • 取出一個文件的前n行

    取出一個文件的前n行,保存為原文件名.topn

    標簽:

    上傳時間: 2014-10-12

    上傳用戶:ls530720646

  • Dandn文件給出了輸入參數的名稱及格式 即在調用prim前先輸入鄰接矩陣D和節點個數n 輸入prim 得到兩行的矩陣T,將上下兩行數字對應的節點相連即可

    Dandn文件給出了輸入參數的名稱及格式 即在調用prim前先輸入鄰接矩陣D和節點個數n 輸入prim 得到兩行的矩陣T,將上下兩行數字對應的節點相連即可

    標簽: prim Dandn 輸入 矩陣

    上傳時間: 2014-08-10

    上傳用戶:康郎

  • FPGA采樣AD9238數據并通過VGA波形顯示例程 Verilog邏輯源碼Quartus工程文件+

    FPGA采樣AD9238數據并通過VGA波形顯示例程 Verilog邏輯源碼Quartus工程文件+文檔說明,FPGA型號Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。ADC 模塊型號為 AN9238,最大采樣率 65Mhz,精度為12 位。實驗中把 AN9238 的 2 路輸入以波形方式在 HDMI 上顯示出來,我們可以用更加直觀的方式觀察波形,是一個數字示波器雛形。module top( input                       clk, input                       rst_n, output                      ad9238_clk_ch0, output                      ad9238_clk_ch1, input[11:0]                 ad9238_data_ch0, input[11:0]                 ad9238_data_ch1, //vga output output                      vga_out_hs, //vga horizontal synchronization output                      vga_out_vs, //vga vertical synchronization output[4:0]                 vga_out_r,  //vga red output[5:0]                 vga_out_g,  //vga green output[4:0]                 vga_out_b   //vga blue);wire                            video_clk;wire                            video_hs;wire                            video_vs;wire                            video_de;wire[7:0]                       video_r;wire[7:0]                       video_g;wire[7:0]                       video_b;wire                            grid_hs;wire                            grid_vs;wire                            grid_de;wire[7:0]                       grid_r;wire[7:0]                       grid_g;wire[7:0]                       grid_b;wire                            wave0_hs;wire                            wave0_vs;wire                            wave0_de;wire[7:0]                       wave0_r;wire[7:0]                       wave0_g;wire[7:0]                       wave0_b;wire                            wave1_hs;wire                            wave1_vs;wire                            wave1_de;wire[7:0]                       wave1_r;wire[7:0]                       wave1_g;wire[7:0]                       wave1_b;wire                            adc_clk;wire                            adc0_buf_wr;wire[10:0]                      adc0_buf_addr;wire[7:0]                       adc0_bu

    標簽: fpga ad9238

    上傳時間: 2021-10-27

    上傳用戶:qingfengchizhu

  • FPGA讀寫SD卡讀取BMP圖片通過LCD顯示例程實驗 Verilog邏輯源碼Quartus工程文件

    FPGA讀寫SD卡讀取BMP圖片通過LCD顯示例程實驗 Verilog邏輯源碼Quartus工程文件+文檔說明,FPGA型號Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。1 實驗簡介在前面的實驗中我們練習了 SD 卡讀寫,VGA 視頻顯示等例程,本實驗將 SD 卡里的 BMP 圖片讀出,寫入到外部存儲器,再通過 VGA、LCD 等顯示。本實驗如果通過液晶屏顯示,需要有液晶屏模塊。2 實驗原理在前面的實驗中我們在 VGA、LCD 上顯示的是彩條,是 FPGA 內部產生的數據,本實驗將彩條替換為 SD 內的 BMP 圖片數據,但是 SD 卡讀取速度遠遠不能滿足顯示速度的要求,只能先寫入外部高速 RAM,再讀出后給視頻時序模塊顯示module top( input                       clk, input                       rst_n, input                       key1, output [5:0]                seg_sel, output [7:0]                seg_data, output                      vga_out_hs,        //vga horizontal synchronization output                      vga_out_vs,        //vga vertical synchronization output[4:0]                 vga_out_r,         //vga red output[5:0]                 vga_out_g,         //vga green output[4:0]                 vga_out_b,         //vga blue output                      sd_ncs,            //SD card chip select (SPI mode) output                      sd_dclk,           //SD card clock output                      sd_mosi,           //SD card controller data output input                       sd_miso,           //SD card controller data input output                      sdram_clk,         //sdram clock output                      sdram_cke,         //sdram clock enable output                      sdram_cs_n,        //sdram chip select output                      sdram_we_n,        //sdram write enable output                      sdram_cas_n,       //sdram column address strobe output                      sdram_ras_n,       //sdram row address strobe output[1:0]                 sdram_dqm,         //sdram data enable output[1:0]                 sdram_ba,          //sdram bank address output[12:0]                sdram_addr,        //sdram address inout[15:0]                 sdram_dq           //sdram data);parameter MEM_DATA_BITS         = 16  ;            //external memory user interface data widthparameter ADDR_BITS             = 24  

    標簽: fpga

    上傳時間: 2021-10-27

    上傳用戶:

  • Multisim數電模電仿真實例大集合共計280個Multisim例程源碼文件

    Multisim數電模電仿真實例大集合共計280個Multisim例程源碼文件:

    標簽: multisim

    上傳時間: 2021-12-12

    上傳用戶:

  • ENC28J60以太網模塊PDF原理圖+AD集成封裝庫文件+STM32開發板軟件DEMO例程

    ENC28J60以太網模塊PDF原理圖+AD集成封裝庫文件+STM32開發板軟件DEMO例程

    標簽: enc28j60 以太網 stm32

    上傳時間: 2022-01-14

    上傳用戶:slq1234567890

主站蜘蛛池模板: 克东县| 阿鲁科尔沁旗| 富锦市| 普格县| 鄯善县| 吉林市| 和政县| 多伦县| 石嘴山市| 河南省| 临猗县| 五峰| 东乌珠穆沁旗| 西乌珠穆沁旗| 麻江县| 丰城市| 寻乌县| 星座| 柯坪县| 南陵县| 综艺| 呼玛县| 新和县| 余干县| 合江县| 收藏| 宜昌市| 田东县| 昌吉市| 靖州| 星座| 和田市| 礼泉县| 麻栗坡县| 乐东| 六盘水市| 宜阳县| 台州市| 藁城市| 平舆县| 体育|