PCB布線的直角走線、差分走線和蛇形線基礎(chǔ)理論
上傳時(shí)間: 2013-10-08
上傳用戶:旭521
基于FPGA硬件實(shí)現(xiàn)固定倍率的圖像縮放,將2維卷積運(yùn)算分解成2次1維卷積運(yùn)算,對(duì)輸入原始圖像像素先進(jìn)行行方向的卷積,再進(jìn)行列方向的卷積,從而得到輸出圖像像素。把圖像縮放過(guò)程設(shè)計(jì)為一個(gè)單元體的循環(huán)過(guò)程,在單元體內(nèi)部,事先計(jì)算出卷積系數(shù)。
上傳時(shí)間: 2013-10-12
上傳用戶:kz_zank
誤區(qū)一:認(rèn)為差分信號(hào)不需要地平面作為回流路徑,或者認(rèn)為差分走線彼此為對(duì)方提供回流途徑。造成這種誤區(qū)的原因是被表面現(xiàn)象迷惑,或者對(duì)高速信號(hào)傳輸?shù)臋C(jī)理認(rèn)識(shí)還不夠深入。雖然差分電路對(duì)于類似地彈以及其它可能存在于電源和地平面上的噪音信號(hào)是不敏感的。地平面的部分回流抵消并不代表差分電路就不以參考平面作為信號(hào)返回路徑,其實(shí)在信號(hào)回流分析上,差分走線和普通的單端走線的機(jī)理是一致的,即高頻信號(hào)總是沿著電感最小的回路進(jìn)行回流,最大的區(qū)別在于差分線除了有對(duì)地的耦合之外,還存在相互之間的耦合,哪一種耦合強(qiáng),那一種就成為主要的回流通路。
上傳時(shí)間: 2013-10-25
上傳用戶:zhaiyanzhong
摘要: 串行傳輸技術(shù)具有更高的傳輸速率和更低的設(shè)計(jì)成本, 已成為業(yè)界首選, 被廣泛應(yīng)用于高速通信領(lǐng)域。提出了一種新的高速串行傳輸接口的設(shè)計(jì)方案, 改進(jìn)了Aurora 協(xié)議數(shù)據(jù)幀格式定義的弊端, 并采用高速串行收發(fā)器Rocket I/O, 實(shí)現(xiàn)數(shù)據(jù)率為2.5 Gbps的高速串行傳輸。關(guān)鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協(xié)議 為促使FPGA 芯片與串行傳輸技術(shù)更好地結(jié)合以滿足市場(chǎng)需求, Xilinx 公司適時(shí)推出了內(nèi)嵌高速串行收發(fā)器RocketI/O 的Virtex II Pro 系列FPGA 和可升級(jí)的小型鏈路層協(xié)議———Aurora 協(xié)議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時(shí)鐘生成及恢復(fù)等功能, 可以理想地適用于芯片之間或背板的高速串行數(shù)據(jù)傳輸。Aurora 協(xié)議是為專有上層協(xié)議或行業(yè)標(biāo)準(zhǔn)的上層協(xié)議提供透明接口的第一款串行互連協(xié)議, 可用于高速線性通路之間的點(diǎn)到點(diǎn)串行數(shù)據(jù)傳輸, 同時(shí)其可擴(kuò)展的帶寬, 為系統(tǒng)設(shè)計(jì)人員提供了所需要的靈活性[4]。但該協(xié)議幀格式的定義存在弊端,會(huì)導(dǎo)致系統(tǒng)資源的浪費(fèi)。本文提出的設(shè)計(jì)方案可以改進(jìn)Aurora 協(xié)議的固有缺陷,提高系統(tǒng)性能, 實(shí)現(xiàn)數(shù)據(jù)率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應(yīng)用前景。
標(biāo)簽: Rocket 2.5 高速串行 收發(fā)器
上傳時(shí)間: 2013-10-13
上傳用戶:lml1234lml
當(dāng)你認(rèn)為你已經(jīng)掌握了PCB 走線的特征阻抗Z0,緊接著一份數(shù)據(jù)手冊(cè)告訴你去設(shè)計(jì)一個(gè)特定的差分阻抗。令事情變得更困難的是,它說(shuō):“……因?yàn)閮筛呔€之間的耦合可以降低有效阻抗,使用50Ω的設(shè)計(jì)規(guī)則來(lái)得到一個(gè)大約80Ω的差分阻抗!”這的確讓人感到困惑!這篇文章向你展示什么是差分阻抗。除此之外,還討論了為什么是這樣,并且向你展示如何正確地計(jì)算它。 單線:圖1(a)演示了一個(gè)典型的單根走線。其特征阻抗是Z0,其上流經(jīng)的電流為i。沿線任意一點(diǎn)的電壓為V=Z0*i( 根據(jù)歐姆定律)。一般情況,線對(duì):圖1(b)演示了一對(duì)走線。線1 具有特征阻抗Z11,與上文中Z0 一致,電流i1。線2具有類似的定義。當(dāng)我們將線2 向線1 靠近時(shí),線2 上的電流開(kāi)始以比例常數(shù)k 耦合到線1 上。類似地,線1 的電流i1 開(kāi)始以同樣的比例常數(shù)耦合到線2 上。每根走線上任意一點(diǎn)的電壓,還是根據(jù)歐姆定律,
標(biāo)簽: 差分阻抗
上傳時(shí)間: 2013-11-10
上傳用戶:KSLYZ
共模干擾和差模干擾是電子、 電氣產(chǎn)品上重要的干擾之一,它們 可以對(duì)周圍產(chǎn)品的穩(wěn)定性產(chǎn)生嚴(yán)重 的影響。在對(duì)某些電子、電氣產(chǎn)品 進(jìn)行電磁兼容性設(shè)計(jì)和測(cè)試的過(guò)程 中,由于對(duì)各種電磁干擾采取的抑 制措施不當(dāng)而造成產(chǎn)品在進(jìn)行電磁 兼容檢測(cè)時(shí)部分測(cè)試項(xiàng)目超標(biāo)或通 不過(guò)EMC 測(cè)試,從而造成了大量人 力、財(cái)力的浪費(fèi)。為了掌握電磁干 擾抑制技術(shù)的一些特點(diǎn),正確理解 一些概念是十分必要的。共模干擾 和差模干擾的概念就是這樣一種重 要概念。正確理解和區(qū)分共模和差 模干擾對(duì)于電子、電氣產(chǎn)品在設(shè)計(jì) 過(guò)程中采取相應(yīng)的抗干擾技術(shù)十分 重要,也有利于提高產(chǎn)品的電磁兼 容性。
上傳時(shí)間: 2013-11-05
上傳用戶:410805624
差壓變送器工作原理及故障診斷
上傳時(shí)間: 2013-11-12
上傳用戶:wangw7689
針對(duì)幀差分法易產(chǎn)生空洞以及背景減法不能檢測(cè)出與背景灰度接近的目標(biāo)的問(wèn)題,提出了一種將背景減和幀差法相結(jié)合的運(yùn)動(dòng)目標(biāo)檢測(cè)算法。首先利用連續(xù)兩幀圖像進(jìn)行背景減法得到兩種差分圖像,并用最大類間與類內(nèi)方差比法得到合適的閾值將這兩種差分圖像二值化,然后將得到的兩種二值化圖像進(jìn)行或運(yùn)算,最后利用圖像形態(tài)學(xué)濾波得到準(zhǔn)確的運(yùn)動(dòng)目標(biāo)。實(shí)驗(yàn)結(jié)果表明,該算法簡(jiǎn)單、易實(shí)現(xiàn)、實(shí)時(shí)性強(qiáng)
上傳時(shí)間: 2013-10-08
上傳用戶:yqs138168
基于刪除平均(CM)和單元平均(CA)提出了一種新型的恒虛警率檢測(cè)器,它采用CM和CA產(chǎn)生局部估計(jì),再將這兩個(gè)局部估計(jì)與檢測(cè)單元進(jìn)行比較,取逼近于檢測(cè)單元的局部估計(jì)作為總的雜波功率估計(jì)。在SwerlingⅡ型目標(biāo)假設(shè)和高斯雜波下,推導(dǎo)出它的檢測(cè)概率Pd和虛警概率Pfa的解析表達(dá)式。
上傳時(shí)間: 2014-08-19
上傳用戶:hn891122
計(jì)算兩個(gè)日期間的天數(shù)差
標(biāo)簽: 計(jì)算
上傳時(shí)間: 2014-01-02
上傳用戶:thinode
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1