亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

轉(zhuǎn)化器

  • 壓電超聲換能器電路終端匹配

    為了提高壓電超聲換能器的系統效率,保證換能器安全工作,利用換能器等效電路方法,分析了匹配電路的調振匹配和阻抗匹配功能.提出了頻率跟蹤結合數字電感實現調諧匹配的方法,并對調諧匹配方法進行了實驗驗證.以含源網絡電路分析方法為基礎,從理論上證明了實現換能器阻抗匹配的最佳條件

    標簽: 壓電 換能器 電路 終端匹配

    上傳時間: 2013-04-24

    上傳用戶:xfbs821

  • 基于DSPFPGA的數字電視條件接收系統

    這篇論文以數字電視條件接收系統為研究對象,系統硬件設計以DSP和FPGA為實現平臺,采用以DSP實現其加密算法、以FPGA實現其外圍電路,對數字電視條件接收系統進行設計。首先根據數字電視條件接收系統的原理及其軟硬分離的發展趨勢,提出采用 DSP+FPGA結構的設計方式,將ECC與AES加密算法應用于SK與CW的加密;根據其原理對系統進行總體設計,同時對系統各部分的硬件原理圖進行詳細設計,并進行 PCB設計。其次采用從上而下的設計方式,對FPGA實現的邏輯功能劃分為各個功能模塊,然后再對各個模塊進行設計、仿真。采用Quartus Ⅱ7.2軟件對FPGA實現的邏輯功能進行設計、仿真。仿真結果表明:基于通用加擾算法(CSA)的加擾器模塊,滿足TS流加擾要求;塊加密模塊的最高時鐘頻率達到229.89MHz,流加密模塊的最高時鐘頻率達到331.27MHz,對于實際的碼流來說,具有比較大的時序裕量;DSP接口模塊滿足 ADSP BF-535的讀寫時序;包處理模塊實現對加密后數據的包處理。最后對條件接收系統中加密算法程序采用結構化、模塊化的編程方式進行設計。 ECC設計時采用C語言與匯編語言混合編程,充分利用兩種編程語言的優勢。將ECC 與AES加密算法在VisualDSP++3.0開發環境下進行驗證,并下載至ADSP BF-535評估板上運行。輸出結果表明:有限域運算匯編語言編程的實現方式,其運行速度明顯提高, 192位加法提高380個時鐘周期,32位乘法提高92個時鐘周期;ECC與AES達到加密要求。上述工作對數字電視條件接收系統的設計具有實際的應用價值。關鍵詞:條件接收,DSP,FPGA,ECC,AEs

    標簽: DSPFPGA 數字電視 條件接收系統

    上傳時間: 2013-07-03

    上傳用戶:www240697738

  • 四路DVBC調制器的設計

    隨著數字時代的到來,信息化程度的不斷提高,人們相互之間的信息和數據交換日益增加。正交幅度調制器(QAM Modulator)作為一種高頻譜利用率的數字調制方式,在數字電視廣播、固定寬帶無線接入、衛星通信、數字微波傳輸等寬帶通信領域得到了廣泛應用。 近年來,集成電路和數字通信技術飛速發展,FPGA作為集成度高、使用方便、代碼可移植性等優點的通用邏輯開發芯片,在電子設計行業深受歡迎,市場占有率不斷攀升。本文研究基于FPGA與AD9857實現四路QAM調制的全過程。FPGA實現信源處理、信道編碼輸出四路基帶I/Q信號,AD9857實現對四路I/Q信號的調制,輸出中頻信號。本文具體內容總結如下: 1.介紹國內數字電視發展狀況、國內國際的數字電視標準,并詳細介紹國內有線電視的系統組成及QAM調制器的發展過程。 2.研究了QAM調制原理,其中包括信源編碼、TS流標準格式轉換、信道編碼的原理及AD9857的工作原理等。并著重研究了信道編碼過程,包括能量擴散、RS編碼、數據交織、星座映射與差分編碼等。 3.深入研究了基于FPAG與AD9857電路設計,其中包括詳細研究了FPGA與AD9857的電路設計、在allegro下的PCB設計及光繪文件的制作,并做成成品。 4.簡單介紹了FPGA的開發流程。 5.深入研究了基于FPAG代碼開發,其中主要包括I2C接口實現,ASI到SPI的轉換,信道編碼中的TS流包處理、能量擴散、RS編碼、數據交織、星座映射與差分編碼的實現及AD9857的FPGA控制使其實現四路QAM的調制。 6.介紹代碼測試、電路測試及系統指標測試。 最終系統指標測試表明基于FPGA與AD9857的四路DVB-C調制器基本達到了國標的要求。

    標簽: DVBC 調制器

    上傳時間: 2013-07-05

    上傳用戶:leehom61

  • 射頻調制器設計與FPGA實現

    基于DVBS標準的射頻調制器設計與FPGA實現

    標簽: FPGA 頻調 制器設計

    上傳時間: 2013-06-14

    上傳用戶:ABCD_ABCD

  • 16QAM調制解調器設計與FPGA實現

    本文將高效數字調制方式QAM和軟件無線電技術相結合,在大規模可編程邏輯器件FPGA上對16QAM算法實現。在當今頻譜資源日趨緊缺的情況下有很大現實意義。 論文對16QAM軟件實現的基礎理論,帶通采樣理論、變速率數字信號處理相關抽取內插技術做了推導和分析;深入研究了軟件無線電核心技術數字下變頻原理和其實現結構;對CIC、半帶等高效數字濾波器原理結構和性能作了研究;16QAM調制和解調系統設計采用自項向下設計思想;采用硬件描述語言VerilogHDL在EDA工具QuartusII環境下實現代碼輸入;對系統調試采用了算法仿真和在系統實測調試相結合方法。 論文首先對16QAM調制解調算法進行系統級仿真,并對實現的各模塊的可行性仿真驗證,在此基礎上,完成了調制端16QAM信號的時鐘分頻模塊、串并轉換模塊、星座映射、8倍零值內插、低通濾波以及FPGA和AD9857接口等模塊;解調器主要完成帶通采樣、16倍CIC抽取濾波,升余弦滾降濾波,以及16QAM解碼等模塊,實現了16QAM調制器;給出了中頻信號時域測試波形和頻譜圖。本系統在200KHz帶寬下實現了512Kbps的高速數據數率傳輸。論文還對增強型數字鎖相環EPLL的實現結構進行了研究和性能分析。

    標簽: FPGA QAM 16 調制

    上傳時間: 2013-07-29

    上傳用戶:hwl453472107

  • PowerLogic漢化

    PowerLogic漢化,漢化方法如下:(以POWERPCB軟件安裝在C 盤為例,如果裝在其他盤時請更改相應驅動盤號) 請根據使用的PADS-PowerLogic和PowerPCB版本選擇下面不同的內容: PowerLogic部分 設置 PADS-PowerLogic v4.0 中文菜單: 備份 c:\padspwr\powerlogic\menufile.dat 到 c:\padspwr\powerlogic\menufile_log_v40.eng 拷貝 menufile_log_v40.chi 到 c:\padspwr\powerlogic\menufile.dat PowerPCB部分 設置 PADS-PowerPCB v5.0 中文菜單: 備份 c:\padspwr\powerpcb\menufile.dat 到 c:\padspwr\powerpcb\menufile_pcb_v50.eng 拷貝 menufile_pcb_v50.chi 到 c:\padspwr\powerpcb\menufile.dat

    標簽: PowerLogic 漢化

    上傳時間: 2013-05-22

    上傳用戶:pscsmon

  • 原理圖和pcb圖的漢化 方法

    原理圖和pcb圖的漢化 方法 PowerLogic漢化 PowerPCB漢化

    標簽: pcb 原理圖 漢化

    上傳時間: 2013-06-12

    上傳用戶:jjq719719

  • DVB-TCOFDM調制解調器的設計與實現

    基于FPGA的DVB-T COFDM調制解調器的設計與實現

    標簽: DVB-TCOFDM 調制解調器

    上傳時間: 2013-05-22

    上傳用戶:fzy309228829

  • GPS中頻信號捕獲算法及其采樣器實現

    基于FPGA的GPS中頻信號捕獲算法及其采樣器實現

    標簽: GPS 中頻信號 捕獲算法 采樣

    上傳時間: 2013-07-02

    上傳用戶:WsyzxxnSej

  • H264視頻編碼器幀內預測系統設計

    H.264視頻編解碼標準以其高壓縮比、高圖像質量、良好的網絡適應性等優點在數字電視廣播、網絡視頻流媒體傳輸、視頻實時通信等許多方面得到了廣泛應用。提高H.264幀內預測的速度,對于實時性要求較高的場合具有重大的意義。為此,論文在總結國內外相關研究的基礎上,針對H.264幀內預測的軟件實現具有運算量大、實時性差等缺點,提出了一種基于FPGA的高并行、多流水線結構的幀內預測算法的硬件實現。    論文在詳細闡述H.264幀內預測編碼技術的基礎上,分析了17種預測模式算法,通過Matlab仿真建模,直觀地給出了預測模式的預測效果,并在JM12.2官方驗證平臺上測試比較各種預測模式對編碼性能的影響,以此為根據對幀內預測模式進行裁剪。接著論文提出了基于FPGA的幀內預測系統的設計方案,將前段采集劍的RGB圖像通過色度轉換模塊轉換成YCbCr圖像,存入片外SDRAM中,控制模塊負責讀寫數掘送入幀內預測模塊進行處理。幀內預測模塊中,采用一種并行結構的可配置處理單元,即先求和再移位最后限幅的電路結構,來計算各預測模式下的預測值,極大地減小了預測電路的復雜度。針對預測模式選擇算法,論文采用多模式并行運算的方法,即多個結構相同的殘差計算模塊,同時計算各種預測模式對應的SATD值,充分發揮FPGA高速并行處理的能力。其中Hadamard變換使用行列分離的變換方法,采用蝶形快速變換、流水線設計提高硬件的工作效率。最后,論文設計了LCD顯示模塊直觀地顯示所得到的最佳預測模式。    整個幀內預測系統被劃分成多個功能模塊,采用層次化、模塊化的設計思想,并采用流水線結構和乒乓操作來提高系統的并行性、運行速度和總線利用率。所有模塊用Verilog語言設計,由Modelsim仿真和集成開發環境ISE9.1綜合。仿真與綜合結果表明,系統時鐘頻率最高達到106.7MHz。該設計在完成功能的基礎上,能夠較好地滿足實時性要求。論文對于研究基于FPGA的H.264視頻壓縮編碼系統進行了有益的探索,具有一定的實用價值。

    標簽: H264 視頻編碼器 幀內預測 系統設計

    上傳時間: 2013-07-21

    上傳用戶:ABCD_ABCD

主站蜘蛛池模板: 尉氏县| 乌兰察布市| 深州市| 全州县| 闽侯县| 连平县| 东安县| 宝丰县| 巨鹿县| 鹿泉市| 九江县| 义马市| 彭阳县| 托克托县| 本溪| 开化县| 昌宁县| 吴桥县| 卢湾区| 徐水县| 富宁县| 黔江区| 汝南县| 陆良县| 武陟县| 万全县| 杭锦旗| 定州市| 乌什县| 叙永县| 佛山市| 渝中区| 柳江县| 饶阳县| 额敏县| 北票市| 仁布县| 扎鲁特旗| 长垣县| 百色市| 锡林郭勒盟|