亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

軟件性能測試模擬筆試題和答案

  • 51單片機初學者課件.zip

    單片機初學者課件,是你走進單片機世界的第一步,一定要把握好

    標簽: zip 51單片機 初學者

    上傳時間: 2013-06-14

    上傳用戶:西伯利亞

  • 中文固件庫.rar

    stm32的中文固件庫,哈哈,不用啃英文了

    標簽: 固件

    上傳時間: 2013-07-18

    上傳用戶:3233

  • Uc_OS-II精彩課件.rar

    ucosII精彩課件,適合初學者。講得比較詳細。

    標簽: Uc_OS-II

    上傳時間: 2013-07-24

    上傳用戶:huangld

  • 馬老師課件.rar

    關于屏蔽、濾波、接地技術相關文件(馬老師課件)

    標簽:

    上傳時間: 2013-06-04

    上傳用戶:user08x

  • AD421中文資料 (數模轉換器)

    文中主要介紹了高性能數模轉換器AIM21的工作原理及其在智能變送器的設計中的應用。設計方案利用低功耗的16住單片機MSP430作為核心控制器,選用低功耗的外圍擴展元器件,設計了具有4 20 mA

    標簽: 421 AD 數模轉換器

    上傳時間: 2013-06-09

    上傳用戶:時代將軍

  • 共模電感器和差模電感器系列規格書

    共模電感器和差模電感器系列規格書

    標簽: 共模電感器 差模電感器 規格書

    上傳時間: 2013-07-15

    上傳用戶:也一樣請求

  • 高速AD轉換器AD7654與單片機接口電路設計

    模/數轉換是現代測控電路中非常重要的環節,它有并行和串行兩種數據輸出形式。目前,模/數轉換器ADC已被做成大規模集成電路,并有多種型號和種類可供選擇。本文介紹了AD7654的性能特點,并設計了AD76

    標簽: 7654 AD 高速AD轉換器 單片機接口

    上傳時間: 2013-07-18

    上傳用戶:sssnaxie

  • LED電源驅動器測試解決方案

    發光二極體(Light Emitting Diode, LED)為半導體發光之固態光源。它成為具省電、輕巧、壽命長、環保(不含汞)等優點之新世代照明光源。目前LED已開始應用於液晶顯示

    標簽: LED 電源 方案 驅動器

    上傳時間: 2013-04-24

    上傳用戶:王慶才

  • 基于FPGA的甚短距離高速并行光傳輸系統研究

    甚短距離傳輸(VSR)是一種用于短距離(約300 m~600m)內進行數據傳輸的光傳輸技術.它主要應用于網絡中的交換機、核心路由器(CR)、光交叉連接設備(OXC)、分插復用器(ADM)和波分復用(WDM)終端等不同層次設備之間的互連,具有構建方便、性能穩定和成本低等優點,是光通信技術發展的一個全新領域,逐漸成為國際通用的標準技術,成為全光網的一個重要組成部分. 本文深入研究了VSR并行光傳輸系統,完成了VSR技術的核心部分--轉換器子系統的設計與實現,使用現場可編程陣列FPGA(Field Programmable GateArray)來完成轉換器電路的設計和功能實現.深入研究現有VSR4-1.0和VSR4-3.0兩種并行傳輸標準,在其技術原理的基礎上,提出新的VSR并行方案,提高了多模光纖帶的信道利用率,充分利用系統總吞吐量大的優勢,為將來向更高速率升級提供了依據.根據萬兆以太網的技術特點和傳輸要求,提出并設計了用VSR技術實現局域和廣域萬兆以太網在較短距離上的高速互連的系統方案,成功地將VSR技術移植到萬兆以太網上,實現低成本、構建方便和性能穩定的高速短距離傳輸. 本文所有的設計均在Altera Stratix GX系列FPGA的EP1SGX25F1020C7上實現,采用Altera的Quartus Ⅱ開發工具和 Verilog HDL硬件描述語言完成了VSR4-1.0轉換器集成電路和萬兆以太網的SERDES的設計和仿真,并給出了各模塊的電路結構和仿真結果.仿真的結果表明,所有的設計均能正確的實現各自的功能,完全能夠滿足10Gb/s高速并行傳輸系統的要求.

    標簽: FPGA 短距離 光傳輸 高速并行

    上傳時間: 2013-07-14

    上傳用戶:han0097

  • RS(255,223)譯碼器的FPGA實現及其性能測試

      本課題首先研究了常規的RS譯碼器的算法,確定在關鍵方程的計算中采用一種新改進的BM算法,然后提出了基于復數基的有限域快速并行乘法器和利用冪指數相減進行除法計算的有限域除法器,通過這些優化方法提高了RS譯碼器的速度,減少了譯碼延時和硬件資源使用,最后利用VHDL硬件描述語言在FPGA上實現了流水線處理的RS(255,223)譯碼器。   本課題實現的RS(255,223)硬件譯碼器的性能在國內具有領先水平,對我國以后航天項目高速數據傳輸系統的設計有著很大的意義。 

    標簽: FPGA 255 223 譯碼器

    上傳時間: 2013-06-29

    上傳用戶:gokk

主站蜘蛛池模板: 江都市| 景谷| 潜山县| 济源市| 萨嘎县| 烟台市| 盘山县| 依兰县| 康马县| 黄石市| 富平县| 新安县| 陵川县| 咸丰县| 始兴县| 泰来县| 洪雅县| 鸡东县| 开江县| 顺义区| 江达县| 绥滨县| 吕梁市| 府谷县| 永嘉县| 海口市| 九龙城区| 鄯善县| 衢州市| 饶阳县| 滨州市| 克什克腾旗| 通江县| 姜堰市| 株洲市| 额尔古纳市| 娄烦县| 五大连池市| 大安市| 大石桥市| 尖扎县|