概述: MXT2576是降壓型開關(guān)電源穩(wěn)壓器,有很好的電壓調(diào)整率和負(fù)載調(diào)整率,能夠提供5V的輸出電壓和3A的驅(qū)動(dòng)電流。 MXT2576應(yīng)用簡(jiǎn)單,需要的外圍器件少,內(nèi)置頻率補(bǔ)償電路和固定頻率振蕩器。外圍器件可以采用不同廠家生產(chǎn)的標(biāo)準(zhǔn)系列的電感,從而簡(jiǎn)化了開關(guān)電源的設(shè)計(jì)。 在規(guī)定的輸入電壓和輸出負(fù)載的條件下,MXT2576輸出電壓的容差為±4%,振蕩器振蕩頻率的容差為±10%。 提供外部關(guān)斷信號(hào),待機(jī)電流小于200uA(典型值50uA)。內(nèi)置電流保護(hù)電路和溫度保護(hù)電路對(duì)芯片進(jìn)行保護(hù)。 MXT2576能夠很好的代替通常的三端線形穩(wěn)壓器,有效地減小散熱片的面積,在一些情況下即使不需要散熱片芯片仍可以正常工作。
標(biāo)簽: 降壓型 開關(guān)穩(wěn)壓 電源控制器
上傳時(shí)間: 2013-12-18
上傳用戶:xiehao13
摘要:開關(guān)電源由于采用二極管整流,導(dǎo)致輸入功率因數(shù)低且總諧波畸變率高。將矩陣變換器理論引入到開關(guān)電源設(shè)計(jì)中,對(duì)3Φ21Φ矩陣變換器控制原理進(jìn)行分析,采用PWM技術(shù)合成開關(guān)函數(shù),并搭建了仿真模型。仿真結(jié)果表明:該電源不僅具有良好的輸出特性,而且功率因數(shù)可達(dá)到1,從而可以預(yù)見矩陣變換器在開關(guān)電源領(lǐng)域?qū)⒕哂袕V闊的發(fā)展前景。關(guān)鍵詞:開關(guān)電源 矩陣變換器 脈寬調(diào)制
標(biāo)簽: 矩陣變換器 開關(guān)電源 仿真研究
上傳時(shí)間: 2013-10-26
上傳用戶:zhangdebiao
今天的電子電路(比如手機(jī)、服務(wù)器等領(lǐng)域)的切換速度、信號(hào)擺率比以前更高,同時(shí)芯片的封裝和信號(hào)擺幅卻越來(lái)越小,對(duì)噪聲更加敏感。因此,今天的電路設(shè)計(jì)者們比以前會(huì)更關(guān)心電源噪聲的影響。實(shí)時(shí)示波器是用來(lái)進(jìn)行電源噪聲測(cè)量的一種常用工具,但是如果使用方法不對(duì)可能會(huì)帶來(lái)完全錯(cuò)誤的測(cè)量結(jié)果,筆者在和用戶交流過(guò)程中發(fā)現(xiàn)很多用戶的測(cè)試方法不盡正確,所以把電源紋波噪聲測(cè)試中需要注意的一些問(wèn)題做一下總結(jié),供大家參考。 由于電源噪聲帶寬很寬,所以很多人會(huì)選擇示波器做電源噪聲測(cè)量。但是不能忽略的是,實(shí)時(shí)寬帶數(shù)字示波器以及其探頭都有其固有的噪聲。如果要測(cè)量的噪聲與示波器和探頭的噪聲在相同數(shù)量級(jí),那么要進(jìn)行精確測(cè)量將是非常困難的一件事情。
上傳時(shí)間: 2013-11-06
上傳用戶:zq70996813
在通訊電源的應(yīng)用中,電源的容量都大于實(shí)際負(fù)載的用量,這一方面是為了保證有足夠的容量用于電池充電,另一方面也是考慮擴(kuò)容的需要。這樣的話,往往電源系統(tǒng)由于帶載率低而低于最佳效率點(diǎn)運(yùn)行。艾默生公司發(fā)明的電源休眠節(jié)能技術(shù)可以控制實(shí)際工作的整流模塊容量,從而使電源系統(tǒng)接近最佳效率點(diǎn)運(yùn)行。其主要優(yōu)點(diǎn)是:
標(biāo)簽: 電源系統(tǒng) 休眠 技術(shù)簡(jiǎn)介 節(jié)能
上傳時(shí)間: 2013-10-21
上傳用戶:朗朗乾坤
摘要:在BEPC電子直線加速器上建立起了E1,E2,E3試驗(yàn)束,其中E1初級(jí)束專門提供給強(qiáng)流慢正電子裝置應(yīng)用,E2束是初級(jí)正/負(fù)電子束,E3為次級(jí)高能e±,π±和質(zhì)子等單粒子試驗(yàn)束,其動(dòng)量連續(xù)可調(diào)。粒子定位誤差0.2-0.4毫米,混合負(fù)粒子計(jì)數(shù)率3-4赫茲。已成功地為BESⅢ的TOF探測(cè)器模型測(cè)試提供試驗(yàn)束流。 關(guān)鍵詞:試驗(yàn)束 試驗(yàn)束流線 刻度 單粒子
上傳時(shí)間: 2013-10-11
上傳用戶:windwolf2000
為分析基于LCL濾波器的雙饋風(fēng)電網(wǎng)側(cè)變換器在不同電流反饋控制結(jié)構(gòu)情況下的工作性能, 采取PI控制器對(duì)網(wǎng)側(cè)變換器網(wǎng)側(cè)電流反饋控制結(jié)構(gòu)和變換器側(cè)電流反饋控制結(jié)構(gòu)的電流閉環(huán)根軌跡進(jìn)行分析,對(duì)其在理想電網(wǎng)無(wú)阻尼電阻和有阻尼電阻、非理想電網(wǎng)無(wú)阻尼電阻3種情況下的特性進(jìn)行了比較。分析及仿真結(jié)果表明變換器側(cè)電流反饋控制結(jié)構(gòu)控制算法相對(duì)較復(fù)雜,但是系統(tǒng)穩(wěn)定性好,電網(wǎng)電流的諧波畸變率較低;而電網(wǎng)側(cè)電流反饋控制結(jié)構(gòu)較易實(shí)現(xiàn)網(wǎng)側(cè)單位功率因數(shù)控制,但穩(wěn)定性較差。
上傳時(shí)間: 2013-10-26
上傳用戶:huql11633
軟件名稱: AVR_fighter 用 途: AVR單片機(jī)ISP下載編程軟件 版 本: 1.0 (LICENSE) 操作系統(tǒng): Win98,Win2000,WinMe,WinXP,win2003 (注:Windows Vista未測(cè)試) 建議設(shè)置: 屏幕分辯率 1024 X 768 以上
標(biāo)簽: avr_fighter 驅(qū)動(dòng)
上傳時(shí)間: 2013-11-22
上傳用戶:defghi010
TLC2543是TI公司的12位串行模數(shù)轉(zhuǎn)換器,使用開關(guān)電容逐次逼近技術(shù)完成A/D轉(zhuǎn)換過(guò)程。由于是串行輸入結(jié)構(gòu),能夠節(jié)省51系列單片機(jī)I/O資源;且價(jià)格適中,分辨率較高,因此在儀器儀表中有較為廣泛的應(yīng)用。 TLC2543的特點(diǎn) (1)12位分辯率A/D轉(zhuǎn)換器; (2)在工作溫度范圍內(nèi)10μs轉(zhuǎn)換時(shí)間; (3)11個(gè)模擬輸入通道; (4)3路內(nèi)置自測(cè)試方式; (5)采樣率為66kbps; (6)線性誤差±1LSBmax; (7)有轉(zhuǎn)換結(jié)束輸出EOC; (8)具有單、雙極性輸出; (9)可編程的MSB或LSB前導(dǎo); (10)可編程輸出數(shù)據(jù)長(zhǎng)度。 TLC2543的引腳排列及說(shuō)明 TLC2543有兩種封裝形式:DB、DW或N封裝以及FN封裝,這兩種封裝的引腳排列如圖1,引腳說(shuō)明見表1 TLC2543電路圖和程序欣賞 #include<reg52.h> #include<intrins.h> #define uchar unsigned char #define uint unsigned int sbit clock=P1^0; sbit d_in=P1^1; sbit d_out=P1^2; sbit _cs=P1^3; uchar a1,b1,c1,d1; float sum,sum1; double sum_final1; double sum_final; uchar duan[]={0x3f,0x06,0x5b,0x4f,0x66,0x6d,0x7d,0x07,0x7f,0x6f}; uchar wei[]={0xf7,0xfb,0xfd,0xfe}; void delay(unsigned char b) //50us { unsigned char a; for(;b>0;b--) for(a=22;a>0;a--); } void display(uchar a,uchar b,uchar c,uchar d) { P0=duan[a]|0x80; P2=wei[0]; delay(5); P2=0xff; P0=duan[b]; P2=wei[1]; delay(5); P2=0xff; P0=duan[c]; P2=wei[2]; delay(5); P2=0xff; P0=duan[d]; P2=wei[3]; delay(5); P2=0xff; } uint read(uchar port) { uchar i,al=0,ah=0; unsigned long ad; clock=0; _cs=0; port<<=4; for(i=0;i<4;i++) { d_in=port&0x80; clock=1; clock=0; port<<=1; } d_in=0; for(i=0;i<8;i++) { clock=1; clock=0; } _cs=1; delay(5); _cs=0; for(i=0;i<4;i++) { clock=1; ah<<=1; if(d_out)ah|=0x01; clock=0; } for(i=0;i<8;i++) { clock=1; al<<=1; if(d_out) al|=0x01; clock=0; } _cs=1; ad=(uint)ah; ad<<=8; ad|=al; return(ad); } void main() { uchar j; sum=0;sum1=0; sum_final=0; sum_final1=0; while(1) { for(j=0;j<128;j++) { sum1+=read(1); display(a1,b1,c1,d1); } sum=sum1/128; sum1=0; sum_final1=(sum/4095)*5; sum_final=sum_final1*1000; a1=(int)sum_final/1000; b1=(int)sum_final%1000/100; c1=(int)sum_final%1000%100/10; d1=(int)sum_final%10; display(a1,b1,c1,d1); } }
上傳時(shí)間: 2013-11-19
上傳用戶:shen1230
在理論分析循環(huán)碼編碼和譯碼基本原理的基礎(chǔ)上,提出了基于單片機(jī)系統(tǒng)的(24,16)循環(huán)碼軟件實(shí)現(xiàn)編碼、譯碼的方案。仿真結(jié)果表明(24,16)循環(huán)碼能有效地克服來(lái)自通訊信道的干擾,保證數(shù)據(jù)通信的可靠及系統(tǒng)的穩(wěn)定,使誤碼率大幅度降低。本論文對(duì)(24,16)循環(huán)碼的研究結(jié)果表明,可以有效地降低錯(cuò)誤概率和提高系統(tǒng)的吞吐量,實(shí)現(xiàn)糾錯(cuò)僅需要在接收端增加有限的存儲(chǔ)空間和計(jì)算復(fù)雜度,具有一定的實(shí)用價(jià)值。 Abstract: Based on analyzing the theory of encoding and decoding of cyclic code, this paper showed the schemes of encoding and decoding of(24,16)cyclic code by the software and based on microcontroller. Simulation results show that using (24,16) cyclic codes can effectively overcome the interference from communication channel, ensure the reliability and stability of data communication systems, and reduce the bit error rate greatly. The results of this paper show that by using the (24,16) cyclic code, the error rate can be reduced and the system throughput can be improved. Meanwhile, the system only needs to enlarge limited storage space and computation the complexity at the receiving end to realize error correction. Thus the (24,16) cyclic code has a practical value.
標(biāo)簽: 24 16 單片機(jī)系統(tǒng) 循環(huán)碼
上傳時(shí)間: 2013-11-09
上傳用戶:gaoliangncepu
介紹一種基于C8051F060單片機(jī)和NAND Flash的數(shù)據(jù)采集存儲(chǔ)系統(tǒng),該系統(tǒng)可實(shí)現(xiàn)3路信號(hào)采樣,每路采樣率為5KS/s,通過(guò)異步串行通信接口實(shí)現(xiàn)數(shù)據(jù)傳輸。并詳細(xì)說(shuō)明系統(tǒng)的軟件設(shè)計(jì)。 Abstract: An acquisition and storage system based on C8051F060and NAND Flash is designed in this paper.The system is used to sample three-channel of signal,5KSPS each channel,and can upload data to test bench through UART(Universal Asynchronous Receiver/Transmitter).The software design is discussed in detail.
標(biāo)簽: C8051F060 數(shù)據(jù)采集 存儲(chǔ)系統(tǒng)
上傳時(shí)間: 2013-10-12
上傳用戶:Jesse_嘉偉
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1