亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

課程論文

  • FPGA采樣AD9238數(shù)據(jù)并通過VGA波形顯示例程 Verilog邏輯源碼Quartus工程文件+

    FPGA采樣AD9238數(shù)據(jù)并通過VGA波形顯示例程 Verilog邏輯源碼Quartus工程文件+文檔說明,FPGA型號(hào)Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。ADC 模塊型號(hào)為 AN9238,最大采樣率 65Mhz,精度為12 位。實(shí)驗(yàn)中把 AN9238 的 2 路輸入以波形方式在 HDMI 上顯示出來,我們可以用更加直觀的方式觀察波形,是一個(gè)數(shù)字示波器雛形。module top( input                       clk, input                       rst_n, output                      ad9238_clk_ch0, output                      ad9238_clk_ch1, input[11:0]                 ad9238_data_ch0, input[11:0]                 ad9238_data_ch1, //vga output output                      vga_out_hs, //vga horizontal synchronization output                      vga_out_vs, //vga vertical synchronization output[4:0]                 vga_out_r,  //vga red output[5:0]                 vga_out_g,  //vga green output[4:0]                 vga_out_b   //vga blue);wire                            video_clk;wire                            video_hs;wire                            video_vs;wire                            video_de;wire[7:0]                       video_r;wire[7:0]                       video_g;wire[7:0]                       video_b;wire                            grid_hs;wire                            grid_vs;wire                            grid_de;wire[7:0]                       grid_r;wire[7:0]                       grid_g;wire[7:0]                       grid_b;wire                            wave0_hs;wire                            wave0_vs;wire                            wave0_de;wire[7:0]                       wave0_r;wire[7:0]                       wave0_g;wire[7:0]                       wave0_b;wire                            wave1_hs;wire                            wave1_vs;wire                            wave1_de;wire[7:0]                       wave1_r;wire[7:0]                       wave1_g;wire[7:0]                       wave1_b;wire                            adc_clk;wire                            adc0_buf_wr;wire[10:0]                      adc0_buf_addr;wire[7:0]                       adc0_bu

    標(biāo)簽: fpga ad9238

    上傳時(shí)間: 2021-10-27

    上傳用戶:qingfengchizhu

  • FPGA讀寫SD卡讀取BMP圖片通過LCD顯示例程實(shí)驗(yàn) Verilog邏輯源碼Quartus工程文件

    FPGA讀寫SD卡讀取BMP圖片通過LCD顯示例程實(shí)驗(yàn) Verilog邏輯源碼Quartus工程文件+文檔說明,FPGA型號(hào)Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。1 實(shí)驗(yàn)簡(jiǎn)介在前面的實(shí)驗(yàn)中我們練習(xí)了 SD 卡讀寫,VGA 視頻顯示等例程,本實(shí)驗(yàn)將 SD 卡里的 BMP 圖片讀出,寫入到外部存儲(chǔ)器,再通過 VGA、LCD 等顯示。本實(shí)驗(yàn)如果通過液晶屏顯示,需要有液晶屏模塊。2 實(shí)驗(yàn)原理在前面的實(shí)驗(yàn)中我們?cè)?VGA、LCD 上顯示的是彩條,是 FPGA 內(nèi)部產(chǎn)生的數(shù)據(jù),本實(shí)驗(yàn)將彩條替換為 SD 內(nèi)的 BMP 圖片數(shù)據(jù),但是 SD 卡讀取速度遠(yuǎn)遠(yuǎn)不能滿足顯示速度的要求,只能先寫入外部高速 RAM,再讀出后給視頻時(shí)序模塊顯示module top( input                       clk, input                       rst_n, input                       key1, output [5:0]                seg_sel, output [7:0]                seg_data, output                      vga_out_hs,        //vga horizontal synchronization output                      vga_out_vs,        //vga vertical synchronization output[4:0]                 vga_out_r,         //vga red output[5:0]                 vga_out_g,         //vga green output[4:0]                 vga_out_b,         //vga blue output                      sd_ncs,            //SD card chip select (SPI mode) output                      sd_dclk,           //SD card clock output                      sd_mosi,           //SD card controller data output input                       sd_miso,           //SD card controller data input output                      sdram_clk,         //sdram clock output                      sdram_cke,         //sdram clock enable output                      sdram_cs_n,        //sdram chip select output                      sdram_we_n,        //sdram write enable output                      sdram_cas_n,       //sdram column address strobe output                      sdram_ras_n,       //sdram row address strobe output[1:0]                 sdram_dqm,         //sdram data enable output[1:0]                 sdram_ba,          //sdram bank address output[12:0]                sdram_addr,        //sdram address inout[15:0]                 sdram_dq           //sdram data);parameter MEM_DATA_BITS         = 16  ;            //external memory user interface data widthparameter ADDR_BITS             = 24  

    標(biāo)簽: fpga

    上傳時(shí)間: 2021-10-27

    上傳用戶:

  • 51單片機(jī)入門教程30課軟件工程源碼+文檔說明

    51單片機(jī)入門教程30課軟件工程源碼+文檔說明51單片機(jī)入門例程TXT第01課,了解單片機(jī)及單片機(jī)的控制原理和DX516的用法,控制一個(gè)L第02課,用指令方式延時(shí)閃爍LED燈第03課,跑馬燈試驗(yàn)第04課,讀IO,用按鈕控制點(diǎn)燈第05課,標(biāo)記的用法,用一個(gè)按鍵控制1個(gè)LED燈的亮滅第06課,用定時(shí)器中斷閃燈,定時(shí)器中斷的學(xué)習(xí)第07課,精確定時(shí)1秒鐘閃燈第08課,定時(shí)器中斷跑馬燈第09課,自動(dòng)變速的跑馬燈試驗(yàn)第10課,4個(gè)按鍵4級(jí)變速的跑馬燈試驗(yàn)第11課,一個(gè)按鍵控制的10級(jí)變速跑馬燈試驗(yàn)第12課,可編程自動(dòng)控制跑馬燈第13課,用外中斷方式讀按鍵,控制燈的亮滅第14課,模擬PWM輸出控制燈的10個(gè)亮度級(jí)別第15課,寫一個(gè)字節(jié)到24c02中第16課,讀一個(gè)24c02字節(jié),讀出上一課寫入的字節(jié)來驗(yàn)證第17課,寫入按鍵次數(shù)到24c02,并讀出來顯示在4個(gè)LED上第18課,嘀聲報(bào)警信號(hào)輸出試驗(yàn)第19課,嘀嘀嘀間斷聲光報(bào)警信號(hào)試驗(yàn)第20課,變頻聲救護(hù)車報(bào)警信號(hào)輸出試驗(yàn)第21課,按鍵音試驗(yàn)第22課,音階聲音輸出試驗(yàn)第23課,按鍵控制音階聲音輸出(電子琴)第24課,單個(gè)按鍵控制多個(gè)音階聲音輸出第25課,樂譜方式輸入的音樂播放第26課,亮燈倒計(jì)時(shí)10秒,開始播放音樂第27課,三個(gè)按鍵選擇三首不同的音樂播放第28課,一個(gè)按鍵選擇播放六首音樂第29課,本課試驗(yàn)寫老鼠愛大米的樂譜到24c02中第30課,從24c02中讀出音樂來并播放音樂

    標(biāo)簽: 51單片機(jī)

    上傳時(shí)間: 2021-11-10

    上傳用戶:

  • 用Python實(shí)現(xiàn)多線程“生產(chǎn)者-消費(fèi)者”模型的簡(jiǎn)單例子

    該文檔為用Python實(shí)現(xiàn)多線程“生產(chǎn)者-消費(fèi)者”模型的簡(jiǎn)單例子簡(jiǎn)介文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………

    標(biāo)簽: python

    上傳時(shí)間: 2021-11-14

    上傳用戶:

  • DSP的PID控制算法實(shí)現(xiàn)的例程

    該文檔為DSP的PID控制算法實(shí)現(xiàn)的例程文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………

    標(biāo)簽: dsp pid控制

    上傳時(shí)間: 2022-02-25

    上傳用戶:1208020161

  • LABVIEW講解例程

    該文檔為L(zhǎng)ABVIEW講解例程文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………

    標(biāo)簽: labview

    上傳時(shí)間: 2022-03-09

    上傳用戶:trh505

  • PCB制程綜覽

    PCB制程綜覽

    標(biāo)簽: PCB 制程

    上傳時(shí)間: 2013-06-20

    上傳用戶:eeworm

  • TDK CORE 磁芯 e文

    TDK CORE 磁芯 e文

    標(biāo)簽: CORE TDK 磁芯

    上傳時(shí)間: 2013-04-15

    上傳用戶:eeworm

  • Visual C++ 2008入門經(jīng)典(高清E文)

    Visual C++ 2008入門經(jīng)典(高清E文)

    標(biāo)簽: Visual 2008

    上傳時(shí)間: 2013-06-12

    上傳用戶:eeworm

  • c#2008從入門到精通 e文

    c#2008從入門到精通 e文

    標(biāo)簽: 2008

    上傳時(shí)間: 2013-06-07

    上傳用戶:eeworm

主站蜘蛛池模板: 天柱县| 七台河市| 黄陵县| 天等县| 榆社县| 连州市| 凤翔县| 盐城市| 永胜县| 花莲县| 隆回县| 名山县| 安阳市| 布尔津县| 乡宁县| 蛟河市| 巴东县| 北宁市| 原阳县| 霍林郭勒市| 新和县| 綦江县| 威海市| 文山县| 曲阳县| 永和县| 改则县| 班玛县| 桓台县| 万盛区| 太湖县| 梁河县| 和顺县| 施甸县| 留坝县| 宜城市| 云霄县| 临颍县| 长泰县| 通州市| 仪征市|