亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

認(rèn)證服務(wù)(wù)器

  • 卷積碼在CDMA2000中的應(yīng)用及其譯碼器FPGA實現(xiàn)

    數(shù)字信息在有噪聲的信道中傳輸時,受到噪聲的影響,誤碼總是不可避免的。根據(jù)香農(nóng)信息理論,只要使Es/N0足夠大,就可以達到任意小的誤碼率。采用差錯控制編碼,即信道編碼技術(shù),可以在一定的Es/N0條件下有效地降低誤碼率。按照對信息元處理方式不同,信道編碼分為分組碼與卷積碼兩類。卷積碼的k0和n0較小,實現(xiàn)最佳譯碼與準最佳譯碼更加容易。卷積碼運用廣泛,被ITU選入第三代移動通信系統(tǒng),作為包括WCDMA,CDMA2000和TD-SCDMA在內(nèi)的信道編碼的標準方案。 本文研究了CDMA2000業(yè)務(wù)通道中的幀結(jié)構(gòu),對CDMA2000系統(tǒng)中的卷積碼特性及維特比譯碼的性能限進行了分析,并基于MATLAB平臺做了相應(yīng)的譯碼性能仿真。我們設(shè)計了一種可用于CDMA2000通信系統(tǒng)的通用、高速維特比譯碼器。該譯碼器在設(shè)計上具有以下創(chuàng)新之處:(1)采用通用碼表結(jié)構(gòu),支持可變碼率;幀控制模塊和頻率控制器模塊的設(shè)計中采用計數(shù)器、定時器等器件實現(xiàn)了可變幀長、可變數(shù)據(jù)速率的數(shù)據(jù)幀處理方式。(2)結(jié)合流水線結(jié)構(gòu)思想,利用四個ACS模塊并行運行,加快數(shù)據(jù)處理速度;在ACS模塊中,將路徑度量值存貯器的存儲結(jié)構(gòu)進行優(yōu)化,防止數(shù)據(jù)讀寫的阻塞,縮短存儲器讀寫時間,使譯碼器的處理速度更快。(3)為了防止路徑度量值和幸存路徑長度的溢出,提出了保護處理策略。我們還將設(shè)計結(jié)果在APEXEP20K30E芯片上進行了硬件實現(xiàn)。該譯碼器芯片具有可變的碼率和幀長處理能力,可以運行于40MHZ系統(tǒng)時鐘下,內(nèi)部最高譯碼速度可達625kbps。本文所提出的維特比譯碼器硬件結(jié)構(gòu)具有很強的通用性和高速性,可以方便地應(yīng)用于CDMA2000移動通信系統(tǒng)。

    標簽: CDMA 2000 FPGA 卷積碼

    上傳時間: 2013-06-24

    上傳用戶:lingduhanya

  • 基于DSP和FPGA的運動控制卡的研究與開發(fā)

    隨著微電子技術(shù)和電力電子技術(shù)的飛速發(fā)展,運動控制系統(tǒng)正朝著通用化、智能化、微型化的方向發(fā)展。目前,以數(shù)字信號處理器(DSP)和現(xiàn)場可編程門陣列(FPGA)為核心的運動控制卡已成為運動控制器的發(fā)展主流。它可方便地以插卡形式嵌入PC機,將PC機強大的信息處理能力和開放式特點與運動控制卡的運動控制能力相結(jié)合,具有信息處理能力強、開放程度高、運動控制方便、通用性好的特點。因此,本文通過對運動控制技術(shù)的深入研究,開發(fā)了一款以DSP和FPGA為主控單元、基于PCI總線的運動控制卡。 首先,設(shè)計了運動控制卡硬件電路,對控制卡的DSP和FPGA外圍電路、PCI總線接口電路、模擬量輸出電路、編碼器信號采集電路、通用I/O接口電路等實現(xiàn)方法進行了詳細討論。 為提高控制卡的硬件集成度和可靠性,通過對FPGA的編程設(shè)計,在FPGA中實現(xiàn)了PCI總線目標設(shè)備接口控制器、雙端口RAM、DDA精插補電路、DAC接口電路、編碼器信號處理電路和數(shù)字I/O信號處理電路。 基于改進的數(shù)字PID控制器和前饋控制,設(shè)計開發(fā)了運動控制卡的位置閉環(huán)伺服控制器,并整定了控制器參數(shù),獲得良好的伺服控制特性。 最后,采用WinDriver開發(fā)了控制卡的驅(qū)動程序,并詳細介紹了驅(qū)動程序的開發(fā)流程。

    標簽: FPGA DSP 運動控制卡

    上傳時間: 2013-08-01

    上傳用戶:00.00

  • C#音樂播放器源代碼

    用c#編寫的 音樂播放器播放源碼 能實現(xiàn)基本本地音樂的播放功能-Written with c# music player, the local source to achieve basic music playback

    標簽: 音樂播放器 源代碼

    上傳時間: 2013-07-22

    上傳用戶:6546544

  • AD/DA轉(zhuǎn)化器

    AD/DA轉(zhuǎn)化器,電子硬件工程師必備。比較基礎(chǔ)的入門知識,一起分享一下。

    標簽: AD DA 轉(zhuǎn)化器

    上傳時間: 2013-07-09

    上傳用戶:科學(xué)怪人

  • 基于DSP和FPGA的開放式運動控制平臺研究及其應(yīng)用

    該文主要介紹基于DSP(TMS320LF2407A)和CPLD(MAX3128A)伺服運動控制平臺的設(shè)計.文中在討論了永磁同步電機的控制策略的基礎(chǔ)上提出了針對表面式永磁同步伺服電機的i=0的矢量控制,介紹了通過光電碼盤確定永磁同步電機轉(zhuǎn)子磁極位置的方法,以及SVPWM的原理和特性及其數(shù)字實現(xiàn)方法.詳細闡述由TMS320LF2407A和MAX3128A構(gòu)建的傳動控制系統(tǒng)平臺.以上述平臺為基礎(chǔ),設(shè)計了一個基于矢量控制的三環(huán)永磁同步伺服系統(tǒng),為解決典Ⅱ系統(tǒng)超調(diào)和抗擾性的矛盾,將IP調(diào)節(jié)器引入系統(tǒng).通過試驗證明IP調(diào)節(jié)器在不影響系統(tǒng)抗擾性和穩(wěn)態(tài)精度的前提下,大大降低了電流的超調(diào).工程實踐證明了設(shè)計的正確性.為了滿足用戶對系統(tǒng)方便操作和監(jiān)視的要求,實現(xiàn)參數(shù)在線修改以及故障綜合,并滿足一定可視性,提出并設(shè)計了基于RS232的串行通訊程序,包括兩部分:PC機的監(jiān)控系統(tǒng)和數(shù)字操作器.文中詳細分析了設(shè)計數(shù)字操作器的硬件模塊及框圖和軟件流程,實際應(yīng)用表明數(shù)字操作器方便了用戶對系統(tǒng)的操縱和監(jiān)視,已在實際工程中得到應(yīng)用.

    標簽: FPGA DSP 開放式 運動控制平臺

    上傳時間: 2013-04-24

    上傳用戶:ainimao

  • 參數(shù)化Viterbi譯碼器的FPGA實現(xiàn)

    本文以某型號接收機的應(yīng)用為背景,主要論述了如何實現(xiàn)基于FPGA的參數(shù)化的Viterbi譯碼器的知識產(chǎn)權(quán)(IP)核。文中詳細論述了譯碼器的內(nèi)部結(jié)構(gòu)、VerilogHDL(硬件描述語言)實現(xiàn)、仿真測試等。這些可變的參數(shù)包括:碼型、ACS(加比選)單元的數(shù)目、軟判決比特數(shù)、回溯深度等。用戶可以根據(jù)自己的需要設(shè)置不同的參數(shù)由開發(fā)工具生成不同的譯碼器用于不同的系統(tǒng)。  本文的創(chuàng)新之處在于,針對FPGA的內(nèi)部結(jié)構(gòu)提出了一種新的累加度量RAM的組織形式,大大節(jié)省了嵌入式RAM塊;提出了一種新的累加度量值的歸一化辦法;此外還給出了用Matlab建模得到軟判決信息輔助仿真工具進行電路仿真的方法,大大提高了仿真的速度。  所設(shè)計的(2,1,7)連續(xù)型5比特軟判決譯碼器已經(jīng)應(yīng)用于某型號接收機,經(jīng)受了實際應(yīng)用的考驗產(chǎn)生了巨大的經(jīng)濟效益。

    標簽: Viterbi FPGA 參數(shù) 譯碼器

    上傳時間: 2013-04-24

    上傳用戶:waizhang

  • 超聲波霧化器

    超聲波霧化器:將水通過高頻震蕩產(chǎn)生微小的粒子達到霧化效果

    標簽: 超聲波霧化器

    上傳時間: 2013-08-05

    上傳用戶:dongqiangqiang

  • 基于FPGA采用PCM通信實現(xiàn)多路數(shù)據(jù)采集器的研制

    本文研制的數(shù)據(jù)采集器,用于采集導(dǎo)彈過載模擬試車臺的各種參數(shù),來評價導(dǎo)彈在飛行過程中的性能,由于試車臺是高速旋轉(zhuǎn)體,其工作環(huán)境惡劣,受電磁干擾大,而且設(shè)備要求高,如果遇到設(shè)備故障或設(shè)備事故,其損失相當巨大,保證設(shè)備的安全性和可靠性較為困難。 本文在分析數(shù)字通信技術(shù)的基礎(chǔ)上,選用了基于現(xiàn)場可編程邏輯陣列(FPGA)采用脈沖編碼調(diào)制(PCM)通信實現(xiàn)多路數(shù)據(jù)采集器的設(shè)計,其優(yōu)點是FPGA技術(shù)在數(shù)據(jù)采集器中可以進行模塊化設(shè)計,增加了系統(tǒng)的抗干擾性、靈活性和適應(yīng)性,并且可以將整個PCM通信系統(tǒng)設(shè)計成可編程序系統(tǒng),用戶只要稍加變更程序,則系統(tǒng)的被測路數(shù)、幀結(jié)構(gòu)、碼速率、標度等均可改變以適應(yīng)任何場合。并且采用合理的糾錯和加密編碼能夠?qū)崿F(xiàn)數(shù)據(jù)在傳輸工程中的完整性和安全性。 通過對PCM通信的特點研究,研制了一套集采集與傳輸?shù)南到y(tǒng)。文章給出了各個模塊的具體建模與設(shè)計,系統(tǒng)采用的是FPGA技術(shù)來實現(xiàn)數(shù)據(jù)采集和信號處理,采用VHDL實現(xiàn)了數(shù)字復(fù)接器和分接器、編解碼器、調(diào)制與解調(diào)模塊的建模與設(shè)計。采用基于NiosII實現(xiàn)串口通訊,構(gòu)建了實時性和準確性通信網(wǎng)絡(luò),實現(xiàn)了數(shù)據(jù)的采集。 測試數(shù)據(jù)和數(shù)據(jù)采集的實驗結(jié)果證明,采用FPGA技術(shù)實現(xiàn)PCM信號的編碼、傳輸、解碼,能夠有較強的抗干擾性、抗噪聲性能好、差錯可控、易加密、易與現(xiàn)代技術(shù)結(jié)合,并且誤碼率較低,要遠遠優(yōu)于傳統(tǒng)的方法。

    標簽: FPGA PCM 通信實現(xiàn) 多路

    上傳時間: 2013-04-24

    上傳用戶:com1com2

  • 基于FPGA的DAB信道編碼器輸入接口的設(shè)計與實現(xiàn)

    電臺廣播在我們的社會生活中占有重要的地位。隨著我國廣播事業(yè)的發(fā)展,對我國廣播業(yè)開發(fā)技術(shù)、信號的傳輸質(zhì)量和速度提出了更高更新的要求,促使廣播科研人員不斷更新現(xiàn)有技術(shù),以滿足人民群眾日益增長的需求。 本論文主要分析了現(xiàn)行廣播發(fā)射臺的數(shù)字廣播激勵器輸入接口的不足之處,根據(jù)歐洲ETS300799標準,實現(xiàn)了一種激勵器輸入接口的解決方案,這種方案將復(fù)接器送來的ETI(NA,G704)格式的碼流轉(zhuǎn)換成符合ETS300799標準ETI(NI)的標準碼流,并送往后面的信道編碼器。ETI(NA,G704)格式與現(xiàn)行的ETI(NI,G703)格式相比,主要加入了交織和RS糾錯編碼,使得信號抗干擾能力大大加強,提高了節(jié)目從演播室到發(fā)射臺的傳輸質(zhì)量,特別是實時直播節(jié)目要求信號質(zhì)量比較好時具有更大的作用。 本論文利用校驗位為奇數(shù)個的RS碼,對可檢不可糾的錯誤發(fā)出報警信號,通過其它方法替代原有信號,對音質(zhì)影響不大,節(jié)省了糾正這個錯誤的資源和開發(fā)成本。 同時,我們采用FPGA硬件開發(fā)平臺和VHDL硬件描述語言編寫代碼實現(xiàn)硬件功能,而不采用專用芯片實現(xiàn)功能,使得修改電路和升級變得異常方便,大大提高了開發(fā)產(chǎn)品的效率,降低了成本。 經(jīng)過軟件仿真和硬件驗證,本系統(tǒng)已經(jīng)基本實現(xiàn)了預(yù)想的功能,擴展性較好,硬件資源開銷較小,具有實用價值。

    標簽: FPGA DAB 信道 編碼器

    上傳時間: 2013-07-15

    上傳用戶:afeiafei309

  • 基于FPGA的DQPSK調(diào)制解調(diào)器研究與設(shè)計

    本課題對DQPSK調(diào)制解調(diào)技術(shù)的FPGA實現(xiàn)進行了比較全面的研究,利用DQPSK調(diào)制技術(shù)實現(xiàn)了碼速200Kbps的調(diào)制器。調(diào)制載頻3.2MHz、帶寬180KHz、帶外抑制大于45dB,調(diào)制器設(shè)計達到預(yù)定要求。解調(diào)器硬件完成,軟件未全部實現(xiàn),但完成了CIC濾波器、載波跟蹤環(huán)、位定時同步、并串轉(zhuǎn)換等幾個關(guān)鍵模塊的設(shè)計。對解調(diào)器做了實驗測試,驗證了相關(guān)模塊設(shè)計的正確性,解調(diào)器中重要的載波同步功能已能實現(xiàn)。 在本文中,主要介紹了DQPSK調(diào)制解調(diào)技術(shù)的FPGA實現(xiàn)。著重對差分編解碼、成形濾波器、Costas載波跟蹤環(huán)以及CIC濾波器進行了詳細敘述,對硬件設(shè)計則做了簡要的說明,給出了主要電路圖和實物圖。 在重要設(shè)計環(huán)節(jié)上,文中進行了比較細致的Matlab仿真及System View仿真,并給出了相關(guān)分析與說明。最后,采用VHDL 硬件描述語言對系統(tǒng)進行了設(shè)計與實現(xiàn)。文中對位定時同步以及CIC濾波器的可變速設(shè)計做了創(chuàng)新與改進。

    標簽: DQPSK FPGA 調(diào)制解調(diào)器

    上傳時間: 2013-05-22

    上傳用戶:michael52

主站蜘蛛池模板: 哈密市| 合作市| 嘉义县| 保亭| 鹤壁市| 准格尔旗| 藁城市| 沁阳市| 岐山县| 沙田区| 富平县| 景东| 个旧市| 大新县| 昭觉县| 建阳市| 建始县| 深圳市| 金山区| 伊宁市| 依兰县| 闻喜县| 西林县| 通道| 寿光市| 眉山市| 北宁市| 宿州市| 庄浪县| 丰镇市| 满城县| 洛宁县| 许昌县| 宜良县| 米脂县| 莱西市| 三门县| 乌兰县| 咸丰县| 深泽县| 龙海市|